Волкогонов

Матричное вычислительное устройство

Загрузка...

Номер патента: 1134948

Опубликовано: 15.01.1985

Авторы: Волкогонов, Петров, Степанов

МПК: G06F 17/10, G06F 17/16

Метки: вычислительное, матричное

...соединены с информационнымивходами первого входного коммутатора,выходы первой группы которого соединены с первыми входами соответствующих элементов ИЛИ первой группы,выходы второго входного регистра соединены с информационными входами второго входного коммутатора, выходыпервой группы которого соединеныс вторыми. входами соответствующихэлементов ИЛИ первой группы, выходывторой группы второго входного.коммутатора соединены с первыми входамисоответствующих элементов ИЛИ второйгруппы, вторые входы элементов ИЛИ.второй группы кроме первого, соединены с первыми выходами соответствующих матричных коммутаторов, информационные входы которых соединены стретьими выходами соответствующихвычислительных ячеек первого столбцаматрицы, вторые...

Логическое запоминающее устройство

Загрузка...

Номер патента: 1056275

Опубликовано: 23.11.1983

Авторы: Волкогонов, Степанов

МПК: G11C 15/00

Метки: запоминающее, логическое

...е к,Для формирования кодового вектора 60 необходимо информационный вектор Г умножить на матрицу б:1 = ф б . В результате умножения информационного вектора ф на матрицу Й определяется векторпроверочных символов, 65 Каждая 1 -я строка1 = 1, 2 . 1 матрицы Й, не считая первой, формируется в результате сдвига и деления на вектор Р, называемый порождающим, (1- 1) -й строки. Это обстоятельство использовано для сокращения объема накопителя 1 следующим образом.Матрица Й разбивается на М матРиц ";= 1,2,.,М) размерностьюкаждая, причеи любая из этих матриц может быть получена из первой матри 1цы Й, так как каждая строка матрицы Й может быть получена иэ предыдущей строки в результате одного сдвига и одного деления на порождающий вектор.Таким...

Логическое запоминающее устройство

Загрузка...

Номер патента: 972589

Опубликовано: 07.11.1982

Авторы: Бикташев, Варлинский, Волкогонов, Степанов

МПК: G11C 11/00

Метки: запоминающее, логическое

...25 заносится в регистр 22, Посигналу на входе 47 через элементыИ 18 производится запись содержимого Й разрядов регистра 22 и(п-(И+1 младших разрядов регистра 21 в ячейку памяти Впо адресу,установленному на счетчйке 7,Образование полинома ошибки.Информация, над которой производится указанная операция, расположена 65 во втором сегменте, а результат операции помещается в третий сегмент накопителя 2. В исходном состоянии насчетчиках 5 и б установлены адресаячеек В и С второго и третьего сег 1ментов соответственно. В регистре21 находится операнд Х, считанныйпо адресу В, установленному на счетчике 5, а в регистре 22 находится Йстарших разрядов операнда У, считанного по адресу Всчетчика 5, увеличенного на едийицу. По сигналу навходе 48...

Логическое запоминающее устройство

Загрузка...

Номер патента: 771720

Опубликовано: 15.10.1980

Авторы: Балашов, Варлинский, Волкогонов, Степанов

МПК: G11C 15/00

Метки: запоминающее, логическое

...канал связи, единичный, то из ячейки постоянного накопителя считывается строка матрицы йи суммируется но модулю два с цельюполучения многочлена проверочных символов г(х), который после выдачи всехинформационных символов выдается вканал связи. Кодирование заканчивается выдачей всех .символов, образующихкодовую последовательность. При декодировании кодовая последовательностьпринимается иэ канала связи; Посленрцема каждого кодового символа производится опрос постоянного накопителя, при этом, если принятый символединичный, то из ячейки постоянногонакопителя считывается строка матрицы Н и суммируется по модулю .дватс целью получения локатора ошибки3(х 1, который определяет позицию ошибки в принятом многочлене. После приема всех символов...

Логическое запоминающее устройство

Загрузка...

Номер патента: 733024

Опубликовано: 05.05.1980

Авторы: Балашов, Варлинский, Волкогонов, Негода, Степанов

МПК: G11C 15/00

Метки: запоминающее, логическое

...опросом дешифратора 17 при подаче сигналов на шину 21. На шине 20 появляется единичный сигнал, если выдано щ символов фазового пуска,При передаче последуюших эталонов фазового пуска на регистре 3 адреса устанавливается адрес 1 эталона и программным путем производится модификация адреса, Число выданных эталонов определяется опрОсом дешифратора 17 (на шине 18 появляется единичный сигнал, если выданы все эталоны).25Аналогично рассмотрим операцию приема фазового пуска, В исходном состоянии ключ 14 открыт, сумматор 8 установлен внулевое состояние, цепи переносаЗО подключены и сумматор 8 выполняет роль арифметического сумматора, распределитель сигналов 5 установлен в начальное состояние, коммутатор 15 отключен. Подачей сигнала на шину...

Устройство для измерения коэффициента модуляции

Загрузка...

Номер патента: 720380

Опубликовано: 05.03.1980

Авторы: Волкогонов, Галенко, Емельянов, Житкова, Леншина, Мерунко

МПК: G01R 29/06

Метки: коэффициента, модуляции

...С ВЫХОДОМ бЛОКа Зцт)0 МИЦацкя. ВХОД КОТОРОГО СОЕДИНЕН СО ВХОдом блока контроля частоты огкбаошейт с В 1,)хгэ 10 1 1)цль 1 а 1 роме того с э"ЛЬЮ аВ ГО 1 ат 1 заци)1 ИЗМЕРЕН 111)ВВЕЦЕ 110И 1)РОПЕ 1 ВТ 11 ЮЦЛЕ УСТРОЙСГВО, ВХОДЬ 1 КОтотРОГО СОЕДИНЕПт С ВЫХОДВМИ ИЗМОР)1 ТЕЛЕй аМПЛцтудЫ ОГцбающой И СВЕдт:.ГОзцаче)п 111 несущей, а гакже с выходом блоКа СИНХРО)тиза 1 Ц 11)На чертеже )ггредставлено предлагаеМОЕ УСТРО)1 СТВО,,Устройство содержит Входное ;стра-стВО ). емодулЯтор 2фил-тэ 3, блок4 контроля частОты Огибаю)де 1;" с)тнхронтлзатор Е," блок 6 запомццан 11 Я,. Измеритель 7 ампллтуды Огиба 0)цс)Й: изме-тцтел)ь 8 несуцей цт)фропеттатт 0)эеустройство 9.С Выхода Бход 1 гэГО ус;тройства алптГгудЦ. МОДЛЦРэ Ва)11 ОЕ НВПРттХСЕ)Ц:Е С НИ М ао...

Логическое запоминающее устройство

Загрузка...

Номер патента: 610174

Опубликовано: 05.06.1978

Авторы: Балашов, Варлинский, Волкогонов, Петров, Степанов

МПК: G11C 15/00

Метки: запоминающее, логическое

...регистра 3 в состояние 0, Управляющий вход регистра 4 20соединен с управляющей шиной. 17, слу-жающей для установки его в нулевое состоя-ние, Устройство содержит также управляющие шины 18 для разрешения перезаписисодержимого регистра 6 в регистр 4,шины 2519 для считывания ошибки, шины 20 длясдвига содержимого регистра 6 влево, шины21 для выбора режима коммутатора 8, выходную шину 22, управлявшую шину 23для разрешения приема информации в регистр ЗО6 и входную шину 24,Входь 1 элемента ИЛИ 9 подключены кшине 19 и выходу коммутатора 8, а выходко входу дешифратора 2, Информационныевходы коммутатора 8 подключены к шинам22 и 24, Входы регистра 4 соединены свыходами накопителя 1, а выходы - с ин-формационными входами элементов И 5, Входрегистра...