G06F 11/28 — с помощью проверки правильности порядка обработки данных
Устройство для формирования запросов на прерывание при отладке программ
Номер патента: 1239723
Опубликовано: 23.06.1986
Авторы: Гаврилов, Колесников, Товба, Цветков
МПК: G06F 11/28
Метки: запросов, отладке, прерывание, программ, формирования
...сброса устройства по входу22 регистр 4 находится в начальномсостоянии которое запрещает работуустройства в режиме слежения. Передвключением устройства в режим слежения необходимо предварительно очистить блоки 14- 16, а затем .загрузитьв них заданный набор векторов прерывания.Устройство на мцкроЭВМ, реализованной на основе микропроцессора, работает следующим образом.Входы 8 подключаются к восьми разрядам младшей части адреса, входы 9 к восьми разрядам старшей части адреса, входы 10 - к восьми разрядам данных, а входы 11 - к информационным выходам микропроцессора. При этом в качестзе ЗУ можно использовать ЗУ емкостью 256 х 1.Вначале осуществляется загрузка блоков 14-16 памяти нулевыми данньии. Для этого в регистр 4...
Устройство для определения параметров импульсных сигналов
Номер патента: 1241225
Опубликовано: 30.06.1986
МПК: G06F 11/28
Метки: импульсных, параметров, сигналов
...этом режим регистрации заканчивается и начинается обработка,В режиме обработки блок 1 под управлением генератора б тактовых импульсов выдает в начале каждого ма 4 Эшинного цикла на шину 8 данных кодсостояния, который фиксируется в регистре 9 состояний по входу выборкис помощью генератора б тактовых импульсов, В начале обработки блок 1Явыдает на адресные входы постоянногозапоминающего блока 2 нулевой адрес,так как в режиме регистрации счетчиккоманд блока 1 был установлен в нуле"все состояние, В постоянном запомина 124122формирует регистр 9 состояний. Этотсигнал поступает через элемент ИЛИ 10на вход выборки оперативного запоминающего блока 3 и через элемент ИЛИ 11на счетный вход счетчика 13 адреса,который переключается по спаду...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1242965
Опубликовано: 07.07.1986
Авторы: Бадашин, Ланда, Леонтьев, Палагин, Сигалов
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...выхода 68 регистра 16 поступает на соответствующую шину отлаживаемой микроЭВМ.Затем дешифратор 11 вырабатывает сигнал обращения к отлаживаемой микро- ЭВМ, При совпадении этого сигнала с сигналом "Блокировка", сигнал уровня логической "1" с выхода элемента И 26 через одновибратор 28 устанавливает по единичным входам триггеры 29 и 30Сигнал уровня логической "1" поступает на вход элемента И 32, а сигнал уровня логического "0" с нулевого выхода триггера 29 поступает на вход элемента ИЛИ 33, Так как в начале машинного цикла управляющей . микроЭВМ сигналы вьдачи информации (поступает на второй вход элемента И 32) и приема информации (поступает на второй вход элемента ИЛИ ЗЗ) отсутствуют (логический "0"), на выходе элемента И 32 и на выходе...
Устройство для контроля времени выполнения программ
Номер патента: 1242966
Опубликовано: 07.07.1986
Авторы: Зак, Матясова, Соколов, Шильяков
МПК: G06F 11/28
Метки: времени, выполнения, программ
...требования обнуления Т 6возникает режим БГС, который блокирует работу триггера 2 путем запиранияэлемента И 3 отрицательным сигналомс элемента ЗИ-ИЛИ 7. Делается выцержка между установкой сигналов БГС иБПС, в течение которой происходит"доработка" сообщений, находящихсяв сети коммутации и, к моменту появления сигнала захвата шины диспетчераЗШД, устанавливается режим БПС, когда передача сообщений уже,прекращается,Третий элемент И 15 при совпадениисигналов Т 6 и ЗШД посыпает в шинуШУО сигнал нормализации.Элемент 2 И-ИЛИ 14 срабатывает отсовпадения сигналов, поступающих изблока 11 приоритета (ЗЩЦ) и триггераб требования обнуления (Т 6).Элемент И 16 срабатывает при совпадении сигнала, поступающего с элемента 2 И-ИЛИ 14, и сигнала с...
Устройство для контроля хода программ
Номер патента: 1242967
Опубликовано: 07.07.1986
Авторы: Александров, Деев, Ершов, Парамонов, Тоценко
МПК: G06F 11/28
...то заранее можно указать число повторений цикла. В этомслучае перед циклическим участкомстановится специальная команда, вполе 29 которой записана "1", в поле 31 - число повторений цикла вдополнительном коде, Первой командойциклического участка становится специальная команда, в поле 27 которойзаписан "0", в поле 30 - число команд, подлежащих выполнению в циклическом участке без учета командыусловного перехода, в полях 28,29 иЭО31 записаны "0". Первой командойучастка программы, на который происходит передача управления послевыхода из цикла, становится специальная команда, в поле 27 которой записана "1", в поле 28 записаноэталонное значение сигнала условногоперехода (уэ = 1), а в остальных полях (29-31) записаны "0".В этом случае...
Устройство для отладки программ
Номер патента: 1246100
Опубликовано: 23.07.1986
Автор: Игнатович
МПК: G06F 11/28
...равным 56;10 Из описанного видно, что при каж дом неравенстве двух последователь-, ных адресов команд программы в блок 12 записываются адреса (откуда и куда) выполняемых команд и вне зависимости относятся команды к одной или 55 разным программам. Так продолжается до тех пор, пока программа не остановится или работу ЭВМ остановит на вход элемента 21 задержки, которьп предназначен для выработкипотенциала (после установки значений в счетчике 7 первого перехода,т.е, больше чем время задержкитретьего элемента 20 задержки, и врегистре 11 второго перехода) на управляющий первый вход первого коммутатора 8, для коммутации информациис первого входа первого коммутатора8 на информационный вход блока 12.Это означает, что адрес команды программы...
Устройство для контроля следования модулей программы
Номер патента: 1249521
Опубликовано: 07.08.1986
Авторы: Глонти, Кормилицына, Подсвиров, Шуленин
МПК: G06F 11/28
Метки: модулей, программы, следования
...кода, накопленного в нем до прихода очередного прерывания.Если же д = К, где К - максимально допустимая для ЦВМ глубина прерывания, то единица, записанная в К-ом разряде по сигналу с выхода элемента ИЛИ 18, перепишется в (К + 1)-й раз" ряд и сформирует сигнал на выходе 33 устройства (" Сбой прерывания"). по которому в устройстве управления ЦВМ может быть сформирован либо сигнал начального запуска ЦВМ, поступающий на вход 28 устройства, либо сигнал записываются коды адресов, по которымдолжно быть произведено обращениев случае ошибочного включения модуля.При этом на выходе 31 устройствасформируется сигнал ошибки включения,В случае зацикливания текущего модуля программы, когда на выход блока2 памяти, соединенном с элементомИ 11,...
Устройство для отладки программ
Номер патента: 1251087
Опубликовано: 15.08.1986
Авторы: Беспалов, Зельченко, Никитин, Рахманин, Шагулин
МПК: G06F 11/28
...осуществлена запись, одинаковы. Значение информации, записанной в выбранном разряде блока 7 памяти, 20 определяется трассой (ориентированным графом) адресов, используемых в процессе отладки. При этом под вершинами трассы поднимаются адреса условных переходов, 25Затем в режиме считывания с помощьюФблоков 8 и 5 в регистрах 31 блоков 14 и 16 устанавливается одинаковый код. Появление из магистрали 11 обмена на первых входах блоков 9 и 10 30 базового адреса, соответствующего значения кода, установленного в Регистрах 31 блоков 9 и 10,. а также текущего адреса и сигнала считывания в режиме ,считывание ведет к прохождению адрес-З 5 ного кода и сигнала считывания через блоки 9 и 1 О на соответствующие входы блоков 6 и 7 памяти.При наличии на...
Устройство для контроля программ
Номер патента: 1251128
Опубликовано: 15.08.1986
Авторы: Гарнатко, Ляхов, Улыбин, Щенов
МПК: G06F 11/28
Метки: программ
...с последовательными адресами,Сигнал с второго блока 15 синхронизации поступает на вход-1" счетчика 24 адреса и вычитает из его содержимого "1", Таким образом, на счетчике 24 адреса формируется адрес предь 1 цущей команды, младшие 1 -разрядов которого поступают на группу адресных входов блока 3 памяти.Сигнал с третьего выхода блока 15синхронизации поступает на вход считывания блока 3 памяти, выход которого соединен с информационным входомтриггера 11,Сигнал с четвертого выхода блокас5 синхронизации поступает на входзаписи триггера 11 и записывает нанего информацию, считанную из блока3 памяти,Сигнал с пятого выхода блока 15синхронизации поступает на управляющий вход дешифратора 27, информацио;ц ые входы которого соединены с выходами...
Устройство для контроля операций над полем общих данных
Номер патента: 1254490
Опубликовано: 30.08.1986
МПК: G06F 11/28, G06F 11/30
Метки: данных, общих, операций, полем
...о уже выполняемых доступах к ресурсам. Так, в счетчике 8 хранится коли 4 О честно программ, осуществляющих-ый тип доступа к 1 -му ресурсу ( = 1,д, 1 = 1,). Если число таких программ не равно нулю, то на выходе счетчика 8, не нулевой код, а451на выходе элемента ИЛИ 7;1 - " 1".1В блоке анализа 6; производится проверка разрешения дополнительных типов доступа к уже имеющимся, 50 Если они окажутся несовместимыми, то пе сигналу с выхода 22 блока 1 синхронизации на выходе блока 6; анализа появляется сигнал, который поступает через элемент ИЛИ 2 на 55 выход 20 устройства. В противном случае сигнала на .выходе блока 6 не . будет, После окончания сигнала на вы 1254490 4ходе 22 блока 1 появляется сигнална выходе 23 блока 1, который поступает на...
Устройство для прерывания при отладке программ
Номер патента: 1254491
Опубликовано: 30.08.1986
Авторы: Богданова, Будовский, Бурковский, Гольдберг, Зобин, Семенов, Сташков
МПК: G06F 11/28
Метки: отладке, прерывания, программ
...первый вход блока 9 и вторые входы схем 2 и 4 сравнения, при этом на 45 вторых входах блока 9 находится заранее установленный на регистре 1 О код приращения адреса ПА. Одновременно по сигналу с входа 12 устройства запускаются последовательно включенные 50 в блоке 13 элементы формирования длительности импульсов 22-27, при этом элементы 22, 24 и 26 срабатывают по переднему фронту импульсов, поступающих на их входы, а элементы 23, 25, 55 27 - по спаду импульсов, поступающих на их входы. Длительность импульсов, сформированных на элементах 22, 24,49126, определяет величину задержкисигналов на первом, втором, третьемвыходах блока синхронизации соответственно. Длительность импульсов,сформированных на элементах 23,25,27,определяет длительность...
Устройство для отладки цифровых систем
Номер патента: 1254492
Опубликовано: 30.08.1986
Авторы: Берсон, Горелик, Левин, Шеянов
МПК: G06F 11/28
Метки: отладки, систем, цифровых
...буферного регистра 5. По этому сигналу принятый код фиксируется буФерным регистром 5 и отображается блоком 11 индикации,10 50 Вшифратора 17 кода времени. Выходэлемента НЕ 18 соединен с входомстробирования дешифратора 17 кодавремени.Группа элементов НЕ 16 предназначена для Формирования сигналовстробирования блоков 14 сравнения.Выходы инверторов 16 соединены свходами стробирования блоков 14 сравнения.Элемент 19 задержки предназначендля задержки сигнала конца приемас управляющего выхода блока 1 согласования и формирования сигнала стробирования дешифратора 4 команд и 15блока 10 сравнения. Вход элемента19 задержки соединен с управляющимвыходом блока 1 согласования, а выход соединен с входами стробирования дешифратора 4 команд и блока 2010...
Устройство для контроля последовательности выполнения программ
Номер патента: 1254493
Опубликовано: 30.08.1986
Автор: Соловей
МПК: G06F 11/28, G06F 11/30
Метки: выполнения, последовательности, программ
..."Запрет" и в том случае, если 1 -й модуль не должен следовать эа 1 -м. Если требуется однократное выполнение-го модуля, то в ячейке (1,1) будет записан "О", попытка вторичного выполнения 1 -го модуля приведет к появлению сигнала "Запрет".Устройство функционирует в двух режимах: записи зависимости модулей и контроля правильности включения модуля в работу программы.В соответствии с режимами в устройстве должна быть обеспечена следующая последовательность поступления информации в процессе функционирования(1,Х,К - номера модулей ОП, ЗНО, ЗПР - управляющие сигналы).Для каждого исполняемого модуля (Х) программы: для каждого модуля , предшествующего Х -му модулю: одуля (М), перед включеог рамму45 50 55 5 1 устройства последовательно подаются...
Устройство для регистрации последовательности выполнения команд в программах
Номер патента: 1260965
Опубликовано: 30.09.1986
МПК: G06F 11/28
Метки: выполнения, команд, последовательности, программах, регистрации
...на инструкцию с адресом А 7, Этот адрес фиксируется во второй ячейке второго блока 13 буферной памяти. Далее программа ВП 1 выполняется до конца, а затем передается управление в программу ОП в то место, в котором программа ОП была прервана. Таким образом, программа ВП 1 передает управление в ячейку основной программы по адресу М 9. С этой команды продолжается непрерывное выполнение программы ОП вплоть до конца инструкции М 18. После выполнения инструкции М 18 осуществляется автоматический переход в вызываемую програмторый обеспечивает прохождение адреса, куда передано управление, с операционного регистра через группу входов 20 адреса перехода, второй блок 6 элементов ИЛИ и четвертый блок 12 элементов И во второй блок 13 буФерной...
Устройство для контроля переходов
Номер патента: 1273934
Опубликовано: 30.11.1986
МПК: G06F 11/28
Метки: переходов
...на 0-вход триггера 9. Сигнал на входе 3 устройства проходит через элемент И 7 и переводит триггер 9 в состояние "1". Таким образом, триггер 9 устанавливается в единичное состояние при выполнении команды ветвления, Сигнал с единичного выхода триггера 9 подготавливает элемент И 8 для формирования строба в следующем машинном цикле выборки кода команды, на которую происходит передача управления при выполнении. команды ветвления, При выборке следующей команды с выхода элемента И 8 на тактовый вход триггера 11 поступает строб, по которому триггер 11 остается или в единичном состоянии (если переход произошел верно) - на входе 4 устройства единичный сигнал, или переходит в нулевое состояние (ошибочный переход) - на входе 4 устройства нулевой...
Устройство для отладки программ
Номер патента: 1275452
Опубликовано: 07.12.1986
Авторы: Андреева, Архипов, Корнышев, Максимов
МПК: G06F 11/28
...8 вырабатывает сигнал, поступающий через элемент И 11 на 5счетный вхбд счетчика 10 циклов. После отсчета заданного в нем количества циклов прохода через "помеченную" команду (т.епри равенстве содержимого счетчика нулю), счетчик 10 0 вырабатывает сигнал, включающийтриггер 13 останова, Таким образом, осуществляется останов в команде, которая следует через заданное количество тактов от "помеченной" команды, после прохождения заданного количества циклов через эту команду, что особенно удобно при проверке и отладке программ с циклическими участками. 20Контроль адреса "помеченной" команды, адреса текущей команды, самой команды или информации от внешнего устройства (шина 28) производится с помощью мультиплексора 12, ре гистра 9, регистра 14...
Устройство для регистрации динамических параметров программ
Номер патента: 1277119
Опубликовано: 15.12.1986
Авторы: Баркетов, Грек, Заблоцкий, Кирин, Торопов
МПК: G06F 11/28, G06F 11/34
Метки: динамических, параметров, программ, регистрации
...(для команды А 4) в регистре 47 адреса ПЗУ устанавливается код 0101, поступающий наадресныи вход ПЗУ 48. При этом сигнал с первого выхода ПЗУ 48 поступает по .связи 22 на счетный вход счетчика 8 команд, модифицируя его значение. 5Аналогично устройство отрабатывает при опоступлении сигнала СТР.КМД для команды А 5. При поступлении по второму управляющему входу устройства 32 (по связи 68) сигнала СТР.КЬЩ (для команды А 6, которая передает управление команде А 5) и наличии сигнала К 1 Щ ПРХ (на связи 71) в регистре 47 адреса 15 ПЗУ устанавливается код 0111, поступающий на адресный вход ПЗУ 48, При этом сигналы с четвертого и пятого выходов ПЗУ 48 поступают через первый 49 и второй 50 элементы ИЛИ бло ка 7 по связи 21 на информационный вход...
Устройство для запоминания состояний процессора
Номер патента: 1278858
Опубликовано: 23.12.1986
МПК: G06F 11/28
Метки: запоминания, процессора, состояний
...с занесением управляющей информации в регистр 1 управления по входу 32 устройства счетчик 2 адресов сбрасывается в "0" ипосле этого увеличивает свое значение на единицу при поступлении каждого синхроимпульса,Выработку управляющих импульсов, обеспечивающих работу устройства, осуществляет первый дешифратор 4, функционирование которого описывается таблицей (фиг.2). В таблице не описана функция дешифрации поля управления первым коммутатором данных ввиду ее простоты, так как эта функция представляет собой выбор одного иэ 2 источников, т.е, реализация ее - обычный дешифратор,Первый дешифратор 4 может быть реализован в соответствии с таблицей (фиг.2) любым из известных способов, например, в виде комбинацион 1278858ной схемы, с...
Устройство для отладки программ
Номер патента: 1280636
Опубликовано: 30.12.1986
Авторы: Ваврук, Захарко, Мельник, Цмоць
МПК: G06F 11/28
...блока 2 в память устройство подготавливаетсяк следующему циклу (установка н единичное состояние триггера 10) аналогично указанному. Режим проверки работы программыпо всем адресам переходов задается 35сигналами единичного и нулевого уровня соответственно по входам 18,и 18 .При работе устройства в режиме 11регистр 34 предварительно обнуляется, 40а триггер 15 устанавливается в еди-"ничное состояние (сигналы установкина фиг. 1 и 2 не приведены), В блоке 27 предварительно записываютсяадреса переходов: при обработке 45первого перехода (Пр 1) программа может продолжать работу по двум разным ветвям программы к точкам следующих переходов (Пр 2, ПрЗ). Из точекпереходов Пр 2 и ПрЗ программа можетпродолжать работу соответственно кточкам переходов Пр...
Устройство для отладки программ
Номер патента: 1280637
Опубликовано: 30.12.1986
Авторы: Аверьянова, Гулько, Пономарчук, Севериновский, Соколенко
МПК: G06F 11/28
...элемент И 1 о прохождении кодакоманды по входу 16 и сигнал "Контроль" на выход устройства. В том случае, когда объем отлаживаемой памяти БПП 14 превышает объем памяти блока 13 или же отлад- ка программ выполняется отдельными массивами, на регистрах 2 устанавливается адрес зоны БПП 14, которую необходимо заменить памятью блока 13. Количество регистров 2 определяется размером зоны памяти отлаживаемого БПП 14. Например, если объем отлаживаемого БПП 14 соответствует иразрядам, а объем памяти блока 13 соответствующим ш=13 разрядам адреса, размер зоны памяти выбран соответствующим 1 сразрядам адреса, тогда количество регистров 2 равно 2 =16. Шифратор 6 адреса выполняет преобразование и=7 старших разрядов адреса отлаживаемого БПП 14 в ш=4...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1282139
Опубликовано: 07.01.1987
Авторы: Бадашин, Ланда, Леонтьев, Палагин, Сигалов
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...26. После появления натретьем выходе счетчика 26 сигнала высокого уровня через элемент ИЛИ 31 вырабатывается сигнал "Захват" для отлаживаемой микроЭВМ, После этого управляющая микроЭВМ может считать из блока памяти команд записываемое в коде выполнения программы содержимое внутренних узлов микропроцессора отлаживаемой микроЭВМ. Чтение информации производится аналогично режиму записи.После обмена информацией с внутренними блоками устройства отладки, памятью отлаживаемой микроЭВМ и внутренними узлами микропроцессора отлаживаемой микроЭВМ управляющая мик- роЭВМ переводит устройство отладки в режим прогона программы. Для этого в регистре 16 снимаются сигналы "Сброс", "Захват", "Блокировка" и устанавливается уровень лог. "1" сигнала...
Устройство для модификации адреса зон памяти при отладке программ
Номер патента: 1282140
Опубликовано: 07.01.1987
Авторы: Будовский, Ежова, Мироненко, Подвальных, Смирнова
МПК: G06F 11/28
Метки: адреса, зон, модификации, отладке, памяти, программ
...ОП. Далее с информационных входов/выходов 21 устройства адрес снимается.В режиме чтения данных на входе 17 записи устройства и соответственно на первом входе элемента И 3 присутствует потенциал высокого уровня, а на вход 18 чтения и соответственно на первый вход элемента И 4 поступает сигнал высокого уровня "ДЧТ". При этом на управляющий выход 21 устройства поступает потенциал низкого уровня, определяющий режим чтения из отладочной памяти, и производится чтение данных по адресу, установленному на выходах 24 и 25 устройства (адрес первой зоны отладочной памяти), на вход 22 данных устройства. Так как на управляющем входе коммутатора 1 формируется запрещающий потенциал низкого уровня, данные из отладочной памяти с входа 22 устройства через...
Устройство для синхронизации вычислительной системы
Номер патента: 1287138
Опубликовано: 30.01.1987
МПК: G06F 11/28
Метки: вычислительной, синхронизации, системы
...чему эталонный и проверяемый синхроимпульсы, которые поступают на их другие входы, поступают на единичные входы триггеров 56 и 57. Благодаря 50 включению триггера 64 во время паузы обоих синхроимпульсов их подача на единичные входы триггеров 57 и 56 происходит без искажения сдвигов передних Фронтов. Если один из синхроимпульсов поступает раньше другого, то соответствующий триггер 56 или 57 устанавливается в состояние логической "1" раньше другого и через элемент И-НЕ 61 и элемент 63 задержки блокирует дальнейшее прохождение синхроимпульса по третьим входам элемен,тов И 51 и 52, Величина задержки элемента 63 определяет допустимое расхождение сдвигов синхроимпульсон. Если это расхождение меньше задержки элемента 63, то другой триггер...
Устройство для измерения временных характеристик программ
Номер патента: 1287165
Опубликовано: 30.01.1987
МПК: G06F 11/28, G06F 11/30
Метки: временных, программ, характеристик
...страницы (объем страницы определяется объемом блока 2, который определяет также разрядность счетчика 8 адреса), Запись в страницы осуществляется по наличию сигнала на выходе 12, Вмомент заполнения одной страницы (перенос встарший разряд счетчика 8 адреса) на выходе 12 устройства формируется запрос на прерывание ЦВМ. По сигналу на выходе 12 в ЦВМ организуется передача информации из заполненной страницы на внешние накопители на магнитных дисках. Таким образом, результатом работы устройства будет набор данных, 1 содержащий последовательность меток с временами их появления, Для устранения неоднозначности определения времени между двумя любыми метками необ ходимо, чтобы период счетчика 7 времени был больше максимального интервала между любыми...
Устройство для контроля за ходом выполнения программы
Номер патента: 1287166
Опубликовано: 30.01.1987
Авторы: Горбатов, Кирьяков, Королев, Лукашин, Пушкин
МПК: G06F 11/28
Метки: выполнения, программы, ходом
...будет записан индекс очередной вершины графа. В результате в ходе выполнения программы в памяти технологической ЭВМ будет 10 записана последовательность индексов вершин графа, соответствующая входным значениям,поданным на управляющую ЭВМ.Таким .образом, основным состояни ем, Фиксирующим уход программы по той или иной ветви, являются состояния выходов блоков 3 и 4 сравнения "О","1" или "1", "О", Очевидно, что при уходе программы в непредсказуемую разработчиком область вычислений на выходах блоков 3 и 4 сравнения будет состояние несравнения "О", "О",В случае, если переход будет произведен в область, которая не запланирована, то ни на одном из блоков 3 и 4 не будет единичного сигнала. Блок 21 равнозначности при появлении нулевых сигналов...
Устройство для отладки программ систем с числовым программным управлением
Номер патента: 1288701
Опубликовано: 07.02.1987
Авторы: Колосов, Нурулин, Туккель
МПК: G06F 11/28
Метки: отладки, программ, программным, систем, управлением, числовым
...выходов ЭВМ 1. Слово состояния релейных выходов блока 1 передается в блок 2 через выход 16 блока 1 и вход 19 блока 2 (фиг. 1) На основе принятого слова и слова состояния модели релейной части станка формируется слово состояния релейных выходов блока 2 (блок 24), которое через выход 17 блока 2 и вход 18 блока 1 (фиг. 1) передается в блок 1 как реакция модели релейной части станка на принятые сигналы управления электроавтоматикой.Если есть запрет движения со стороны модели релейной части станка (блок 35), происходит переход к блоку 36 для выдачи запрета движенияв блок 1, а блок 2 переходит в режим диагностики (блок 37), позволяющий выяснить причину и место останова. В блоке 26 формируется величина реальной координаты Ощ на основе...
Устройство для отладки программ
Номер патента: 1290334
Опубликовано: 15.02.1987
МПК: G06F 11/28, G06F 11/30
...1 числа, затем блок управления производит опросблока 6 ассоциативной памяти, ИС 1сравнивается одновременно с содержи 7 гмым всех ячеек блока 6 (блоки 41-47алгоритма),В том случае, если ИС 1 не совпадает с содержимым ячеек блока 6 ассоциативной памяти, то цикл работыустройства заканчивается, оно переходит в состояние ожидания ИС 1 следующей выполненной команды (блоки48,33,40,41 алгоритма). Если ИС 1совпадает с содержимым несколькихячеек блока 6 ассоциативной памяти,то блок 6 вырабатывает сигнал многократного совпадения, который воспринимается блоком 8 микропрограм,много управления как сигнал неис,правности и производит останов устройства по неисправности (Р ) 1,блок 49 алгоритма), сигнал "Останов по неисправности" выдается навыход 13,2...
Устройство для отладки программ
Номер патента: 1293732
Опубликовано: 28.02.1987
Авторы: Богданова, Будовский, Бурковский, Кравченко, Кроль, Семенова, Ходаковский
МПК: G06F 11/28
...состояние триггера 14.Разрешающий потенциал с выхода эле 1293732 8мента И 91 поступает через второйвход элемента ИЛИ 85 на третий входэлемента И 12 1, на первом входе которого присутствует синхроимпульс Т 4с входа 61.4 блока 11, а на второмего входе - состояние счетчика 34 -"05". Сигнал с выхода элемента И 12поступает на выход 68 блока 11 и через второй вход элемента ИЛИ 90 - навыход 79.1 блока 11. Если указанноепрерывание присутствует, то работаустройства блокируется до тех пор,пока прерывание не снимается. Эасчет того, что триггер 12 находитсяв исходном состоянии, выход с его нулевого плеча (первый выход) формируетразрешающий сигнал на первых управляющих входах 4 коммутаторов 8-10, авыход с его единичного плеча (выход 2)...
Устройство для отладки программ
Номер патента: 1295402
Опубликовано: 07.03.1987
Авторы: Бакалец, Головин, Насруллаев, Файсканов
МПК: G06F 11/28
...из первого 7 и второго 8 блоков памяти, т.е. выбираются ячейки с адресами 1 и 0 (Фиг.З и Изобретение относится к высилите- фиг.4). На выходах первого 7 и вто=льной технике и может быть испольэо- рого 8 блоков памяти появляется совано для автоматизированной отладкипрограмм и построения специализированных отладочных комплексов. манды, операнда), которая поступаетЦелью изобретения является повы- на соответствующие входы первого 1шение производительности при отладкепутем уменьшения объема исследуемойинформации за счет исключения из еесостава информации по многократно 10повторяющимся циклам,На Фиг.1 представлена блок-схемаустройства для отладки программ, нафиг,2 - пример задания трассы программы; на фиг.З - содержимое третьего и...
Устройство для отладки программ
Номер патента: 1297064
Опубликовано: 15.03.1987
Авторы: Гуляев, Киселев, Садомов
МПК: G06F 11/28
...команд.При выполнении программы выборкиРОН и указателя УС (фиг.7) в томслучае, когда обращение к оперативной памяти 45 происходит не по стековым операциям, основным признакомвазделения оперативной и постояннойпамяти является разряд МА 7, для элемента 45 МА 7 в "0", для элемента МА 7=) "1". Поэтому первая команда постоянной памяти (46)которая осуществляет запись пары регистров Н,Ь в оперативную память (45), содержит в третьем байте команды признакМА 7 =1,Команды 6-8 служат для восстановления указателя стека микроЭВМ в результате выполненных стековых команд(фиг.7). Количество стековых опера Оций РОН -+ стек, стек - +РОН одинаково, поэтому реверсивный счетчик 54возвращается в исходное состояние.Последняя команда "КЕТОВА" возвращает...