G06F 11/28 — с помощью проверки правильности порядка обработки данных
Устройство для контроля программ
Номер патента: 1509906
Опубликовано: 23.09.1989
Авторы: Лучин, Лясковский
МПК: G06F 11/28
Метки: программ
...21анализа поступает на стробирующиевходы блока элементов И 35 и элементаИ 45 каждого канала, на второй вход40элемента ИЛИ 49 и на нулевой входтриггера 58 обнуляя его. Содержимоерегистра 46 в инверсном коде переписывается на второй вход сумматора43, с инверсного выхода триггера 58поступает на управляющий вход элемента 50 запрета, закрывая его и запрещая прохождение сигналов с генератора 51 импульсов на вычитающий входсчетчика 48,50Работу блока анализа при сравненииэталонных значений переменных со значениями регистров арифметическогоустройства рассмотрим на пРимеРе одного канала, так как работа остальныхканалов аналогична,Значение первой переменной 1-йэталонной точки, проходя через открыб 6тый элемент И 35, записывается нарегистр 36. С...
Устройство для отладки и контроля программ
Номер патента: 1509907
Опубликовано: 23.09.1989
Автор: Деткин
МПК: G06F 11/28
...регистра 2 поступает информация с входа устройства.Таким образом, входной регистр 14,сохраняя входную информацию, выполняет роль буферного регистра, Информация с выхода входного регистра 14 через коммутатор 15 преобразуется с помощью ЦАП 19 в два напряжения, определяющие координаты Х и У данной комбинации на блоке 21. В результате каж.25дой параллельной комбинации на входеустройства соответствует одна точкана блоке 21. Совокупность всех входных комбинаций отображается на блоке21 в виде совокупности точек, относительное расположение которых однозначно определяет входную информационную последовательность. Таким образом, визуально наблюдая в режиме 1входную информацию в реальном масштабе времени, пользователь может ее анализировать с целью...
Устройство для отладки программ
Номер патента: 1511750
Опубликовано: 30.09.1989
Авторы: Виноградов, Козлов, Павлов, Сараф
МПК: G06F 11/28
...машинного цикла, в котором на группе информационных входов 3 устройства появляется код команды, который поступает на блок 23 памяти. На его выходе появляется логический уровень либо "0", либо "1" в зависимости от того, что было записано в блок 23 памяти на этапе подготовки трассировки программы. Если на выходе второго дополнительного блока 23н н памяти появляется уровень 0 , то импульсом с выхода первого триггера 6 второй триггер 7 устанавливается в нуль, который, поступая на первый вход первого элемента И 11, запрещает прохождение синхроимпульса для записи в блок 1 памяти. Если на выходе блока 23 памяти появляется уровень "1", то импульсом с выхода первого триггера 6 второй триггер 7 ус 151175055 танавливается в единицу, которая,...
Устройство для контроля программно-аппаратных средств эвм
Номер патента: 1513454
Опубликовано: 07.10.1989
Авторы: Данилов, Колпаков, Петрова, Тяжев
МПК: G06F 11/28
Метки: программно-аппаратных, средств, эвм
...ре 1513454гистра 2 соединены с информационными выходами 11 устройства, с которых входные значения последовательно считываются в ОД, Метка КВЗ - конца об.ласти входных значений - также посту пает на ОД и служит для него сигналом начала вычислений. Начало вычислений подтверждается поступлениемметки НВ - начала вычислений (Фиг.10 в)10от ОД на информационные входы 13 устройства, Метка НВ распознается дешифратором 3, который вырабатываеткоманду начала отсчета времени выполнения программы, поступающую в блок4 анализа времени. Отсчет временипрекращается только после поступления на входы дешифратора 3 от ОД метки НР - начала результатов, Еслирасчетное время выполнения програм 20мы истекло, а метка начала результатов еще не принята, то блок 4...
Устройство для отладки программ
Номер патента: 1513457
Опубликовано: 07.10.1989
Авторы: Батраков, Вилков, Сущев
МПК: G06F 11/28
...на еди ницу и тем самым формируя адрес следующей ячейки, в которую будет произСодержимое очередной ячейки с группы информационных выходов блока5151 6 через блок 16 элементов ИЛИ поступает на группу информационных выходов устройства 39. Этим же импульсом, поступаюцим через элемент 13 задержки и элемент И 27 на счетный вход счетчика 8, осуществляется увеличение содержимого счетчика 8 на единицу, тем самым формируется адрес следуюцей ячейки, из которой будет производиться считывание (перезапись).После считывания содержимого последней ячейки блока 6 происходит переполнение счетчика 8 и он обнуляется. Сигнал с выхода переполнения счетчика 8 через элемент ИЛИ 29 поступает на счетный вход триггера 10 .и устанавливает его в нулевое...
Микропрограммное устройство управления
Номер патента: 1522203
Опубликовано: 15.11.1989
МПК: G06F 11/28, G06F 9/22
Метки: микропрограммное
...устанавливается в нулевое состояние, при котором на вход элемента31 И подается запрещающий нулевойсигнал. Сигнал И запроса внешних прерываний Пр 1 .,Прп поступают на входы группы 13 КЯ-триггеров прерываний,являющихся входами устройства и запоминаются,в нем, Эти сигналы черезэлемент 30 ИЛИ поступают на элемент37 И. Если на инверсном входе элемен-.та 37 И отсутствует сигнал запретапрерывания устройства, то разрешаетсы прохождение сигнала пятой фазысдвигового регистра 8 на вход КЯтриггера 16 прохождение прерывания,который устанавливает его в единичноесостояние, разрешающее прохождениечерез элементы 31 и 34 И, с инверсного выхода КЯ-триггера 6, при этомподается запрет на элемент 37 И. Навходы элемента 24 ИЛИ при...
Устройство для контроля выполнения программ
Номер патента: 1522215
Опубликовано: 15.11.1989
МПК: G06F 11/28
Метки: выполнения, программ
...из входов первой группы элементов ИЛИ б, на -и выходе, гденом с Вия и ов ки 45 50 55,тов ИЛИ соответственно. Сигнал,соответствующий коду проверки х-й контролируемой переменной, с группы выходов первого блока элементов ИЛИ 3поступает на группу входов дешифратора 4. При этом на 1-ом выходе,гдеХ - код проверки (1 = 1, 1 О), первого дешифратора 4 появится сигнал.Каждый выход дешифратора соответствуетодному из возможных вариантов проверки контролируемых переменных, Каждыйчетный выход дешифратора 4 соответствует условиям проверки правильности изменения контролируемых переменных, а каждая пара выходов соответствует одинаковым логическим операциям проверки контролируемых переменных. В случае, если код проверкиконтролируемых переменных равен 2,4,...
Устройство для контроля управляющей эвм
Номер патента: 1522216
Опубликовано: 15.11.1989
Авторы: Гимранов, Жиляев, Казанцев
МПК: G06F 11/28
Метки: управляющей, эвм
...адресов БПП 1 1, в ячейки ДКП 12 по адресам совпадающим адресам ячеек БПП 1 1, которые хранят коды операций перехода, заносятся "1", а в остальных ячейках ДКП 12 - "0". С 16опоявлением адреса ячейки БПП 1;со=держащей КОПп, на ША 33 с выходаДКП 12 по адресам, совпадающим адресам ячеек БПП 1 1, которые храняткоды операций перехода, заносятся"1", а в остальных ячейках ДКП 12 -"0", С появлением адреса ячейкиБПП 1 1, содержащей КООп, на ША 33с выхода ДКП 12 на информационныйвход первого триггера 13 поступаетсигнал уровня "1", По фронту "1"/"0"сигнала ВВОД в единичное состояниеустанавливается первый триггер.13 исигнал уровня "О" с инверсного выхода первого триггера 13 поступает напервый вход третьего элемента ИПИ 7.По фронту "0"/"1"...
Устройство для контроля программ
Номер патента: 1524055
Опубликовано: 23.11.1989
Авторы: Годердзишвили, Ковалев, Ломакин, Романюк
МПК: G06F 11/28
Метки: программ
...первого элемента 20 третий элемент Ю 1 И 1элемент Ю 1 И 1 разрешает счи- задержки через второй элемент 21 затывание инфо ма иь р ц и из блока 14 памя- держки поступает на управляющий вход ти по адресу, который указан на ад- записи блока 14 памяти и одновременно ресном входе блока 14 памятид о д 14 паляти, т.е. 5 разрешает прохождение информации об считывание инфо ма ииф р ции, соответствую- адресе первого операнда с второго рещей значению " азме ности"е "р р ости", адрес ко- гистра 2 через первьп блок элементов торой находится во втором регистре И 1 и второй элемент ИЛИ 1 О соответ. Управляющий сигнал с чет ес тнертого ственпо на адресньп вход блока памявыхода распределителя 15 имп льс5 и.1 пульсов 20 ти 14. Ьлок памяти производит...
Устройство для контроля счетных программ
Номер патента: 1527637
Опубликовано: 07.12.1989
Авторы: Лясковский, Прокофьев, Скорытченко
МПК: G06F 11/28
...на выходе схемы 5 сравнения, Этот сигнал задерживается и дюрмируется формирователем 7 на время выполнения контролируемой операции, поступает на второй вход элемента И 11,35 а также на управляющий вход регистра 9, открывая его и разрешая запись значения полученной функции Г(Х 1 с первого информационного входа 2 устройства на регистр 9, Если на входах40 элемента И 11 единичные сигналы, что соответстнует событию наличия в регистре 9 значения функции Г(Х) и наличию значений интервала в регистрах 32 и 33, то нд выходе элемента И 11 появляется импульс, поступающий на вход элемента 12 задержки, на вход обнуления триггеров 10 и 22, а также на управляющие входы схем 34 и 35 сравнения, 50В схеме 34 сравнения производится операция сравнения...
Устройство для контроля программ
Номер патента: 1529226
Опубликовано: 15.12.1989
Автор: Савелов
МПК: G06F 11/28
Метки: программ
...на выполнениепервого сегмента. Эти коды поступаютсоответственно на выходы 4 метки сегмента и на входы 5 и 7 схем 6 и 81сравнения,Если программа функционирует нормально, то по истечении промежуткавремени, который незначительно меньше минимально необходимого на выполнение первого программного сегмента,на выходе счетчика 2 импульсов появится соответствующий код минимального времени выполнения программы. Этоткод поступит на вход 9 схемы 8 сравненияПри совпадении кода с блока3, поступающего на вход 7, и кода,поступающего на вход 9 схемы 8 сравнения на ее выходе появится импульс,который поступив на тактовый входтриггера 24, произведет установку егов нулевое состояние (информационныйвход триггера 24 соединен с входом"О"). Через время, равное...
Устройство для отладки и контроля хода программ
Номер патента: 1529227
Опубликовано: 15.12.1989
Авторы: Алилуйко, Ануфриев, Горячев, Илюшкин, Михайлов, Новокрещенов, Онопко, Попов, Пысин, Разумов
МПК: G06F 11/28
Метки: отладки, программ, хода
...генератора скнхроимпульсов ЦВМ, Остановы в остальных5рех режимах ( по команде останова,о сигналу загрузки команды, по синроимпульсу) выра 5 атываются анало 1 ично,По выбору рекима установки выходов 10 дреса и данных ЦВМ в третье состояие триггер 83 переходит ц нулевое остояние, вырабатывая сигнал остаоца по синхроимпульсу.ПО приходу сигнала нячяльной уста овки триггеры 80-83 устанацливаютя в единицы, тем самым сбрасыцаютя все остановы устройства,Остановы устройства сбрасываются акже по нажатию кнопки пуска устройтва в случае, если не выбран режим еревода выходов адреса и данных ЦВМ третье состояниеРабота блока 23 управления записью,случае, если выбран режим перевода 25 выходов адреса и данных ЦВМ в третье состояние дпя осуществления...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1529228
Опубликовано: 15.12.1989
Авторы: Андрющенко, Головня, Леонтьев, Палагин, Сигалов, Скринник, Цвелодуб, Яцеленко
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...к памяти, где М - объем блока 12,Обмен информацией с отлаживаемымустройством в этом режиме осуществляется следующим образом. В случае записи процессором отлаживаемого устройства в область пямяти, расположенную в определенном устройстве,на выходе 58 блока 10 появляется сигнал уровня "1", который через первыйэлемент И элемента И-ИЛИ-НЕ 16 разрешает работу блока 11, согласно (5)сигнал с выхода 70 дешифратора 5 блокирует выбор ЗУ отлаживаемого устройства, При этом на выходе 68 дешифратора 5 согласно (4) появляется сигнал, разрешающий работу блока 29 элементов И, через который информация сМД отлаживаемого устройства поступает на МД предлагаемого устройства ис нее в блок 11, В случае чтения навыходе 67 дешифратора 5 согласно ( 2)появляется...
Устройство для контроля последовательности выполнения программ
Номер патента: 1536389
Опубликовано: 15.01.1990
Авторы: Гайворонский, Пушкарев
МПК: G06F 11/28
Метки: выполнения, последовательности, программ
...на первый вход шифратора. 8Для понимания принципа кодирования шифратора 8 проанализируетструктуру рассматриваемой программы,представленной в виде графа нафиг,5 и 6 (на Фиг,6 показан графпрограммы, а на Фиг.5 текст программы изображен в виде графа), Каквидно на фиг,6, граф состоит иэ трехвершин,Вершина графа - это Фрагмент программы (подпрограммы) от первой команды подпрограммы до первого безусловного изменения счетчика командмикропроцессора после выполнениякоманд ТМР или КЕТ (частный случайпосле выполнания команды НЬТ - останков),В табл.6 представлены все возможые пути следования программы (переходы между вершинамн графа), начинаяс.начальной, условно заданной точки6, которая соответствует исходномусостоянию системы; Причем эти переходы...
Устройство для контроля хода программ
Номер патента: 1539785
Опубликовано: 30.01.1990
МПК: G06F 11/28
...х-й строки с 1-м столбцом, означает, что фрагменту с номером 1 разрешено следовать после выполнения -го фрагмента, в противном 30 случае в пересечении находится код "1", На фиг. 6 приведен пример заполнения матрицы. Так, фрагмент с номером 02 может выполняться .только после фрагмента с номером 01. В случае, если фрагмент 02 начнет выполняться после какого-либо другого фрагмента, на выходе блока 19 памяти появится сигнал ошибки хода выполнения программы. Адресами для блока 19 40 памяти являются коды, составленные из номеров столбца 67 и строки 68. Для укаэанного примеракод адреса - 0102Работа устройства начинается с начальной установки в "0" счетчика 16 прерываний, счетчика 45 адреса блока 7 и первого регистра 18 адреса (цепи...
Устройство для отладки микроэвм
Номер патента: 1541615
Опубликовано: 07.02.1990
Авторы: Каустов, Мовчан, Погорелов, Полищук, Тарнопольский, Торошанко
МПК: G06F 11/28
...вектору прерывания. На вход остановапо вектору прерывания 23 подать высокий уровень. При появлении сигналаподтверждения прерывания на входе15 на выходе блока 2 готовности появится низкий уровень, который вызывает останов отлаживаемой микроЭВМ,Одновременно на выходе триггера 9появится высокий уронеь, Если пришедший в последующий момент временипо входу 17 вектора прерывания кодсовпадает с занесенным в регистр 3,то на выходе схемы 4 сравнения появится высокий уровень, который, пройдячерез элемент НЕ 7, приходит низкимуровнем на третий вход третьего элеиента И 10, В этом случае на выходевторого элемента ИЛИ 11 будет низкийуровень и микроЭВГ останется в режимеостанова. Вывести ее из этого режимаможно, подав на вход пуска 24 высокий уровень....
Устройство для отладки многопроцессорных систем
Номер патента: 1541616
Опубликовано: 07.02.1990
Авторы: Палагин, Сигалов, Цвелодуб
МПК: G06F 11/28
Метки: многопроцессорных, отладки, систем
...периодов синхросчетчика 3 импульсов и увеличивает сигнала этого процессора, можно указначение числа на его выходах на еди- зать момент выполнения любого цикла ницу, адресуя следующее слово блока 25 шины по отношению к моменту прекраще оперативной памяти. Если длитель- ния записи информации в блок 5 опера- ность текущего цикла шины превышает тинной памяти. Поскольку запись индва периода появляеция импульсов на Формации в блок 5 оперативной памяти выходе переполнения счетчика 6 импуль- прекращается одновременно во всех сов процесс адресации нового слова 30 устройствах, можно восстановить реблока 5 оперативной памяти повторяет- альную последовательность выполненияразличными процессорами отлаживаемогоНа этапе трассировки коды с маги-...
Устройство отладки микропрограммных блоков
Номер патента: 1541617
Опубликовано: 07.02.1990
Авторы: Данилов, Королев, Молчанова
МПК: G06F 11/28, G06F 9/44
Метки: блоков, микропрограммных, отладки
...Программа обработкивходы управления синхрогенератора от- прерывания снимает сигнал 79, запрелаживаемого ИПУ, разрешает его работу. 20 щая дальнейшее выполнение микропроПроцессор ИПУ начинает исполнять мик- граммы, проверяет причину останова,роинструкции. Старшие разряды микро- определяет какая из физических страпрограммного адреса с К+1-го по Б-й), ниц в данный момент не загружена илиопределяющие номер виртуальной страни- если такой нет, то среды загруженныхцы, через мультиплексор 5 поступают25 нерезидентных страниц памяти опредена адресные входы блока 7 памяти пре- ляется наименее используемая страниобразования адреса. С выходов блока ца, вычисляется ее физический адрес7 считывается номер соответствующей и загрузка проводится на...
Устройство для контроля выполнения программ
Номер патента: 1541618
Опубликовано: 07.02.1990
Авторы: Баранник, Плешаков, Ткачев
МПК: G06F 11/28
Метки: выполнения, программ
..."Лог." 1", поступающая на первый вход элемента И 8,и начинается отсчет интервала ДТ; .При обнулении третьего 5 счетчикал,(что соответствует обработке с,) наего выходе устанавливается уровень"Лог,"1", разрешающий прохождениетактовых импульсов через элемент И 9на счетный вход счетчика б, т,е, обработку 6 с,.При нормальном выполнении программного сегмента В соответствии с ходомвыполнения программы процессор наинформационный вход 22 устройства выставляет новую контрольную метку че 1рез время 1 +, причем Т( , г. Т; +(;+ (т,е. выходы счетчиков 5и 6 установлены в состояния "Лог."1"и "Лог."0" соответственно), а значение новой метки, поступающей на первые информационные входы схем 1 и 2сравнения, должно соответствовать М 1или М; . При...
Устройство для контроля хода программ
Номер патента: 1543409
Опубликовано: 15.02.1990
Автор: Лясковский
МПК: G06F 11/28
...ИЛИ 3 на вход элемента 4 задержки, а также устанавливающий триггер 5; в единичное состояние 3 ысокии), -55потенциал с выхода триггера 5 поступает на вход блока элементов И 8открывая его и разрешая прохождение значения кода с входа устройства на первые входы схем 9; и 1 О; сравнения. На вторые входы схем 9; и 1 О; сравнения поступают значения адресов команд, которые могут следовать после выполнения команды -го условного перехода. Элемент 4 задержки задерживает импульс на время выполнения двух команд ЦВИ. Если за это время произошло сравнение кодов в схеме 9; или 1 О;, то импульс с выхода одной из этих схем сравнения поступает через элемент ИЛИ 12 на нулевой вход триггера 5, устанавливая его в исходнее состояние. Устройство готово...
Устройство для контроля хода программ
Номер патента: 1545223
Опубликовано: 23.02.1990
Авторы: Альтерман, Гладштейн, Комаров, Шубин
МПК: G06F 11/28
...б и, соответственно, на выходе устройства Фиксируется результат контроля текущей суммы,Одновременно по заднему Фронту импульса с выхода дешиЬратора 4 в регистр 3 с выхода сумматора 2 заносится текущая сумма, которая сохраняется до следующего шага программы (становится предыдущей), На следующемшаге программы устройства выполняются аналогичные действия и т.д. Л результате этого при правильной реализапии программы текущие суммы в совокупности с дополнительными разрядамивсегда удовлетворяют условию четности. Это постоянно Фиксируется триггером б, и на выходе устройства не появляется сигнал ошибки.11 арушение нормального хода прог-.раммы может быть вызвано, например,сбоем счетчика команд в микропроцессоре 7 или отказом адресных линий вшине...
Устройство для контроля хода программ
Номер патента: 1552186
Опубликовано: 23.03.1990
Авторы: Денисович, Мовенко, Ролдугин, Рыбкин, Тихобаев
МПК: G06F 11/28
...второй регистр 4 группы, После этого начинается выполнение пользовательской программы более высокого приоритета, при этом в счетчик 1 через входы 15 устройства и блок 10 элементов ИЛИ снова заносится дополнительный код максимально допустимого времени выполнения программы. При поступлении последующих сигналов прерываний от пользовательских программ работа схемы устройства аналогична описанной выше.При поступлении К-го сигнала прерывания от пользовательской программы содержимое счетчика 1 переписывается в К-й регистр 4 группы.Ь.При поступлении на вход 16 устройства сигнала прерывания: от системной программы управляющий сигнал появляется на втором выходе дешифратора 17. Этот сигнал поступает на суммирующий вход счетчика 18 и увеличивает...
Устройство для формирования тестовых воздействий
Номер патента: 1552187
Опубликовано: 23.03.1990
Авторы: Качанко, Моченков, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/26, G06F 11/28
Метки: воздействий, тестовых, формирования
...155 ИДЗ,Элемент И 12 предназначен для выдачи сигнала "Останов" после окончания формирования заданной смеси команд при наличии синхронизирующегосигнала с выхода 27.1 генератора 4импульсов, 1552187Группа элементов И 13,1-13 ппредназначена для управления перецачей сигнала на счетные входы счетчиков 7.1-7.п.Элемент И 14 предназначен для вы 5дачи сигнала перезаписи констант всчетчики 7,1-7,п при наличии синхронизирующего сигнала с выхода 27.2 гейератора 4 импульсов, элемент И 15для управления выдачей кодов командна группу 20 выходов устройства,элемент И 16 - для форщрования си:гнала Останов при сформированиизаданной смеси команд на выходе 21,устройства.Элемент ИЛИ 17 предназначен дляформирования сигналов Останов" срхода 23 устройства и...
Устройство для формирования тестовой информации
Номер патента: 1552188
Опубликовано: 23.03.1990
Авторы: Качанко, Моченков, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/26, G06F 11/28
Метки: информации, тестовой, формирования
...ИЛИ 17.Элемент И 13 предназначен для формирования признака окончания форми", рования смеси на интервале временидФ, блок 14 элементов И - для осуществления управления выдачей команд смеси на выход 18 устройства,элемент И 15 - для совмещения входа21 устройства и выхода элемента И11, элемент И 16 - для совмещениявхода 22 устройства и выхода элемента И 13, элемент ИЛИ 17 - для совмещения выходов элементов И 12.112.п группы,Устройство работает следующимобразом.1В исходном состоянии все элементыпамяти, за исключением блока 1 памяти (в котором записаны номера1-и типов команд), которым принадлежат формируемые коды (по остальнымадресам записаны "О"), обнулены(цепи установки исходного состоянияне показаны), 55 для заданного интервала...
Устройство для контроля программ
Номер патента: 1552189
Опубликовано: 23.03.1990
Авторы: Лясковский, Никитина
МПК: G06F 11/28
Метки: программ
...или устройства ЭВИ дешифрируется в элементе 9 и устанавливает соответствующий триггер 12 в единично состояние, Таким образом Фиксируются блоки (зоны) памяти или устройства, к которым обращается программа при выполнении,Если значения кодов на входахсхемы 4 сравнения совпадают, что соответствуе. окончанию контролируемойпрограммы, то на ее выходе появл.,ется импульс который поступает нгТ-триггер 8, устанавливая его в нулевое состояние. Коммутатор 5 вновьподключает к выходу регистр б, Формирователь 10 импульсов по заднемуФронту имп льса триггера 8 формируетимпульс, о".крываюший блок: элементовИ 14 по второму входу, Сигналы навыходах соответствующих триггеров12,1-12,М поступают на прямые входысоответствующих элементов И 14,1-14,11,На...
Устройство для отладки программ
Номер патента: 1552190
Опубликовано: 23.03.1990
Автор: Большуткин
МПК: G06F 11/28
...интерпретируется как полный адрес точки замещения зоны информации из блока 26 постоянной памяти. В этом случае блок 4 сравнения разрешает тактирование блока 5 сравнения.При совпадении полного адреса, подаваемого на вход 35 адреса устройства с числом, считанным с второго выхода блока 2 оперативной памяти, блок 5 сравнения Формирует на выходе сигнал, который через элемент И 16 устанавливает в "1" триггер 23. Поэтому запрещается считывание информации с блока. 25 постоянной памяти, прохождение сигнала с выхода блока 5 сравнения чер з элемент И 16, разрешается работа сч тчика 29 и устанавливается в "0" триггер 22, который запрещает прохождение тактовых импульсов с входа 37 тактовых импульсов устройства на выход элемента И 12 и разрешает...
Устройство для отладки микроэвм
Номер патента: 1553981
Опубликовано: 30.03.1990
Авторы: Далецкий, Ким, Кирпиченко, Мамонько, Прохоренко
МПК: G06F 11/28
...выхода триггера 47 блокирует прохождение последующих импульсов с входа на счетный вход счетчика 44, а также запрещает прохождение сигналов с выхода счетчика 44 на адресный вход блока 24, Сигнал высокого уровня 539816с нулевого выхода триггера 47 поступает на вход элемента И 37, разрешаяФормирование сигнала на выходе 23разрешения обращения к памяти микроЭВМ, а также на вход блока элементовИ-ИЛИ 41, коммутируя на адресныйвход блока 24 сигналы с входа 8 адреса.10После выполнения команды САЬЬпроисходит переход на программу чтения внутренних узлов микропроцессораотлаживаемой микроЭВМ, которая хранится в блоке 24. Блок 24 занимаетконечную зону в адресуемом микроЭВМполе памяти, Начальный адрес и вели"чина зоны памяти, отводимой под...
Устройство для контроля микропроцессорной системы
Номер патента: 1559347
Опубликовано: 23.04.1990
Авторы: Альтерман, Гладштейн, Комаров, Шубин
МПК: G06F 11/28
Метки: микропроцессорной, системы
...значительны, так как они всегда приводят 40 ляется сигнал, свидетельствующий обошибке. Этот сигнал через элементИЛИ 16 поступает на установочный входтриггера 5, переводя его в единичноесостояние, В результате на выходе 6ошибки устройства появляется сигнал,свидетельствующий об ошибке. Напримерпри попытке извлечения команды из зоны ОЗУ на выходе блока постоянной памяти (табл. 2) устанавливается код010 и, соответственно, выбираетсявход мультиплексора 3, связанный с выходом У шифратора 2. СигналМ 1,(табл. 3), поступивший на вход шиФратора 2 при извлечении команды, вызывает Формирование на выходе У шифратора уровня логической единицы, которыи через мультиплексор 3 и элементИЛИ 16, поступает на установочный вход 20триггера 5, что приводит...
Устройство для отладки многомодульной цвм
Номер патента: 1564630
Опубликовано: 15.05.1990
Авторы: Алексеева, Кафидов, Кузнецов, Полтавец, Тараров, Шлаин
МПК: G06F 11/28
Метки: многомодульной, отладки, цвм
...на входы узлов 30, 34. Далее микропрограмма формирует и передает по шинам 15 сигнал, вызывающий на выходе узла 30 форьиравание сигнала опроса заданного регистра функционального устройства ЦВМ, который передается по шинам 20 и вызывает подключение заданного регистра к входу-выходу 19 (фиг.5,блочные символы 13-17). Двунаправленный шинный формирователь 28 в исходном состоянии пропускает сигналы шин 19 на вход регистра 27. Затем формируется сигнал записи в регистр 27 посигналу с шин 15 и информация а са 1564630стоянии заданного регистра параллельным кодом записывается в регистр 27.Далее в соответствии с микропрограммой регистр 27 переводится в режим последовательного сдвига, задается разрешающий уровень сигналана вход элемента И 29,...
Устройство для отладки микропроцессорных систем
Номер патента: 1564631
Опубликовано: 15.05.1990
Авторы: Качанко, Моченков, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/28
Метки: микропроцессорных, отладки, систем
...ИЛИ 70открьвается элемент И 67, который поочередному тактовому импульсу с входа 71,2 блока 3,3 срабатьвает и по 30заднему фронту разрешает запись кода операнда в регистр 60, а такжеустанавливает триггер 64 в единичное состояние, Этот триггер 64 сигналом с единичного (нулевого) выхода 35открывает (блокирует) элемент И 68(по входу Ч 2 дешифратор бб), ЭлементИ 68 срабатывает по очередному импульсу с входа 71.2 и разрешает за-,пись по заднему фронту кода данных 40с группы 25 входов 6 в регистр 62,а также устанавливает триггер 65в единичное состояние, Триггер 65 сединичного (нулевого) выхода открывает (блокирует) элемент И 69 45(по входу Ч, регистра 62).По очередному тактовому импульсус входа 71,1 блока З,З.сраГатываетэлемент И 69, выходной...