Патенты опубликованные 15.05.1984

Страница 22

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 1092493

Опубликовано: 15.05.1984

Авторы: Головашкин, Любинский

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...состояние регистров группы, выходы каждого 1-го регистра группы соединены с вторыми 1 Овходами коммутирующих элементов И-й группы, входы задания порогов-й группы подключены к входам 1-горегистра группы, выход первого элемента И соединен с третьими входами коммутирующих .элементов И всехгрупп, введены дополнительные группы элементов И, элементы ИЛИ, элементы задержки, причем выход первого элемента ИЛИ через четвертыйэлемент задержки соединен с вторымвходом четвертого элемента. ИЛИ ивходами установки в нулевое состояние сдвигающего регистра и регистрачисла, выход которого соединен синформационными входами элементовИ пятой и шестой групп, управляющие входы которых через пятый ишестой элементы задержки соединеныс выходами первого и М -го...

Устройство для сортировки чисел

Загрузка...

Номер патента: 1092494

Опубликовано: 15.05.1984

Авторы: Цыганков, Чернаков

МПК: G06F 7/06

Метки: сортировки, чисел

...так как оно не позволяет сортировать массив чисел, содержащий равные элементы. В спучае, если в массиве находятся К равных чисел, то для них устройством определяется один и тот же адрес области памяти, куда они должны быть помещены. Поэтому все эти числа будут записаны по одному адресу, оставив незаполненными предыдущие К ячеек. Таким образом, из К равных чисел при сортировке потеряно К - 1 число.Цель изобретения - расширение функциональных возможностей устройТеперь на вход 10 устройства подается первый тактовый сигнал, по которому появляется импульс на первом выходе распределителя 1 импульсов. При этом открывается первая группа 4 элементов И и число из первого регистра 2 переписывается в регистр 9 результата и одновременно с...

Двоичный сумматор

Загрузка...

Номер патента: 1092495

Опубликовано: 15.05.1984

Авторы: Витер, Гурьянов, Козюминский, Мищенко

МПК: G06F 7/50

Метки: двоичный, сумматор

...с выходами генерации и распределения переноса данного разряда, а выход первого сумматора по модулю два соединен с выходом суммы данного разряда двоичногосумматора2.Недостатком известного сумматора является ограниченность функциональных возможностей, заключающаясяв невозможности суммирования трехчисел.35Цель изобретения - расширениефункциональных вазможностей двоичного сумматора за счет осуществлениясуммирования трех чисел,Поставленная цель достигается40тем, что в двоичном сумматоре, содержащем в каждом разряде элементыИ, ИЛИ и первый сумматор по модулюдва, первые входы элементов И, ИЛИи первого сумматора па модулю два45подключены к первому входу переносаданного разряда двоичного сумматора,второй вход элемента И...

Устройство для суммирования

Загрузка...

Номер патента: 1092496

Опубликовано: 15.05.1984

Авторы: Белков, Братальский

МПК: G06F 7/50

Метки: суммирования

...соответствующим входным шинам40 устройства, содержит и преобразователей двоичного кода в код "2из 2 " (где 1. - номер преобразователя), причем входы -го преобразо 11 ч 1 - 1 вателя двоичного кода в код45 из г" соединены с выходами разрядов входного регистра с ( г+ 1)-гф по о -й, 1-й выход (1 = 1, , 2 ) 1-го преобразователя двоичного кода в код "2иэ 2" соединен с50 ( и -з. + 1)-й выходной шиной каждои (1 + к 1)-й группы вьгходных шиноустройства (где к = О. . . 2 - 1)На Фиг. 1 приведена структурная схема устройства ля суммирования для и = 4; на Фиг. 2 - пример по 55 строения структурной схемы преобра 11 зователл двоичного кода в код из 8"; на ,иг, 3 - таблица соответст 96 2вия двоичных кодов кодам "4 из 8" на фиг. 4 - функциональная схема...

Матричное вычислительное устройство

Загрузка...

Номер патента: 1092497

Опубликовано: 15.05.1984

Авторы: Зуев, Суейдан, Турсунканов, Шумилов

МПК: G06F 7/548

Метки: вычислительное, матричное

...суммы вычислительной ячейки в-й строке и 7-м столбце, где Г равно наибольшему целому от половины номера последнего столбца, соединены соответственно40 с вторым и первым входами слагаемого-вычитаемого вычислительных ячеек в (Я +К)-й строке и (В+К+3-1)-м столбце, а первый и второй входы слагаемого-вычитаемого вычислительных ячеек в Я+К)-й строке и столбце, на 45 чиная с первого последовательно до Я+К+3-1)-го, соединены соответственно с вторым и первым выходами суммы вычислительной ячейки в-й строке и первом столбце.На фиг. 1 и 2 представлена структурная схема вычисляющей матрицы, на фиг; 3 - структурная схема одного иэ вариантов выполнения вычислительной ячейки вычисляющей матрицы.55Вычисляющая матрица (фиг. 1 и 2) содержит...

Число-импульсное устройство для вычисления обратного тригонометрического тангенса

Загрузка...

Номер патента: 1092498

Опубликовано: 15.05.1984

Авторы: Гаврилюк, Мороз

МПК: G06F 7/548

Метки: вычисления, обратного, тангенса, тригонометрического, число-импульсное

...выход сумматора соединен с информационным входом регистра, выход которого соединен с управляющим входом первого управляемого делителя частоты и вторым входом сумматора, входпереноса которого соединен с входомлогической единицы устройства. На чертеже представлена блок-схема предлагаемого устройства.Число-импульсное устройство для вычисления обратного тригонометрического тангенса содержит суммирую-. щие счетчики 1 и 2, двоичные умно- жители 3 и 4 частоты, управляемые делители 5 и б частоты, сумматор 7, регистр 8, элементы И 9-1 б, триггеры 17-19, элемент ИЛИ 20, счетчик(м 1 СФф 2 р (2 1гр хг 2 Р Таким образом, если входную величину х (аргумент) представить в виде последовательности приращений Йх (или в виде числа импульсов), то...

Устройство для цифрового воспроизведения функции “косинус

Загрузка...

Номер патента: 1092499

Опубликовано: 15.05.1984

Автор: Ханов

МПК: G06F 7/548

Метки: воспроизведения, косинус, функции, цифрового

...которого соединен с вторым входом 15 элемента ИЛИ, выход элемента задержки подключен к входу триггера, инверсный выход которого соединен с вторым входом элемента И, а прямой выход подключен к управляющему вхо ду коммутатора, выход которого соединен свторым информационным входом первого регистра, выход первого сумматора подключен к первому информационному входу и со сдвигом на один 25 разряд вправо к второму информационному входу .коммутатора, выход второго сумматора соединен с вторым входом первого сумматора.Введение дополнительного коммута- Зо тора позволяет вычислить и записать в первый и второй регистры такие начальные значения кодов, которые в совокупности с новыми связями между элементами обеспечивают вычисление значений функций...

Устройство для вычисления суммы квадратов к числоимпульсных величин

Загрузка...

Номер патента: 1092500

Опубликовано: 15.05.1984

Автор: Добрыдень

МПК: G06F 7/552

Метки: величин, вычисления, квадратов, суммы, числоимпульсных

...во времени последовательность К)К ъК) )К 1 = О, где д ( К. Пусть переход от К, к К, ненулевых входных величин совершается после о входных импульсов (тактов), переход от К 2 к К после п, входных импульсов и т.д. Очевидно,пап ш; =п,(п п, =шах ш, .Тогда формула (3) может быть записана в виде 25 МХ о(. 2,Е (21+1) К:О Р =Ь.-1 п 1-1 п 2-1щ щ а =м(2 м)1( с (г 1+1)+г 2 г С -2 к "0 гпл ,"1-+% Е(г +Ч (4)сИ д-г Пусть далее, для записи числа К в двоичном позиционном коде требуется М разрядов. Тогда любое из чисел последовательности К может быть)представлено в видеоа. =дрыг ч г + с г(ы)Фи соответственно,-е слагаемое правой части формулы (4) - в виде(6)Именно в этом виде формирует слагаемые суммы (4) предлагаемое устройство. Шифратор 1, за счет...

Квадратор

Загрузка...

Номер патента: 1092501

Опубликовано: 15.05.1984

Автор: Киселев

МПК: G06F 7/552

Метки: квадратор

...элемента И, третий вход которого соединен с тактовым входом устройства, вход мпадшего разряда накапливающего сумматора соединен с шиной логической единицы устройстваНа чертеже приведена функциональная схема предлагаемого квадратора. Квадратор соцержит счетчики 1 и2, накапливающий сумматор 3, элементНЕ 4-7, элементы И 8, 9 и 10, выход11 начальной установки устройства,тактовый .вход 12, выход 13 переполнения счетчика 1, выход 14 инверсного значения знакового разряда ивыходы 15 остальных разрядов дополнительного кода аргумента, кодовыйвыход 16 квадратора,На входы 11 и 12 квадратора поступают импульсы начальной установкиустройства И 11 и тактовые импульсыТИ 12 (на временной оси эти импульсы расположены так, что задний фронткаждого импульса...

Генератор равномерно распределенных случайных сигналов

Загрузка...

Номер патента: 1092502

Опубликовано: 15.05.1984

Авторы: Евтихиев, Сандлер

МПК: G06F 7/58

Метки: генератор, равномерно, распределенных, сигналов, случайных

...1 3.Однако псевдослучайные сигналы, З 0будучи детерминированными и периоди-,ческими, "приближают" соответствующие случайные сигналы лишь по небольшому числу параметров, что существенно ограничивает возможности ихиспользования.У генераторов третьего типа нацифроаналоговых элементах реализуются локально-неустойчивые дискретныединамические системы 23.40Наиболее близким к предлагаемомуявляется устройство, содержащее последовательно соединенные элементквантования по времени, элемент квантования по уровню и неустойчивое 45инерционное звено, выход которогосоединен с входом элемента квантования по времени, генерирующее стационарные эргодические случайные сигналы с равномерным на заданном отрезке 50распределением амплитуд 3 .Однако в известном...

Генератор случайного процесса

Загрузка...

Номер патента: 1092503

Опубликовано: 15.05.1984

Автор: Алимова

МПК: G06F 7/58

Метки: генератор, процесса, случайного

...генерируемого процесса (распределение мгновенных значений, амплитуд, периодов случайного процесса, его спектр и т,д.) . узкополосный процесс Отличается сравнительно малыми изменениями периода, поэтому форма профилированных кулачков, используемых н устройствах воспроизведения, отличается тем, что периоды имеют небольшие отклонения (не более 30) от среднего, тогда как амплитуды изменяются в широкихпределах (от 0,1 до 1,5 среднейамплитуды) .Блок 4 управления содержит эле-.мент 13, триггеры 14 и 15, переключатели 16, 17.и 18, формирователи 19,20 и 21 импульсов, элементы 22 и 23 5задержки и триггеры 24 и 25,Рассмотрим работу генераторов,когда переключатели 16 и 17 установлены в положение 3, а переключатель 18 в положение 1, В данном...

Умножитель частоты следования импульсов

Загрузка...

Номер патента: 1092504

Опубликовано: 15.05.1984

Авторы: Мазурин, Нахаев

МПК: G06F 7/68

Метки: импульсов, следования, умножитель, частоты

...инфор- поступает на второй установочный мации при выходе частоты за нижний вход триггера 8.При этом сигнал с предел рабочего диапазона. выхода триггера 8 запрещает работуПоставленная цель достигается тем, управляемого делителя 7 частоты, что в умиожитель введены дополнитель закрывая таким образом доступ имный делитель частоты и триггер при- пульсам переполнения с выхода счетчем выход дополнительного делителя чика 4 импульсов, поступает также на частоты соединен с первым установоч- дополнительный вход дополнительного ным входом триггера, второй устано- делителя 9 частоты, возвращая его в вочный вход которого соединен с вы исходное состояние. ходом переполнения счетчика импульсов При превышении умножаемой часто- и входом обнуления...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1092505

Опубликовано: 15.05.1984

Авторы: Барбаш, Кальницкий, Мельников, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/00, G06F 9/22

Метки: микропрограммное

...снятии копии.На Фиг.1 представлена функциональная схема предлагаемого микропрограммного устройства; на фиг.2 функциональная схема блока хранения 55 копий; на Фиг. За,б,в - соответственно Форматы адресной микрокоманды первого запоминающего блока, операционной микрокоманды второго запоми" нающего блока и операционной микро команды блока хранения копий.Микропрограммное устройство управления содержит (фиг.1) перный 1 и второй 2 блоки памяти, блок 3 хранения копий, первый Регистр 4 адреса, 65 регистр 5 логических условий, буферный регистр 6, второй регистр 7адреса, счетчик 8 микрокоманд, перный счетчик 9 адреса, второй счетчик10 адреса, первый 11, второй 12 итретий 13 дешифраторы адреса, триггер 14 снятия копий, триггер 15 выдачи копий,...

Устройство буферизации команд процессора

Загрузка...

Номер патента: 1092506

Опубликовано: 15.05.1984

Автор: Никитин

МПК: G06F 9/32, G06F 9/50, G06F 9/54 ...

Метки: буферизации, команд, процессора

...с вторым информационным входом блока замещения, второй выход которого подключен к второму информационному входу се лектора, третий информационный вход которого соединен с выходом регистра номера сравнения, выход третьего коммутатора адресов подключен к адресному входу блока памяти признаков 25 действительности, выход буферного регистра адреса соединен с вторым входом второго коммутатора адресов, с третьим входом третьего коммутатора адресов и с вторым входом сумма тора связности, выход блока выработки приращения адреса преднакачки под- . ключен к входувторого слагаемого адресного сумматора, управляющий вход блока выработки приращения адре.З 5 са преднакачки подключен к сигнальному входу устройства, выход элемента И соединен с...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 1092507

Опубликовано: 15.05.1984

Авторы: Левинский, Ревзин, Чистяков

МПК: G06F 13/376, G06F 9/50

Метки: многоканальное, приоритета

...и явлЯются ньХадали уст р-.:,О 13 а. Б орые входы элемента 3т РУППЫ СОЕДИНЕНЫ С )Стаяова) Р 1 Ь 1 НХО :,ам усграйс"Ба, с;кгндльный вход ко- ГСРОГО СРЕД.1 Ц-.Н С: ВТОРЬМ ВХОДОМ ПЕР- со .) Чее 1, -,;- И ст;О(а ",) прав)1 енРя," ЛН, т.,о(И . аЦР)И тт)Е тЬЕ) О -.С "Р СТРд .:. "И е с 11 ервым выходом равесэваО 1 ь Срав)ения бла(а управлен 1 Я) ерва 5 Р Бтардв( Группы входов ксто 3 Ст СОЕДИНЕ ,Ы С )ЕРВОЙ И ВТОРОР ГР 1)П.али кодовых Входов устройства, пря Ой выход ).=Рвого элемента И соедис та 1(т ОВым входОМ счетчике ин -=.е)сный Бы 2;Од пе 1 знога элемента И сае;с,ивен с едкичным входом второго :".игреЗа едиич 1 ый ньхад кОТОР 010 . О с д и н е и с н х с) Д ом с б Р 0 с а с ч е т ч Ртк а инулевыми входами ).Ретьега и четвер 0 триг "еров,...

Устройство для контроля и локализации неисправностей логических схем

Загрузка...

Номер патента: 1092508

Опубликовано: 15.05.1984

Авторы: Горб, Коробцов

МПК: G06F 11/00

Метки: логических, локализации, неисправностей, схем

...входом (1-1 )-гоузлон анализа, выход )-го узла анализа Ц =1, 2 и -1) . Соединен спервым входом )-го, с вторым входом+1) -го элементов ИЛИ-НЕ и с соответствующим входом элемента И,выход г)-го узла анализа соединен спервым входом -го, с вторым входомпервого элементов ИЛИ-НЕ и с соответствующим :входом элемента И, выход каждого элемента ИЛИ-НЕ соединенс входом соответствующего элемента"Сброс" устройства, выход элементаИ соединен с входом (гг +1) -го элемента индикации,На чертеже приведена блок в схеустройства.Устройство содержит (и) узлов1 анализа, иэлементов ИЛИ-НЕ 2, иэлементов 3 индикации, элемент И 4,гг информационных входов 5, а каждый узел анализа содержит Р 5 -триггеры 6 и 7, элементы ИМПЛИКАЦИЯ8 и 9 и элемент И 10,Б работе...

Устройство для фиксации сбоев электронно-вычислительной машины

Загрузка...

Номер патента: 1092509

Опубликовано: 15.05.1984

Авторы: Кузнецов, Малов

МПК: G06F 11/14

Метки: сбоев, фиксации, электронно-вычислительной

...содержит регистр 1 сбоев группу информационных входов 2, Вход 3 начальных установок устройства, блок 4 поразрядной индикац;.и, т-ереключатель 5, выходной рег;:.с;тр 6 группу нходоз синхронизации 7, пеоектиотатели 8, переключатель 9 и переключатели 10,В ЭВМ си:леет место наперед задан- :тОЕ ВРЕМЕНОС СООТНОШЕНИЕ МЕЖДУ сигна.г:ами схемы синхронизации тсин- ХрОИ(:Пуг.ЬСаМИ, КаждЫй ИЗ КОторвтХ имеет свой порядковый номери сигна. латлси, нырабатываемыми в ходе вычислительного процесса, в том числес и ситна,стет:слтт с сбояхус-,ройсгво позволяет производить Останов ЭВМ .р; появлении сигнала О сбое тутем выдачи в ЭВМ сигналон, ОдОВРЕлтЕННО ЗаПРЕааЮЩИХ ВЫДаЧУ Н ЭВМ всех синхроимпульсов из схемы синхронизации ЭБМ. Так как любому сигналу об...

Устройство цикловой синхронизации для внешней памяти

Загрузка...

Номер патента: 1092510

Опубликовано: 15.05.1984

Авторы: Добрянский, Егоров, Типикин

МПК: H03M 13/51

Метки: внешней, памяти, синхронизации, цикловой

...устройств (ВЗУ) ЦВМ и построено для работы с блоками кодовых слов (КС), разделенных синхросигналом длиной четыре бита и записанными на носитель инФормации, обладающий высокой помехоустойчивостью самосинхронизирующимся способом записи, известным как модифицированная частотная модуляция (МФМ - запись).Вхождение в цикловый синхронизм осуществляется путем анализа специальной группы синхросигналов (ГСС, фиг.2), записываемой в начале каждой записи перед первым КС. В ГСС длиной не более одного КС с большой из- . быточностью записываются периодически расположенные синхросигналы и коды их расстояний до первого бита первого КС записи. По одновременному переполнению большинства счетчиков группы счетчиков расстояний устройство...

Резервированное устройство для решения интегральных уравнений

Загрузка...

Номер патента: 1092511

Опубликовано: 15.05.1984

Авторы: Боюн, Малиновский, Небукин

МПК: G06F 11/18

Метки: интегральных, резервированное, решения, уравнений

...к выходу 65(оЬ 3 - участок интегрирования спределами а и н;х(х:в) - известная Функцкя называемая"ядро";1(х) - известная Функция) н устройстве реализуется итерационный алгоритм(5 ) (го с и) координаты точек участка интегрирования ( а,н 1,где 22 соответствующих блокон Вр-ВВыходы сумматоров 13 р соединены с узлами 14 р1 выделения приращений, Выходы узлов 14-14 1 подключены к другим входам сумматоров 13 р-.13 1 к реверсивным счетчикам 15 р - 15 и через коммутатор 24,связанный с выходами 25 блоков 8-8,), к другим управляющим входам сумматоров 13 р1.Входы реверсинных счетчикон 15 рп соединены с входной шиной б, управляющие входы - с выходами 22 соответствующих блоков Вр, а ныходы - с выходной шиной 26. Ьлок 7 управления подключен к счетчикам...

Устройство для мажоритарного выбора сигналов

Загрузка...

Номер патента: 1092512

Опубликовано: 15.05.1984

Авторы: Исаченко, Корчагин, Кравцов, Михалева

МПК: G06F 11/18

Метки: выбора, мажоритарного, сигналов

...19, поэтому выходные сигналычетвертый и пятый элементы ИЛИ, пос- с элементов 14-16, поступающие наледний из которых подключен первым, управляющие входи переключающих элевторым и третьим входами соответствен. ментов 4 - 6, разрешают прохождениено к первому, второму и третьему вхо- через них информации с входов 22-24дам первого элемента И и к информа-на соответствующие входы мажоритарционным входам первых триггеров, сое- ного элемента 10, на выходе которогодиненных инверсными выходами соответ- выделяется достоверная информация,ственно с вторыми выходами блока вы- Стробирующие сигналы с входов 25-27,деления строба,а входами записи - с присутствующие на входе устройства,первым входом третьего элемента ИЛИ, 25 вместе с информацией поступают...

Устройство для формирования сигнала при включении и отключении питания

Загрузка...

Номер патента: 1092513

Опубликовано: 15.05.1984

Авторы: Архипов, Кокшаров, Николаев

МПК: G06F 11/22

Метки: включении, отключении, питания, сигнала, формирования

...первого дешифратора,а выход - к первому входу первого элемента ИЛИ, вторым входом соедйненного с вторым выходом выклю.чателя питания, а выходом - с выходом блокировки устройства, первый выход И-го элемента ИЛИ групгы соединен с вторым входом И-го элемента И первой группы, третьи входы элементов И первой группы, кроме первого, соединены с соответствующими выходами из инверсной группы выходов,региотра, прямая группа выходов которого подключена к группе входов второго элемента ИЛИ, выходом соединенного с входом триггера, выход которого соединеч с вторыми входами элементов ИЛИ групгы кроме первого .На чертеже представлена блок-схема предлагаемого устройства.Устройство содержит выключатель 1 питания, элементы И 2 второй гругпы, элементы ИЛИ...

Устройство для коррекции программ

Загрузка...

Номер патента: 1092514

Опубликовано: 15.05.1984

Автор: Малышев

МПК: G06F 11/28

Метки: коррекции, программ

...столбцов (фиг,),причем каждый ее элемент23 содержит (фиг, 3) третий элемент(Фиг. 4),п групп, каждая из которых 5включает второй триггер 30 и шестойэлемент И 31, седьмой элемент И 32,третий триггер 33, светодиод 34,Предлагаемое устройство работаетв режимах записи и корректировки.Режим записи устанавливается замыканием переключателя 9. В этом случае устройство работает автономно ине оказывает влияния на работу ЦВМ.По текущему адресу на регистр 1 из 5устройства 2 считывается очереднаякоманда, которая через элемент 2 И-ИЛИ7 параллельным кодом поступает нарегистр 3, так как на вхоДе, а соответственно и на выходе, элемента 20ИЛИ б при замкнутом переключателе 9всегда находится сигнал1 , ана выходе элемента И 8 - сигнал0 ,Переключатель 9...

Устройство для переключения запоминающих устройств

Загрузка...

Номер патента: 1092515

Опубликовано: 15.05.1984

Автор: Кабанов

МПК: G06F 13/00

Метки: запоминающих, переключения, устройств

...блок 1 памяти,счетчик 2, генератор 3 импульсов,элемент ИЛИ 4, элементы И 5 и б,блок7 памяти, счетчик 8, генератор 9 импульсон, элемент ИЛИ 10, элементы И11 и 12, триггер 13, элементы И 14и 15, выход 1 б блока 1, вход 17 блока 1, коммутатор 18, выход 19 старшего разряда счетчика 2, выход 20младших разрядов счетчика 2, первыйвыход 21 генератора 3, выход 22 элемента ИЛИ 4,. выходы 23 и 24 элементов И 5,6, выход 25 блока 7, вход26 блока 7, второй выход 27 генератора 9, выход 28 старшего разрядасчетчика 8, выход 29 младших разрядов счетчика 8, первый выход 30 ге"нератора 9, выход 31 элемента ИЛИ 10,выходы 32 и 33 элементов И 11, 12,тактовые входы 34 и 35 устройства,единичный и нулевой выходы 36 и 37триггера 13 выходы 38 и 39 злемен"тов И 14,...

Цифровой генератор синуса

Загрузка...

Номер патента: 1092516

Опубликовано: 15.05.1984

Авторы: Гудзь, Яворский

МПК: G06F 1/02, G06F 17/10

Метки: генератор, синуса, цифровой

...5 2 11 1 ( Г 11(0):О 5 9ОО (1) = Ос 51 и (В,+В) и имеет вид О(п) = О 5) р (т 9+9 ) ) где 0 - амплитуда колебаний;Во - начальная фаза колебаний;О - агссозо шаг дискретизации сигнала.Устройство работает следующимобразом,С выхода генератора 6 тактовыеимпульсы инициируют счет счетчика 7,выходные коды которого через дешифратор 8 управляют коммутатором 9.3 соответствии с определенными состояниями счетчика 7 на вход элемента задержки 1 поступают выходнойсигнал с выхода сумматора 3 или соответствующие начальные условияО(0), О( 1) со входов 10, 11. Поскольку состояния счетчика периодически повторяются, то начальные условия О(0 ), О(1) вводятся периодически, и сигнал на выходе 5 скольугодно большое время будет сикусоидальным. Счетчик 7 находится...

Программируемый процессор спектральной обработки сигналов

Загрузка...

Номер патента: 1092517

Опубликовано: 15.05.1984

Авторы: Каневский, Краснощеков, Куц, Сергиенко

МПК: G06F 17/14

Метки: программируемый, процессор, сигналов, спектральной

...входом блока умножения, блок управления, состоящий 1 О из узла адресации и узла памяти микропрограмм, информационный выход которого соединен со входом следующего адреса узла адресации, вход признака которого является входом признака 15 блока управления, выход узла адресации соединен с адресным входом узла памяти микропрограмм, выходы группы разрядов. которого соединены с управляющими входами соответственно перво-о го арифметического блока, регистров первой группы и блока умножения, содержит сдвигатель, первый и второй буферные регистры, второй арифметический блок, вторую группу регистРов, 5 блок памяти программ и блок адресации, выход которого соединен с адресным входом блока памяти программ, информационный выход которого...

Цифровой спектроанализатор

Загрузка...

Номер патента: 1092518

Опубликовано: 15.05.1984

Авторы: Козько, Моргулев, Павлов, Фин

МПК: G01R 23/16, G06F 17/14

Метки: спектроанализатор, цифровой

...которого соединен с управляющим входом аналого-цифрового преобразователя, информационный вход которого является информационным входом спектроанализатора, второй выход распределителя импульсов подключен ко в:;оду первого дешифратора адреса, выход которого подключен к адресному входу первого блока памяти, третий выход распределителя импульсов соединен с тактовым входом устройства для вычисления бы- ЗО строго преобразования Фурье, четвертый выход распределителя импульсов соединен со входом второго дешифратора адреса, выход которого подключен к адресным входам первого и вто рого блоков буферной памяти, пятый выход распределителя импульсов соеди. нен с тактовыми входами первого и второго квадраторов, шестой и седьмой выходы распределителя...

Сигнатурное цифровое сглаживающее устройство

Загрузка...

Номер патента: 1092519

Опубликовано: 15.05.1984

Авторы: Воронин, Магданов, Шершуков

МПК: G06F 17/17

Метки: сглаживающее, сигнатурное, цифровое

...цель достигается тем, что в сигнатурное сглаживающее"устройство, содержащее сумматор, выход которого соединен с входом элемента НЕ, первым входом первого элемента И и входом первого формирователя импульсов, выход которого подключен к первому входу первого элемента ИЛИ, выход которого соединен с входом установки в "0" перного счетчика и входом установки в "О" триггера, прямой выход которого подключен к первому входу второго элемента И, выход которого соединенсо входом записи реверсивного счетчика, информационный выход которого соединен с первым входом сумматора и является информационным входом устройства, выход элемента НЕ подключен к первому входу третьего элемента И и входу второго формирователя импульсов, ныход которого соединен с...

Цифровое сглаживающее устройство

Загрузка...

Номер патента: 1092520

Опубликовано: 15.05.1984

Автор: Лопатин

МПК: G06F 17/17

Метки: сглаживающее, цифровое

...регистраявляется входом синхронизации устройства, входы разрядов второй группы 5мультиплексора являются входами задания константы приращения устройства.Введение в устройство указанныхэлементов и связей между ними обеспе чинает учет приращений случайной величины с одинаковыми весами независимо от знака приращения, что позволяет исключить ошибку в вычислениискользящего среднего значения. кроме 15того, повышается быстродействие, таккак все вычисления выполняются накомбинационных сумматорах и тактиронание устройства выполняется одинраз при записи окончательного результата в регистр,На чертеже принедена схема цифрового сглаживающего устройства.Устройство содержит регистр 1,сумматоры 2, 3 и 4, мультиплексор 5,элемент НЕ 6 и элемент И...

Цифровой непараметрический анализатор статистического распределения

Загрузка...

Номер патента: 1092521

Опубликовано: 15.05.1984

Авторы: Зеленков, Мирошниченко

МПК: G06F 17/18

Метки: анализатор, непараметрический, распределения, статистического, цифровой

...регистров, а вторые нходы первого и второго дискриминаторовобъединены и подключены к выходу перного регистра, выход постоянного запоминающего устройства соединенпервыми входами второго сумматора иблока деления, выход которого соединен с первым входом третьего сумглатора, второй вход которого объединенс третьим входом первого сужлатораи подключен к выходу блока заданияконстант, выход первого сумматорасоединен с вторым входом второго сумматора, выход которого подключен квторому входу блока деления, выходтретьего сумматора соединен с входоминдикатора.Принцип работы анализатора осно 1ван на нахождения наибольшего Х,Фа (и наименьшего Х , выборочных значегг 1 пний, принадлежащих допустимой области 3, и опре,делении с заданной до -нерительной...

Устройство для определения дисперсии

Загрузка...

Номер патента: 1092522

Опубликовано: 15.05.1984

Авторы: Виксна, Смильгис, Элстс

МПК: G06F 17/18

Метки: дисперсии

...соединен со счетным входом триггера, выход которого подключен к управляющему входу коммутатора Г 21 Недостатком данного устройства является низкая точность вычисления оценки дисперсии, обусловленная неоптимальным алгоритмом стохастического воздействия во вторую степень.Цель изобретения - повыщение точности оценки дисперсии.Поставленная цель достигается тем, что э устройство для определения дисперсии, содержащее блок опре; кодов, выход которого являетсявыходом генератора псевдослучайныхчисел с линейной Функцией плотностираспределения, первый и второйвходы сумматора подключены соответ-,.,ственно к выходам первого и второгогенераторов псевдослучайных чиселс равномерной Функцией плотностираспределения, входы которых объединены и являются...