Патенты опубликованные 30.09.1981
Устройство для ввода инфомации
Номер патента: 868739
Опубликовано: 30.09.1981
Авторы: Галактионов, Полевой, Свотин
МПК: G06F 3/02
...О - из четных (фйг.2 в). На инвертирующий вход компаратора 4 поступают импульсные сигналы с емкостного делителя, модуляция по ам.плитуде которых при нажатии и отжатии клавиш показана на временной диаграмме О,(фиг.2 г). На .неинвертирующие входы .компаратора 4 подаются импульсы с амплитудами опорных напряжений,Ооп и О О д на фиг,2 д), полученных от источника 7 и поступающих через коммутатор 6, управление которым производится импульсными сигналами с выходов синхронизатора 5.С выхода компаратора .4 сигнал Ок (фиг.2 ж) подается на элемент совпа дения В-входа, а инверсный сигнал ОК (фиг.2 и) - на элемент совпадения 5- входа К 5-триггера 8. На другой вход элемента совпадения й-входа поступа,ет синхронизирующий сигнал с одного выхода...
Устройство для сопряжения вычислительной машины с датчиками
Номер патента: 868740
Опубликовано: 30.09.1981
Автор: Прасолов
МПК: G06F 3/04
Метки: вычислительной, датчиками, сопряжения
...любого датчика1 сигнал через блок 2 многоконтакт ных ключей поступает в блок 3 вре 868740менного разделения сигналов вначалена дифференцирующие цепи, где происходит разделение дискретных сигналов во времени. Для того, чтобы сигнал на входе блока 6 ввода сигналовзапроса не исчезал до момента опросаего процессором 5, короткий положительный импульс растягивается ждущим мультивибратором блока 3 временного разделения сигналов до длительности, равной или большей времениреакции процессора 5. С одного иэ овыходов блока 6 ввода сигналов запроса в процессор 5 поступает сигнал ГО-.:ТОВ. По получении этого сигнала процессор 5 опрашивает все входы блока6 ввода сигналов запроса и определяет адрес группы, в которую входит сработавший датчик. Далее...
Устройство для сопряжения двух цифровых вычислительных машин
Номер патента: 868741
Опубликовано: 30.09.1981
Авторы: Вальков, Петросов, Старк
МПК: G06F 3/04
Метки: вычислительных, двух, машин, сопряжения, цифровых
...соответствуюшее устройству, подключенному кканалу 1 (РАБА: = 1), Одновремен 30но через элемент ИЛИ 62 на вход блока 10поступает сигнал, по которому на выходе блока 10 появляется выходной еигнал, информи.руюший мини-ЭВМ о подключении устройствак каналу 1,35По сигналу прерывания мини-ЭВМ, генери 1руя управляюшие сигналы и управляющую информацию, через канал 52 снимает запрос напередачу байтов данных в регистре 9 (ТРБА:=О),передает в буферный регистр 6 код адреса и, 40устанавливает запрос иа передачу адреса в канал 1 (АДРА: = 1). В ответ на этот сигналканал 1 изменяет состояние выходных управляющих шин, информация о котором черезблоки 7 на выходе блока 10 генерирует сигнал, 45прерывающий работу мини-ЭВМ. По сигналупрерывания мини - ЭВМ...
Многоканальное устройство для сопряжения каналов ввода вывода с внешними устройствами
Номер патента: 868742
Опубликовано: 30.09.1981
МПК: G06F 3/04
Метки: ввода, внешними, вывода, каналов, многоканальное, сопряжения, устройствами
...20, линии 21 - 30 связи.868742 Блок 16 задания адреса канала ввода-выво.да (фиг, 2) содержит формирователь 31 адреса канала ввода. вывода, схему. 32 сравненияадреса канала ввода-вывода, узел 33 контроляадреса канала ввода-вывода, коммутатор 34 вы.дачи адреса канала ввода-вывода и узел 35 уп.равления блока.Каждый блок выбора канала ввода-вывода(фиг. 3) включает формирователь 36 адресавнешнего устройства, схемы 37 и 38 сравнения,узел 39 контроля адреса, первый узел 40 согласования, регистры 41 - 43, узел 44 коммутации адреса канала ввода-вывода в первый регистр, узел 45 коммутации адреса канала ввода.вывода во второй регистр, дешифратор 46адреса канала ввода-вывода, узел 47 анализасостояния внешнего устройства, шифратор 48адреса канала...
Мультиплексный канал
Номер патента: 868743
Опубликовано: 30.09.1981
Авторы: Бочин, Ильицкая, Латышов, Лобанов, Любовная, Мельник
МПК: G06F 3/04
Метки: канал, мультиплексный
...второй формирователь 52 адреса размещения данных во внутренней памяти со входом 53 и выходом 54, регистр 55 направления передачи информации со входами 56 и 57 и выходом 58, регистр 59 разрешения запросов со входом 60 и выходом 61,блок 62 модификации со входом 63 и выходом 64, блок 65 приоритетов со входами бб - 69 и выходом 70, первый регистр 71 данных со входом 72 и выходом 73, коммутатор 74 , номера индикатора прерывания программы ллнтрального процессора со входами 75 и 76 и выходом 77, второй регистр 78 со входом 79 и выходом 80, шифратор 81 адреса внешнего устройства со входом 82 и выходом 83, коммутатор 84 адресов обращения к памяти устройства со входами 85 - 88 и выходом 89, коммутатор 90 командных слов св входами 91, 91 и 93 и...
Мультиплексный канал
Номер патента: 868744
Опубликовано: 30.09.1981
Авторы: Бочин, Ильицкая, Латышов, Лобанов, Мельник
МПК: G06F 3/04
Метки: канал, мультиплексный
...в памяти канала командногозослова для некоторого внешнего устройстванндицируется соответствующим разрядом регистра 30, который возбуждается сигналами, поступающими на его вход 31 с выхода дешиф.ратора 33.35Реализация запросов внешних устройств наобмен информацией между каким-либо внешнимустройством и внутренней памятью ЭЬВМ осуществляется в следующей последовательности,40 Запросы внешних устройств на обмен даннымипоступают на вход 23 регистра 22. При наличии сигналов разрешения реализации запросов,поступающих с выхода 32 регистра 30 на вход28 блока 25, последний выделяет сигнал, со 45ответствующий старшему (нулевому) запросу.Этот сигнал поступает на шифратор 36, с выхода 38 которого адрес внешнего устройства,одновременно являющийся и...
Устройство для сопряжения
Номер патента: 868745
Опубликовано: 30.09.1981
Авторы: Гончарова, Шарпило, Щенов
МПК: G06F 3/04
Метки: сопряжения
...сигналов в соответствии с сравнивает коды поступивших адресов адресом абонента, установленного на (например по модулю два)Если через выходе дешифратора 8 адреса. Триггеры второй канал 5 устройства ведется 11 и 12 поепназначены для управления обмен с таким же абонентом (адреса информационными шинами соответствен- совпадают), то схема 16 сравнения но первой и второй ЦВМ. Элементы И 13 выдает запрещающий потенциал на и 14 предназначейы для подключения вход регистра 7 адреса и адрес-команшин управляющих сигналов от второй и да не считывается из регистра 9 обпервой ЦВМ ко входам триггеров 11 и мена в регистр 7 адреса до тех пор, 12. Дополнительный коммутатор 15 пока через второй канал не закон- предназначен для коммутации шин при...
Устройство для съема координат с экрана электронно-лучевой трубки
Номер патента: 868746
Опубликовано: 30.09.1981
МПК: G06F 3/153
Метки: координат, съема, трубки, экрана, электронно-лучевой
...координат в блоке 9 формирования кодоной импульсной последовательности, происходит однократное считывание информации. При воспроизведении подобно преобразованных следящих восьмиугольниковпо каждому адресу, задаваемому блоком8 преобразования координат в блоке 9формирования кодовой импульсной последовательности, происходит многократное считывание информации. Кратность считывания равна коэффициенту подо" бия, Каждый единичный вектор контура следящего носьмиугольника умножается на коэффициент подобия и соответственно увеличивается длина контура следящего восьмиугольника.Код коэффициента подобия поступает на блок 8 преобразования координат через блоки 1 сопряжения, управления 2 и управления и регенерации 3. В блоке 8 преобразования...
Преобразователь двоичного кода в десятичный
Номер патента: 868747
Опубликовано: 30.09.1981
Авторы: Акулова, Еманов, Кувырков, Михина
МПК: G06F 5/02
Метки: двоичного, десятичный, кода
...имеющих ту же структуру, что и матрицы для сложения весовых значений.Преобразователь работает следующим образом. На входы трехразрядных двоичнодесятичных преобразователей 1 и 2 подаются двоичные числа. Часть разрядов преобразуемого числа (со второго по четвертый) поступает на преобразователь 1, а другая часть разрядов (с шестого по восьмой - на преобразователь 2. При этом только на одном входе каждого преобразователя появляется единичный сигнал, соответствующий десятичному числу. Резулътаты преобразования, равные сумме весов дешифрируевеюх значащих разрядов преобразуемого числа, передаются на суюеирующие треугольные мат рицы сложения единиц 3, десятков и сотен 4. При появлении на входах суммирующих треугольных матриц сложения весовых...
Устройство для выделения многоразрядного кода
Номер патента: 868748
Опубликовано: 30.09.1981
Авторы: Захарчук, Смагин, Трудов
МПК: G06F 7/02
Метки: выделения, кода, многоразрядного
...потоку к выходам 1717, которые оказываются подключенными(через элементы ИЛИ 22 22 и)Элементы И 20420 н соответственно, элементы ИЛИ 1919 н и мажоритарные элементы 22 в это время отключены от выходов 17, ,17 И соответственно, так как сигналы на шинах 23 н 25 в это время равны "0". При анализе первых разрядов всех чисел, поступающих на входы 18(, элемент И 20 срабатывает только в том случае, когда все эти разряды равны ф 1 ф, в случае же наличия среди первых разрядов чисел хотя бы одного "0" сигнал на выходе элемента И 20,(и соответственно на выходе 17) равен "0". Таким образом,. на выходе 17 формируется первый разряд результата, значение которого совпадает со значением первого разряда минимального числа;.После этого аналогично режиму...
Устройство для сортировки чисел
Номер патента: 868749
Опубликовано: 30.09.1981
Авторы: Рейхенберг, Шевченко
МПК: G06F 7/06
Метки: сортировки, чисел
...выхода и первое числоА остается записанным в регистрах1 и 3, а второе число участвует вследующей операции сравнения,В следующей операции элемент И 5открывается на время передачи с входной шины 1 на регистр 2 дрУгогосравниваемого числа и т,д. Послесравнения всех й чисел из требуемогомассива данных в регистре 3 остается записанное самое большое по своей величине число из всего массивачисел. Во время выполнения последней 40й операции сравнения с восьмого выхода блока 10 управления на вход счетчика 8 поступает тактовый импульс.Содержание счетчика 8 (в прямом и обратном коде) является в данном случае 45первым адресом отобранного наибольшего числа в первом цикле.Затем содержание регистра 3 (наибольшее из сравниваемых чисел) и содержание...
Устройство для суммирования
Номер патента: 868750
Опубликовано: 30.09.1981
МПК: G06F 7/49
Метки: суммирования
...основание системы счисления); на фиг.2 - зависимость между сигналами пятифазного кода Я-ц и эквивалент ные ему циФровые сйгналы обычного кода при и = 10.Устройство содержит сумматор 1 многофазных кодов, а также элементы И 2, 3 и 4, элемент НЕ 5 и элемент 35 ИЛИ б, входы 7 первого операнда для подачи сигналов А-А 5, входы 8 второго операнда для подачи сигналов В-В, вход 9 переноса для.подачи сигнала Р, выходы 10, на которых формиру О ется результат сложения Я -Я,и выход 11 переноса, на котором характеризуется сигнал переноса Рк. Элементы И 2, 3 и 4 элемент НЕ 5 и элемент ИЛИ б в совокупности образуют блок 12 формирования переноса в старший разРяд.Входы первого Аи второго В операндов соединены соответственно со входами элемента И 2, а...
Устройство для умножения
Номер патента: 868751
Опубликовано: 30.09.1981
Авторы: Виневская, Головко, Гузик, Каляев, Матвеева, Станишевский, Сулин, Тарануха
МПК: G06F 7/49
Метки: умножения
...29) в регистр 26 сигналом, поступающим на вход 31, мантисса множимого (по входу 35) в регистр 19 сигналом, поступающим на вход 30. Суммирование порядков осуществляется по сигналу выделения .порядков, поступающему на вход 34, следующим образом.Предварительно порядок множимого перезаписывается из регистра 26 в старшие разряды регистра 28. На селективные входы сумматора 18 поступает старшими разрядами вперед порядок множителя в виде знакоразрядных кодов. В зависимости от знаковых разрядов порядка множителя (операндами ) сумматор 18 настраивается на суммирование (вычитание) единичного разряда, поступающего с выхода элемента И 8, с полноразрядным кодом порядка множимого (операнда Ь ), поступающего на входы сумматора 18 с выхода ре" гистра 28,...
Устройство для умножения
Номер патента: 868752
Опубликовано: 30.09.1981
МПК: G06F 7/52
Метки: умножения
...чертеже представлена структурная схема предлагаемого устройства,Устройство содержит генератор 1кратных множимого, комммутаторы 2(4 4 я) . Код множимого (М) подается со входа 5 множимого устройства на вход генератора 1 кратныхмножимого а код множителя - со вхо(Ода б множителя устройства на управляющие входы коммутаторов 2, соответственно группами,по разрядов.На выходах генератора 1 кратных множимогоформируются коды произведений разрядов множимого на все возможные числа 15от О до И (И - максимальное возможноечисло, записываемое 1 разрядамиЮ2 х) . С выходов генератора 1 коды полученных произведений подаютсяна информационные входы коммутаторов2 таким образом, чтобы на входы каждого коммутатора 2 подавались произведения множимого...
Цифровое устройство для вычисления синусно-косинусных функций
Номер патента: 868753
Опубликовано: 30.09.1981
МПК: G06F 7/548
Метки: вычисления, синусно-косинусных, функций, цифровое
...Тогда исходный вектор представлен углом 9 щ, а общее количество возможных первоначальных положений вектора определяется величиной 2 Таким образом, первые в итераций не выполняются. Модуль вектора выбирается равным такой величине, чтобы при выполнении останших ся (и-ш) итераций он увеличился до единичного значения. Начальные координаты вектора х и у определяются с помощью блока 11, представляющего собой постоянное запоминающее устройство емкостью 2 слов или комбинационную схему на основе программно-логической матрицы. Первые т разрядов угла М , таким образом, являются соответственно адресом постоянного запоминающего устройства или входом программно-логической матрицы.Значения начальных координат вектора хс и уо вычисляются заранее...
Устройство для вычисления синуса и косинуса угла
Номер патента: 868754
Опубликовано: 30.09.1981
Автор: Деркунов
МПК: G06F 7/548
Метки: вычисления, косинуса, синуса, угла
...имеющий дваканала, каждый из которых содержитэлементы 2 И-ИЛИ, число которых равночислу разрядов Формируемого кода. Напервые входы первых элементов И каждого разряда поступает код с первоговыхода шифратора, а на первые входывторых элементов И - код со второговыхода шифратора элементов. На вторые входы элементов И подаются сигналы управления с дешифратора 7 октантов, Ко входу дешифратора октантов подключены три старших разряда кода угла. Они несут информацию о номере октанта, в котором находится угол, значение синуса и косинуса которого необходимо вычислить.Восемь выходов дешифратора 7 объединены в группы по четыре элемента ИЛИ. Первый элемент ИЛИ объединяет дешифрованные сигналы 1, 4 5, 8-ого октантов, второй - 2, 3, б, 7-ого октантов....
Устройство для возведения в куб
Номер патента: 868755
Опубликовано: 30.09.1981
Автор: Баранов
МПК: G06F 7/552
Метки: возведения, куб
...состояния.Импульсный сигнал с выхода элемента И 8 записывается во втором разряде регистра 3 сдвига и через сумматор 5 - во втором разряде регистра 2 сдвига. Спустя такт, импульсныйсигнал с выхода элемента И 9 черезэлемент 13 задержки, элемент ИЛИ 10и элемент И 8 записывается в третьем разряде регистра 3 сдвига и черезсумматор 5 - в третьем разряде регистра 2 сдвига.Таким образом, первый входной импульс, поступающий по шине 15, изменяет начальные состояния регистров1 2 и 3 сдвига на состояния, в которых в регистре 1 сдвига содержитсяединичный код в младшем разряде, ав регистрах 2 и 3 - единичные кодыво втором и третьих разрядах,Второй входной импульс, поступающий по шине 15, Формирует на выходеэлемента ИЛИ 11 импульсный сигнал вмомент...
Умножитель частоты
Номер патента: 868756
Опубликовано: 30.09.1981
Авторы: Лазарев, Лебедев, Попов, Савельев
МПК: G06F 7/68
Метки: умножитель, частоты
...Й , Если при,этом частота Е на входе умножителярезко изменяется - увеличиваетсяДо Й макто к МОМенту окончанияРазвеРтки кода Юмав измеРителе бпериода последовательно формируетсяряд И 1 кодовых эквивалентов входнойчастоты, число которых равно численному значению динамического диапазонаданного умножителя. В моменты окончания каждого из периодов Т сраба(тывает дешифратор 23"и, настроенныйна код поддиапазона, к которому относится йм. Дешифратор 23-и управляет соответствующей и-ой группой элементов И 24. При этом первымимпульсом на выходах 9 содержимоепредпоследнего (и) -го дополнительного регистра 14 группы переписывает,соединены с выходами -1)-ых элементов И всех групп элементов И 4 и с выходом (и-)с+2) -го формирователя второй группы...
Делительно-множительное устройство
Номер патента: 868757
Опубликовано: 30.09.1981
Авторы: Колоколова, Морозевич, Ярмолик
МПК: G06F 7/70
Метки: делительно-множительное
...со вторым входом 15шестого ключевого элемента 8 и черезформирователь 17 импульсов - со вторым входом второго элемента ИЛИ 18,Выход второго элемента ИЛИ 18 соединен с установочным входом счетчика 2014 результата йуправляющим входомблока 25 элементов И. Выход второгоключевого элемента 5 соединен совходами пятого 7 и шестого 8 ключевых элементов, выходы которых соединены соответственно через второйсчетчик 11 делителя и непосредственно со входами первого элемента ИЛИ12. Выход первого элемента ИЛИ 12соединен со счетным входом третьегосчетчика 13 делителя, выход которогосоединен со вторым входом третьегоключевого элемента 3, Выходы блока22 задания кода сомножителя соединены с группой входов блока 23 элементов И, выходы которого соединеныс...
Устройство для управления остановом цифровой вычислительной машины
Номер патента: 868758
Опубликовано: 30.09.1981
Авторы: Борисов, Булатов, Грамотеев
МПК: G06F 9/00
Метки: вычислительной, остановом, цифровой
...обнуления. При сравнении А яс текущимадресом появляется сигнална выходе пятого блока б сравнениякоторый воздействует на второй входтриггера 8 и триггер переходит в0состояние, при этом, нулевой выходтриггера 8 обнуляет счетчик 13. Таким образом работа. счетчика 13 разрешена только в диапазоне текущихадресов программы от А ц до А,оя .Если внутри указанного диапазона произойдет сравнение текущего адресаиз блока 4 согласования нагрузки садресом останова, который задаетсяпервым блоком 3 задания кода, навыходе первого блока 7 сравненияпоявляется сигнал, который через элемент ИЛИ 12 воздействует на счетный вход счетчика 13, состояние которого увеличивается на 1. Еслив заданном интервале адреса .произойдет сравнение комбинации входных...
Многоканальное устройство для управления очередностью обработки запросов
Номер патента: 868759
Опубликовано: 30.09.1981
Авторы: Андрущенко, Глушков, Комиссаров, Фролов, Шпагин
МПК: G06F 9/50
Метки: запросов, многоканальное, очередностью
...Происходитразрыв кольца, так как на информационный вход триггера 4 второго канала действует низкий уровень потенциала и поэтому по соответствующемуочередному тактовому импульсу триггер 4 первого канала переключается внулевое состояние, а соответствующийтриггер 4 второго канала остается впрежнем нулевом состоянии (т.е. продвижение единицы по кольцу прекращается). Импульсный сигнал опроса с 15второго выхода коммутатора 7 поступает на синхронизирующий вход соответствующего триггера 5. По заднемуфронту этого импульса происходит переключение триггера 5 в единичное 20состояние, в результате на его прямомвыходе появляется высокий уровень потенциала (положительный сигнал). Этотсигнал поступает на соответствующийвыход 8 устройства и нулевой вход...
Устройство динамического приоритета
Номер патента: 868760
Опубликовано: 30.09.1981
Авторы: Агеев, Красильников, Плешанов, Попов, Чигак
МПК: G06F 9/50
Метки: динамического, приоритета
...первого канала 28 будут единичными, элемент И 29 разрешает анализ элементов И 31 второго канала, открывая по первым входам все элементы И этой группы, Второй выход первого дешифратора " нулевой, поэтому единичный сигнал с выхода первого элемента НЕ блока 28 1 второго канала анализа открывает по второму входу все элементы И блока 31 , начиная со второго. На входе второго элемента НЕ блока 281 и на третьем входе второго элемента И 31 действует единичный сигнал. Нулевой сигнал с выхода второго элемента НЕ блока 282 закрывает все элементы И блока 31, начиная с третьего, по третьему входу. С выхода второго элемента И блока 311 единичный сигнал через элемент ИЛИ 30 1 поступает на выходную шину 7 узла анализа.Устройство работает следующим об...
Резервированное устройство с управляемой структурой
Номер патента: 868761
Опубликовано: 30.09.1981
Авторы: Волгин, Добродеев, Лукошин
МПК: G06F 11/20
Метки: резервированное, структурой, управляемой
...содержит общую управляющую шину 1, управляемые мажоритарныеблоки 2, 2, 2, элементы И 3, Зи 3 , резервируемые блоки 44, 4 и4, шины управления 5, 5 и 5, выходные шины б бо и 6 з устройства,блок 7 задания режимов, информационные входы 8, 8, 8 з, 9, 9 от 9 т10 10 и 10 ь УправляЕмых мажоритарных блоков, элементы ИЛИ 11, 12, 13,элемент И 14, счетчик 15, дешифратор16 и приемный узел 17, элементы ИЛИ18, 18 и 18. Элементы 11-14 состав.ляют управляемый мажоритарный блок,а элементы 15"17 составляют блок за868761 Формула изобретения ВНИИПИ Заказ 8330/71 Тираж 748 Подписное Филиал ППП Патентф, г.ужгород,ул.Проектная,дания режимов. В режиме проверки в первоначальный момент в счетчик 15 записывается 1 ф, при этом из дешифратора 16 на общую...
Стенд для контроля и управления процессором
Номер патента: 868762
Опубликовано: 30.09.1981
Авторы: Гафаров, Дудкин, Ермоленко, Рогов, Цветков, Шишкин
МПК: G06F 11/36
Метки: процессором, стенд
...следующим образом,В режиме оперативного контроля функционирования процессора сигналом от блока 41задания режима через выход 43 отключаетсяместный генератор стенда в формирователе 42рабочих частот, и формирование рабочих частот стенда производится на базе опорных частот, поступающих от процессора. Блок заданиярежимов 41 задает режим динамической индикации, который, управляя блоками 17 и 13,позволяет записать данные, адрес которых задается формирователем 5 из шины данных процессора в блок 12, Занесение в блок 12 производится каждый раз, когда процессор обращается к ячейке памяти с заданным в стендеадресом. Данные в блоке 12 сохраняются доследующего занесения на него из шины процессора и отображаются индикатором 17. При автономном...
Устройство для контроля логических блоков
Номер патента: 868763
Опубликовано: 30.09.1981
МПК: G06F 11/04
Метки: блоков, логических
...и выходы осуществляют элементы 7, соединяя выходы регистра 5 с входами блока 1 или отключая,выходы регистра 5 от выходов блока 1 по сигналам блока 2. Блок 3 памяти содержит тестовые слова, представляющие собой совокупность1и .О, соответствующие входным наборам и эталонным выходным реакциямблока,1. Проверка осуществляется путем сравнения на элементах б выходной реакции эталонного блока, записанной в блоке 7 памяти, с реакциейконтролируемого блока 1.Перед проверкой блок 2 выдает им".пульс сброса, который устанавливает б 5 триггер 9 в О состояние и этим запрещает прохождение импульсов с генератора 8 через элемент И 10 на счетчик 11. Этот же импульс выбирает в блоке 3 первое тестовое слово. Одновременно с этим блок 2 переводит элементы...
Устройство для контроля логических узлов
Номер патента: 868764
Опубликовано: 30.09.1981
Авторы: Кизуб, Костылев, Кутузов
МПК: G06F 11/16
Метки: логических, узлов
...8 фиксации входов, триггерыустанавливаются в "нулевоеф состояние и элементы 22, 25 и 26 И-НЕ соткрытым коллекторным выходом остаются закрытыми, также остается закры тым ключ 14, на третий вход которогос инверсного выхода триггера 23 подается высокий логический уровень(фиг.4).То же самое происходит и в случае, 2 О когда на выводе блока 4 храненияэталонов присутствует высокий( р 2,4 В) потенциал (фиг.б), тольков этом случае высокие логическиеуровни поступают на первый и третийвходы селектора 27.Если на выводе блока 4 фиксацииэталонов присутствует неопределенныйуровень (1,3 В), что возможно в двухслучаях: первый - вывод блока хранения эталонов является входом, второй - вывод блока хранения эталоновявляется выходом с открытым коллекторным...
Устройство для обработки информации
Номер патента: 868765
Опубликовано: 30.09.1981
Авторы: Власова, Карцев, Кислинский
МПК: G06F 15/00
Метки: информации
...признаков арифметико-логических операций можетбыть выполнен различным образом. В частности, для формирования обобщенных признаковтипа "все признаки результатов операций равны единице", "хотя бы один признак равенединице" блок 5 содержит элементы 16 группы, элемент 17, элемеггты ИЛ 18 группы,элемент ИЛ 19, элементы НЕ первой 20 ивторой 21 группы.Устройство работает следующим образом,АЛБ 1 за один. такт работы выполняет заданную операцию над некоторым фиксированным количеством разрядов обрабатываемого поля, представляющего собой массив операндови хранящегося, например, во внутренней памяти АЛБ. Эти разряды в зависимости от длиныоперандов, задаваемой регистром 6, могут представлять собой либо несколько операндов массива; либо...
Микропрограммный процессор
Номер патента: 868766
Опубликовано: 30.09.1981
Авторы: Елисеев, Крупин, Ленкова, Петушков
МПК: G06F 15/00
Метки: микропрограммный, процессор
...операции.На выходах 16 шифратора 17 вырабатывается набор сигналов, управляющихработой селекторов 8. Если на управляющий вход какого-либо селектора 8с соответствующего выхода 16 шифратора 17 подан уровень логическогонуля, на управляющий вход соответствующего арифметического блока 1 передается код с выхода операционнойгруппы 12 разрядов регистра 11 микрокоманды. При логической единице науправляющем входе селектора 8 науправляющий вход соответствующегоарифметического блока 1 передаетсякод с соответствующего выхода 18формирователя 19 кодов, В зависимости от выполняемой специальной операции на выходах 16 шифратора 17 формируется та или иная совокупностьуправляющих сигналов, а на выходах18 формирователя 19 кодов - совокупность кодов,...
Устройство для вычисления многочленов вида
Номер патента: 868767
Опубликовано: 30.09.1981
Авторы: Жабин, Корнейчук, Супрун, Тарасенко, Щербина
МПК: G06F 17/10, G06F 7/544
Метки: вида, вычисления, многочленов
...1+4+2(Г-а)Д -го разряда 2 р-го накапливающего сумматора 1. Выход старшего разряда р-го регистра 2 подключен ко входам -приема кода первого регистра 3 на р-ый 0 накапливающий сумматор 1. Каждый р-ый формирователь 4 цифры содержит. логические элементы, связанные с прямыми и инверсными выходами трех первых разрядов р-го накапливающего суммато сдвига которых соединены с тактирующей шиной устройства, введены регистры цифр, формирователи цифр, сдвиговые регистры коэффицяентов А 1, соединенные выходами с первыми управляющи/ ми входами соответствующих накапливающих сумматоров и регистры операндов 5 Х"(1 = 1,2), выходы каждого иэ которых соединены с (1+1)-м информационным входом каждого 2 1 )-го1,2) накапливающего сумматора, причем вход )-го...
Система для решения задач математической физики
Номер патента: 868768
Опубликовано: 30.09.1981
Авторы: Блейерс, Звиргздиньш, Максимов, Опманис, Родэ
МПК: G06F 17/12
Метки: задач, математической, решения, физики
...какой-либо узел 4 обнаружит неисправность соответствующего блока 3, то устройство 1 анализирует полученную информацию и результаты анализа передает в блок 2, который формирует адрес указанного неисправного блока 3 и передает его на коммутаторы 5 и6, которые блокируют соответствующуюстроку или соответствующий столбец,в зависимости от целесообразностиблокировки строки или столбца,Устройство 1 управления работаетследующим образом.5В память 7 записывают программуработы и исходную информацию. Начальная команда через коммутатор 11 поступает в регистр 10, который определяет первую микропрограмму, Первая)микропрограмма поступает в регистр 8и осуществляется управление различными узлами устройства 1 и блокамисистемы. Через счетчик 9 и...