G06F 11/08 — обнаружение и исправление ошибок с помощью избыточности в представлении данных, например с помощью корректирующих кодов

Страница 5

Устройство для кодирования и декодирования последовательного кода с коррекцией одиночных ошибок

Загрузка...

Номер патента: 732877

Опубликовано: 05.05.1980

Авторы: Вершков, Грачев, Дюков, Карасев

МПК: G06F 11/08, H03M 13/51

Метки: декодирования, кода, кодирования, коррекцией, одиночных, ошибок, последовательного

...3 преобразует эти посылки в двоичный код. Причем,если на вход дешифратора 3 поступаеткод "10", то на его второй выход выдается сигнал, который далее поступает натретий вход входного коммутатора 9, ес-.ли же не посгупает код 01", то на выход дешифратора 3 сигнал не выдается.Управление установкой принимаемойинформации, также как и при выдаче информации, осуществляется дешифратором7 номера разряда, который расшифровывает состояние счетчика 6, ведущего подсчет количества принятых разрядов числа,55Перед началом приема очередного слова регистр 1 и триггер 2 проверки начетность устанавливаются в О", а насчетчике 6 количества разрядов числа 8устанавливается код 0+1", который на единицу превышает код, устанавливаемый на этом счетчике в...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 734694

Опубликовано: 15.05.1980

Авторы: Коробкин, Федоров

МПК: G06F 11/08

Метки: блоков, логических

.... следующим образом. На блоке 1 управления последовательно нажимаются кнопки Сброс, Программа, Пуск и соответственно вырабатываются команды. По команде Сброс осуществляется обнуление устройства перед началом работы. По команде Программа идет запись в блок 4 памяти номеров этапов начала и конца полного цикла тестовой информации для конкретных проверяемых блоков. По команде Пуск происходит обращение к внешним программным устройствам, команд ная информация из блока 2 ввода поступает в блок 1 управления и в соответствии с ней идет запись информации о назначении внешних контактов проверяемых блоков в регистр 3 настройки и тестовой информации в блок 4 памяти. После окончания данного первого этапа, который заключается в разделении входов и...

Устройство для исправления ошибок

Загрузка...

Номер патента: 736104

Опубликовано: 25.05.1980

Авторы: Баранов, Бритвин

МПК: G06F 11/08, H03M 13/51

Метки: исправления, ошибок

...принятой рабочей кодовой комбинации. На выходе элемента ИЛИ 3 формируется единичный сигнал, который запрещает прохождение сигналаначало коррекциичерез элемент запрета, На шике 17окончание коррекцииустанавливается единичный сигнал,Пусть поступила кодовая комбинация, имеющая одиночную ошибку, В этом случае возбуждается одна из шик20 25 ЗО 40 дешифратора 8 одиночных ошибок 8, навыходе элемента ИЛИ 9 формируется(единичный сигнал, который запрещаетпрохождение сигналаначало коррекциичерез элемент 10 запрета. Сигналначало коррекциипроходитчерез элемент 4 запрета, переводитв единичное состояние младший разряд регистра б сдвига и обеспечивает прохождение тактовых импульсовчерез элемент И 7. Тактовые импульсы,поступающие по шине 16 как...

Устройство для контроля принимаемой информации

Загрузка...

Номер патента: 739538

Опубликовано: 05.06.1980

Авторы: Аверьянов, Витер, Овсянников

МПК: G06F 11/08

Метки: информации, принимаемой

...приемный 2 регистры содержат и-байтных регистров 81 -8Каждый байт включает восемь информационных разрядов, С целью контроляпередачи информации каждый байт инФормации регистра 1 сворачиваетсясоответствующим блоком (3 -3.) свертки по модулю два, который Формируетконтрольный разряд в соответствиис содержимым регистра 1, После завершения передачи информации в регистр2 содержимое этого регистра сворачивается соответствуЮщим блоком 4(41 -4) свертки по модулю два, ко"торце Формируют контрольные разрядабайтов в соответствии с содержимымпринятой информации в регистр 2,Далее значение соответствующих байтов контрольных разрядов сравниваются блоком 7 сравнения и, если онине равны, то на выходе блока 7 сравнения вырабатывается сигнал сбоя припередаче...

Устройство для контроля логических схем

Загрузка...

Номер патента: 744580

Опубликовано: 30.06.1980

Авторы: Вепхвадзе, Гагошидзе, Григалашвили, Клдиашвили, Которашвили

МПК: G06F 11/08

Метки: логических, схем

...шестнадцатиричной формах. В блоке 14 помещается знаковый генератор, ко. торый в соответствии с полученной информацией осуществляет выработку управляющего сигнала засвечением луча в требуемых развертках и точках.Цифровая информация соответствует только одной ячейке памяти, тогда как временная ди. аграмма содержит информацию как с этойячейкй йаЫяти, так и несколько бигов инфор.мацйи по каждому каналу в сторону воэрастания номера ячеек блока памяти. 744580 адикации таким, образом, что если требуетсяконтролировать данные, предшествующие клю.чевому слову, то тогда происходит прекращение процесса непрерывной записи в блок 6 памяти и устройство переходит в режим отобра.жения информации, а если требуется массивданных, последующих ключевому...

Устройство для обнаружения и исправления ошибок арифметических операций

Загрузка...

Номер патента: 744583

Опубликовано: 30.06.1980

Авторы: Акушский, Бурцев, Каплан, Смолько

МПК: G06F 11/08

Метки: арифметических, исправления, обнаружения, операций, ошибок

...устройство позволяет скорректировать сшибку любой кратности, возникшую внутри группы.В первом рабочем такте на четвертом и пятом сумматорах 11 и 12 вычисляются промежуточные значения контрольных частей результата, а именно здесь у и- первые контрольныейчасти первого и второго операндов, хранившиеся в регистрах9 и 1;о Р- вторые контрольныечасти первого и второго операндов, хранившиеся в регистрах10 и 2М - знак выполняемой операции.Вычисленные значения у и у запоминаются соответственно в пеРвом ивтором регистрах 1 и 2,Одновременно в третьем сумматоре 15 8 находится значение результата выполняемой операции, при этом фиксируются переносы, возникающие иэ груп- .пы в группу.Зафиксированные моменты переносов 20 со второго выхода третьего...

Однородная структура с коррекцией ошибок

Загрузка...

Номер патента: 746527

Опубликовано: 05.07.1980

Авторы: Ещин, Заволокин, Заровский, Мошков, Мусатов, Рейнер, Юферова

МПК: G06F 11/08

Метки: коррекцией, однородная, ошибок, структура

...сх однородной структуры скоррещией ошибок показана на чертеже.Однородная структура с коррекциейошибок выполнена в виде прямоугольнойматрицы, в узлах которой находятся циф ровые автоматы 1, и содержит цепи синхронизации 2, настройки 3, цепи питания4 и корректирующие блоки 5, Информационные входы 6 цифровых автоматов Х являюжя вхедами однородной структуры, а 15 шины 7 Осуществляют информационнуюсвязь между автоматами внутри матрицы.В ыходы всех цифровых; автоматов 3. соединены связями 8 со входами сООтВетствующих корректирующих блоков 5. Выходы 20 9 корректирующих блоков 5 являются выходами однородной структурыЦифровые автоматы 1 представляют собой одноразрядные ЗУ, состоящие из запоминающей среды, дешифратора, триггера 25 числового...

Устройство для контроля информации

Загрузка...

Номер патента: 752340

Опубликовано: 30.07.1980

Автор: Евлов

МПК: G06F 11/08

Метки: информации

...тэтраде регистра 1 сдвига в данный момент находится код нуля, то в счетчике 2 окажется код всех единиц и, следовательно, первый же ТИ поступающийЕсли в качестве последовательности весовых коэффициентов исполь" зовать последовательность32,16, 8, 4, 2, то при максимальной длине кодовой комбинации, равной пяти, счетчик 4 представляет из себя счетчик по код 32, т.е. процесс преобразования старшего разряда продолжается 32 раза. В процесс преобразования четвертого раз. ряда продолжается 16 раз, так как в этом случае в счетчике 5 нахо" дится единица, а дешифратор и шифратор построены таким образом, что в счетчик 4 занесена разность (во - ва 1 ), т.е, число 16 фи, следовательно переполнение счетчика 4 наступит через 16 циклов, и тадвУстройство...

Асинхронное устройство для определения четности информации

Загрузка...

Номер патента: 767765

Опубликовано: 30.09.1980

Автор: Горшков

МПК: G06F 11/08, H03M 13/51

Метки: асинхронное, информации, четности

...соответственно подключены к входам первого и второго элементов ИЛИ, а выходыдополнительных элементов ИЛИ подключе.ны к счетным входам соответствующихразрядов регистра, при этом выход второго дополнительного элемента И подклю.чен к вторым входам четвертого и пятого элементов И.На чертеже приведена структурнаяэлектрическая схема предложенного устройства.Асинхронное устройство для ойределения четности информации содержит регистр 1, первый 2, второй 3, третий 4элементы ИЛИ, первый 5, второй 6 итретий 7 триггеры, элементы задержки8 и 9, дополнительные элементы ИЛИ10, пороговый блок 11, элементы И 1220 и два дополнительных элемента И 2122,Устройство работает следующим образом.В исходном состоянии триггеры 5 - 7находятся в нулевом...

Устройство для определения четности информации

Загрузка...

Номер патента: 767766

Опубликовано: 30.09.1980

Автор: Хомич

МПК: G06F 11/08

Метки: информации, четности

...с записанным "О" времени фактически не затрачивается. Поэтому время проверки информации на четность будет определяться только числом единиц; хранящихся в регистре, и не будет зависеть от его длины й, что позволяет повысить быстродействие устройства,Устройство для определения четностиинформации, сохраняя все достоинствапрототипа, ".акие как отсутствие синхронизируемых генераторов, высокая техно 3 767766 фбыстродействие устройства, особенно прибольших значениях И .Цель изобретения - повышение быстродействия устройства.Указанная цель достигается тем, чтов устройство для определения четности"1, то сигнал с выхода элемента 2информации, содержащее регистр, первый запрещает прохождение сигналов черезэлемент ИЛИ и первый триггер,...

Устройство для обнаружения и исправленияошибок арифметических операций всистеме остаточных классов

Загрузка...

Номер патента: 796846

Опубликовано: 15.01.1981

Авторы: Акушский, Бурцев, Смолько

МПК: G06F 11/08

Метки: арифметических, всистеме, исправленияошибок, классов, обнаружения, операций, остаточных

...И 30,31,32, а третий, четвертый и пятый входы блока 18 соединены соответственно с третьими входами групп элементов И 31,32 и 30.Работа осуществляется следующим образом.На вход 2 устройства подается контролируемое число А = 4 л са ф.Ы(4., 4. 1+л, где с, - остаток числа А по модулю Р;РЛ Р 2 Р; Р 1, врабочие основания системы счисленйя:Р + л контрольное основание системы счисления, которое записывается на регистр 1. На вход первого блока модульной свертки 3 с первоо выхода регистра 1 подается число А = а(лФ.2,л,"к без остатка с( +л по контрольному осно-, ванию, с образованием на его выходе сигнала, соответствующего величине А ьХ А л 3. А ф".+Х й +.+Х К аойР, Ь+1 Л 1 2 йЛ ЛИ Н где 1(1 =Б ) = константы системы счисления.Остаток Сл...

Устройство для обнаружения ошибокв информации, представленной b системеостаточных классов

Загрузка...

Номер патента: 798846

Опубликовано: 23.01.1981

Авторы: Лисунов, Червяков

МПК: G06F 11/08

Метки: информации, классов, обнаружения, ошибокв, представленной, системеостаточных

...спервым входом (О+1) - го элементаИЛИ, второй вход которого являетсяустановочным входом, а выход - соединен с установочными входами входного регистра,-ые выходы кольцевого сднигового регистра(Й 2,3,, П + 2) соединены со входами (и++3)-го элемента ИЛИ.На чертеже представлена структурная схема устройства.Устройство содержит входной регистр 1, кольцевой сдниговый регистр2, преобразователь 3 числа из системы остаточных классов н обобщеннуюпозиционную систему, блок 4 сравнения проекционного числа с константой Р группы элементов И 5 -1,5-2,5-(И . +2), элементы ИЛИ 6-1,6-2.6 в (11 +2)7,.8,Устройство работает следующимобразом. 5 10 15 20 25 ЗО Одновременно с кодом проверяемого числа, который поступает на входной регистр 1, кольцевой...

Устройство для обнаружения ошибокв регистре сдвига

Загрузка...

Номер патента: 809118

Опубликовано: 28.02.1981

Автор: Шнурков

МПК: G06F 11/08

Метки: обнаружения, ошибокв, регистре, сдвига

...определитель 8 четности, триггер 9, дополнительный определитель 10 четности, элемент 11 И, входные шипы 12 параллельного ввода информации, шину 13 записи параллельного ввода информации.Устройство функционирует следующим образом,Перед началом работы все элементы памяти регистра 1 устанавливаются в нулевое состояние. При последовательном вводе (вход 1) и выводе четность информации контролируется с помощью триггера 9 и подключенного к его счетному входу сумматора 4 по модулю два.После каждого такта сдвига в случае отсутствия ошибок в работе устройства сигналы, снимаемые с выходов определителя 8 четности и триггера 9, должны быть одинаковой полярности, в противном случае, нетождественность сигналов детектируется сумматором 5 по модулю, на...

Устройство для контроля формирователейм-последовательностей

Загрузка...

Номер патента: 824212

Опубликовано: 23.04.1981

Автор: Макушкин

МПК: G06F 11/08

Метки: формирователейм-последовательностей

...а выход второго сумматора 3 соединен со входом второго делителя 5 частоты. Выходы первого и второго делителей частоты соединены со входами блока б сравнения.Устройство работает следующим об разом.В и-разрядномрегистре 1 сдвига с обратной связью через сумматор 2 по модулю два образуется М-последовательность периода Т-(2"-1) Т, где Г длительность элемента кода.В частном случае порождающий полином генератора М-последовательности имеет вид: Р(х): "у "я 4, то есть обратная связь снимается с и-го и 1-го разрядов регистра сдвига, На вы ходе второго сумматора 3 образуется та же М-последовательность, но с отличным фазовым сдвигом, что справедливо только для М-последовательностей. бОЧтобы не учитывать фазы сравниВаемых в блоке б...

Устройство для обнаружения ошибокв параллельном -разрядном кодес постоянным becom

Загрузка...

Номер патента: 830390

Опубликовано: 15.05.1981

Авторы: Лукоянов, Музыченко

МПК: G06F 11/08

Метки: becom, кодес, обнаружения, ошибокв, параллельном, постоянным, разрядном

...узлы первогоуровня 8,1, 8.2, 9.1 и 9.2 Формируют на своих выходах пороговые функции от 1 до 2, каждый пороговыйузел первого уровня состоит из элементов И и ИЛИ, входы которых попарно объединены, а выходы образуют пороговую функцию 2 и 1 соответственно. Пороговый узел 11 Формированияпорога, равного 4, выполнен на элементе И. Пороговый узел 12 Формиро 830390вания порога, равного 3, состоитиз двух элементов И и элемента ИЛИ,На входы элементов И поступают выходы групп 8 и 9 пороговых узлов предыдущих уровней, с порогом 2 и 1на первый элемент И и 1 и 2 на второй. Пороговый узел формированияпорога 2 состоит из элемента И, соединенного входами с выходами группыпороговых узлов предыдущего уровня 8.1, 8,2 (9,1, 9.2) на выходахкоторых...

Устройство для обнаружения и ис-правления ошибок b блоках вычисли-тельной машины

Загрузка...

Номер патента: 840912

Опубликовано: 23.06.1981

Авторы: Слуцкин, Юркова

МПК: G06F 11/08

Метки: блоках, вычисли-тельной, ис-правления, обнаружения, ошибок

...входов каждый, информационный вход 28, выход 30контрольных разрядов по четности,который является выходом устройства.Блок коррекции четности (фиг.5)содержит логический элемент 40 сложения по модулю два на девять входов,вход 25 коррекции, вход 26 контрольных разрядов по четности, выход 27скорректированной четности,Устройство работает следующим образом.Известно, что для обнаружения и ис.правления ошибок передаваемой информа.ции (например, информации, считаннойиз оперативной памяти в устройствоуправления памятью) можноиспользовать код Хэмминга.При этом необходимо образовать новые разряды кода Хэмминга, соответствующие принятой информации, сравнитьполученный код с вновь выработаннымкодом Хэмминга, определить в какоминформационном разряде...

Устройство для исправления ошибокв системе остаточных классов

Загрузка...

Номер патента: 842820

Опубликовано: 30.06.1981

Авторы: Василенко, Григорьев

МПК: G06F 11/08

Метки: исправления, классов, остаточных, ошибокв, системе

...в соответствии с (б) контрольногопризнака числа с контрольной частьюкода числа получимг (А) =г (А) -г (АО, (7)Если предварительно рассчитатьтаблицу соответствия между любойвозможной ошибкой в любой иэ группкода числа и величиной разности конт"рольных признаков (7), то по величине разности контрольных признаковиз такой таблицы (таблицы поправок)выбирается адрес и величина группо"вой ошибки, что позволяет произвес"ти ее коррекцию.На чертеже представлено устройст-.во для исправления ошибок к системеостаточных классов, схема.Устройство содержит регистр 1 информационных разрядов кода числа,регистр 2 контрольных разрядов кодачисла, блок 3 памяти, блок 4 сверткипо контрольным основаниям, вычита"тель 5, блок б памяти ошибок, первый...

Устройство для определения четностиинформации

Загрузка...

Номер патента: 849215

Опубликовано: 23.07.1981

Автор: Хомич

МПК: G06F 11/08

Метки: четностиинформации

...8-8 И, элементы 9-9 ИЛИ второй группы.Устройство работает следующим образом. Э 5Входная двоичная информация заносится в и-разрядный информационный регистр 1 в последовательном или параллельном коде.Пусковым сигналом, подаваемым на ф) вход установки триггера б в нулевое состояние, формирователь 7 и входы первой группы элементов 2-2Иустройство переводится в рабочий режим, если в первом разряде Регистра 1. 5 записана "1",сигнал с выхода элемента 2 И запрещает прохождение сигналов через элементы 2-2 и И более старших разрядов, а через элемент 4 ИЛИ элемент 5 И фиксируется триггером б со счетным входом. При переключении триггера б формирователь 7 образует сигнал комбинации, который поступает через соответствующий элемент 5 И второй...

Устройство для контроля информации по модулю два

Загрузка...

Номер патента: 877546

Опубликовано: 30.10.1981

Авторы: Водеников, Попов

МПК: G06F 11/08

Метки: два, информации, модулю

...работает следующим образом,При подаче на первую группу 11 информационных входов устройства сигналовинформационных кодов на выходы первойгруппы 1 блоков свертки по модулю двапоявляются соответствующие им сигналы контрольных разрядов, которые пода.ются на первые входы, соответствующихэлементов ИЛИ. группы 6 и входы элемента ИЛИ-НЕ 4. Сигнапы контрольныхразрядов единичных уровней проходят через группу 6 элементов ИЛИ на группу13 выходов контрольных разрядов устройства. В случае нулевых уровней сигналоввсех контрольных разрядов на выходе элемента ИЛИ-НЕ 4 появляется сигнал единичного уровня, который также поступаетна входы группы 6 элементов ИЛИ передается на их выходы и далее на группу 13 выходов контрольных разрядов...

Устройство для диагностического контроля

Загрузка...

Номер патента: 877547

Опубликовано: 30.10.1981

Авторы: Жернова, Кудряшов, Пурэ, Степанов

МПК: G06F 11/08

Метки: диагностического

...работы устройства диагностического контроля задает блок 7 ручного управления, который используется, также для задания адреса бжокаф 9 памяти в режиме ручного чтения. установки эталонной сигнатуры.Блок 8 синхронизации вырабатывает синхроимпульсы, необходимые для работы устройства. На вход блока 8 синхронизации подается сигнал, определяющий времеиной интервал измерения с первого выхода блока 2 формирования управляющих сигналов. По его срезу на первом выходе блока 8 синхронизации вырабатывается импульс, инверсия которого вырабатывается на четвертом выходе. Этот. импульс управляет приемом сигнатуры в регистр 5 состояний, чтением из блока 9 памяти и приемом результата сравнения в триггер 12 эталонного состояния и триггер 13 нестабильного...

Устройство для обнаружения и исправления ошибок в системе остаточных классов

Загрузка...

Номер патента: 888124

Опубликовано: 07.12.1981

Автор: Краснобаев

МПК: G06F 11/08

Метки: исправления, классов, обнаружения, остаточных, ошибок, системе

...константы нулевизации для числа 30 35 40 Процесс нулевизации происходит до тех пор, пока во всех остатках по информационным основаниям Р 1, Р , .Р не окажутся нули. При этом,Ивсе переключатели группы 5 окажутся открытыми, и сигнал со второго выхода среднего оставшегося переключателя группы 5 (при четном И) или со второго выхода любого из двух остав(О,ОО,С,С О 1,С 1,0,.,0,5 и )по значениям циФР С и 0 ,могутИ+быть подготовлены значения цифр СМ+1 иС 1 1, по которым в следующем этапе нулевизации будет нроизводиться выборка очередной константы. Действительно, те значения ЬС 1+.Ь СС 1 1, которые будут вычтены соответственно из С 1+, и Сссопределяются только зиачениями ссс 1.и О И 11.1, Таким образом, в процессе выборки константы по...

Устройство для обнаружения и исправления ошибок арифметических преобразований полиномиальных кодов

Загрузка...

Номер патента: 894711

Опубликовано: 30.12.1981

Авторы: Амербаев, Бияшев, Евстигнеев, Черкасов

МПК: G06F 11/08

Метки: арифметических, исправления, кодов, обнаружения, ошибок, полиномиальных, преобразований

...(0 (. О й к =с .2 КЪ 1На чертеже представлена блок-схема устройства.Устройство "одержит (К+3) входных регистров 1 по числу обрабатываемых символов (байт), предназначенных для 65 временного запоминания символов, образующих обрабатываемое слово, дешифраторы 2-1, 2-2 2-К, предназначенные для дешифрации каждого символа (байта) обрабатываемого слова, блоки умножения по модулю р 2"ф, а (ю) - степень неприводимого многочлена) 3-1, 3-2 З-К, 4 - б, первый 7, второй 8, третий 9, четвертый 10, пятый 11, шестой 12 и седьмой 13 сумматоры по модулю два, блок 14 хранения констант умножения, первую 15, вторую 16, третью 17 и четвертую 18 схемы сравнения, элемент. ИЛИ 19 первый 20, второй 21 элементы И.Каждый дешифратор 2 имеет три вы" хода, на...

Устройство для контроля дешифратора

Загрузка...

Номер патента: 922747

Опубликовано: 23.04.1982

Авторы: Бабкин, Выстороп, Теслик

МПК: G06F 11/08

Метки: дешифратора

...на величину, пропорциональную поданному коду с дискретностью преобразования.Сигал с выхода преобразователя 5 код-аналог поступает на второй вход схемы 1 сравнения, которое вырабатывает на своем выходе сигнал ошибки только в том случае, если напряжение , на его входах отличаются на величину большую а ц, А это либо вместо требуемой будет возбуждена одна фложнаяф шина (в этом случае выходное напряжение преобразователя 5 аналог-код не будет соответствовать напряжению на выходе сумматора), либо возбуждены ,вместо требуемой две или более флож 392274 ются две или более фжжныхф выходных шин дешифратора, а сигнал на выходной шине соответствующей кодовой комбинации отсутствует.Ошибка не обнаруживается, если ошибочно возбужденные выходные...

Устройство для выделения остатка по переменному модулю

Загрузка...

Номер патента: 928359

Опубликовано: 15.05.1982

Авторы: Новиков, Шишов

МПК: G06F 11/08

Метки: выделения, модулю, остатка, переменному

...Ком- .мутатор 4 осугцествляет коммутацию с 9 4целью выделения остатка по выбранномумодулю контроля.Все целые числа распределяются относительно данного модуля п на щ классов, так что все числа одного и того жекласса сравнимы друг с другом по модулю гп тогда как числа разных классовне сравнимы друг с другом по модулю т,Если из каждого из М классов,на которые распадаются все целые числа по модулю щ взять по одному числу, то эти пвзятых чисел составляют полную систему вычетов по модулю п,Так как предел изменения величинычисла, от которого выделяется остаток,определяется разрядностью регистра 2,то этот предел заранее известен. Поэтому известны вэтом диапазоне чисел иостатки по выбранным модуля, которыеопределяются по классам. Так, напримердля...

Устройство для исправления ошибок в системе остаточных классов

Загрузка...

Номер патента: 932499

Опубликовано: 30.05.1982

Авторы: Акушский, Инютин, Макеев, Пак, Рыбина, Турмухамбетов

МПК: G06F 11/08

Метки: исправления, классов, остаточных, ошибок, системе

...1(А )=О, тоисправление проведено правильно,Если 1(А )ФО, значит значение Г(А)необходимо увеличить на единицу,и из таблицы Р 1 Ьнаходим .новые величины Р ,Ь . Необходимо аннулировать ранее сделанное исправлениепо основанию Р и провести новое иск:фь 0 правление О- Ь (еос Р ) по новомуоснование Р или же по старому Р;,если Р =Р , но с новым значениемошибки ЬНа чертеже представлена блок схема устройства, на которой обозючены входной регистр , имеющийи+3 модулей по числу оснований системы, шифратор 2, в котором осуществля ется перекодировка вычетов Ф в 20 величины, модульный сумматор 3выполненный по пирамидальной схеме,блок 4 анализа на нуль, в которомзначение величины Г(А ) с нулем,счетчик 5 по модулю два, служащий 25 для подсчета числа...

Устройство для формирования контрольного кода по четности

Загрузка...

Номер патента: 934477

Опубликовано: 07.06.1982

Автор: Зуб

МПК: G06F 11/08

Метки: кода, контрольного, формирования, четности

...триггера 4, а выход элементаИЛИ 7 - с вторым входом элемента И 16первый, вход и выход которого соединены соответственно с синхронизирующим входом 19 устройства и со счетным входом триггера 17 четности.Вход установки всех триггеров внулевое состояние на чертеже не показан,Устройство работает следующим образом,6В исходном состоянии все триггерыустановлены в нулевое состояние ихединичных выходов, На выходах вторыхэлементов И 11- 13 также устанавливаются потенциалы нуля, и синхроимпульсыот входа 19 не проходят церез первыеэлементы И 8-10 на синхронизирующиевходы триггеров 2-4.Рассмотрим проверку на четностьтрехразрядного кода с одной логической "1" и двумя логическими "0", например 100. Поступая на единичныевходы триггеров 2-4,...

Устройство для контроля и коррекции информации

Загрузка...

Номер патента: 940160

Опубликовано: 30.06.1982

Авторы: Аверьянов, Верига, Овсянников, Погодаев, Яловега

МПК: G06F 11/08

Метки: информации, коррекции

...информационного слова, прочитанного из оперативной памяти. Для этой цели вход формирователя, представляющий информационное слово, подключается к входаи элементов 44-47 контроля четности. Выходы элементов 44, определяющие контрольные разряды по паритету, подключаются к вторым выходам фор" мирователя, а выходы элементов 47, определяющие контрольное слово, соединяются с первыми выходами формирователя0 8входы дешифратора 6. Если контрольные слова совпали, то дешифратор 6 на выходе 34 вырабатывает сигнал отсутствия ошибки, который поступает на входы второй и третьей групп элементов И-ИЛИ 21 и 22, разрешая выдачу разрядов паритета с выходов формирователя 4 и информационного слова с единичных выходов регистра 2 на шины 32 и 31 для...

Устройство для формирования контрольного кода по модулю три

Загрузка...

Номер патента: 949658

Опубликовано: 07.08.1982

Авторы: Глынин, Кобзев, Тараев

МПК: G06F 11/08

Метки: кода, контрольного, модулю, три, формирования

...чертеже изображена структурная схема устройства для Формирования контрольного кода по модулю три.Устройство содержит узел 1 свертки, мультиплексоры 2 и 3 и элемент ИЛИ-НЕ 410Устройство работает следующим образом.На первый и второй входы устройства 1 свертки по модулю три поступает информация с двух старших разрядов контролируемого кода. На выходах узла свертки Формируются сигналы, соответ.ствующие остаткам 1, О, 2 . Сигнал, ,соответствующий остатку 1, поступает на информационные входы, начиная с первого по (1+31), мультиплексора 2 и входы, начиная со второго по (2+ЗЦ, мультигпчексора 3, Сигнал, соответствующий остатку О, поступает на информационные входы, начиная со второго по (2+ЗЦ, мультиплексора 2 и входы, начиная с...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 951312

Опубликовано: 15.08.1982

Автор: Ткачук

МПК: G06F 11/08

Метки: блоков, логических

...11 вычисления остатка, сумматоры 12-16 помодулю два, триггеры 17-23.Блок вычисления остатков представляет собой регистр сдвига с обратными связями с встроенными сумматорами 60по модулю два и состоит из В-триггеров 17-23 и сумматоров 12-16 по модулю два, блок 11 реализует делениена полиномд(х) =1+х +х +х +х, 654. Ъ 6 Устройство работает следующим об-разом,По приходу сигнала Пуск триггер 3 устанавливается в единичноесостояние и запускает одновибраторсброса 4, который генерирует импульссброса, приводящий нсе элементы устройства в исходное состояние, На этовремя потенциал, снимаемый с егоинверсного входа, запрещает прохождение сигнала Пуск на остальныеэлементы устройства. После окончанияимпульса сброса начинает работу управляющий генератор...

Устройство для обнаружения и исправления ошибок в системе остаточных классов

Загрузка...

Номер патента: 960823

Опубликовано: 23.09.1982

Авторы: Василенко, Григорьев

МПК: G06F 11/08

Метки: исправления, классов, обнаружения, остаточных, ошибок, системе

...модулюсигнал равен нулю . Если вычет понекоторому модулю ошибочен или неправильно дешифрирован, на выходесхемы 5 сравнения по данному модулюсигнал равен единице,Блок хранения поправок 9 представляет собой, например, одностороннее запоминающее устройство, вкотором хранятся величины поправок.Адрес ячейки этого запоминающегоустройства задается кодами с выходов блока б выделения оажбочногооснования и схемы 5 сравнения,Сумматор 10 представляет собойнабор сумматоров, каждый из которыхобеспечивает сложение по соответствующему основанию вычетов, поступающих на его входы,Устройство. работает следующимобразом.На регистры 1 и 2 из арифметического устройства ЭВМ поступаетконтролируемый код слова, состояший из совокупности вычетов числапо...