Устройство для контроля логических блоков

Номер патента: 951312

Автор: Ткачук

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик(088.8 я 15.08.82 та опубликования опи 72) Автор изобретен Е.О. Ткач(71) Заявитель 54) УСТРОИСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСК БЛОКОВнтроля на ме лов логиче оторых а 1) . ва яв- риме- онтрол сеск яв я лнтро- исучайных ровать чеством ит геблок причем чен кныхотородключетора,е относится к цифровой технике и может бытдля автоматическойиска неисправностей в Изобретенивычислительноиспользованопроверки и поблоках ЦВМ.Известно устройство для ко логических блоков, основанное тоде сравнения выходных сигна контролируемого и эталонного них блоков, входные сигналы к формируются с помощью счетчикНедостатком этого устройст ляется ограниченная область и нения. Оно используется для к сравнительно простых узлов.Наиболее близким по технич решению к данному изобретению ляется устройство для контрол гических блоков, в котором дл мирования входных сигналов ко лируемого и эталонного блоков пользуется генератор псевдосл кодов, что позволяет контроли логические блоки с любым коли входов. Это устройство содерж нератор псевдослучайных кодов управления, блок информации, выход блока управления подклю входу генератора псевдослучай кодов, первая группа входов к го соединена с входами контролируемого блока 2 .Недостатком известного устройствявляется то, что оно обнаруживаеттолько те неисправности, которыеприводят к изменению числа гединиц в выходных последовательностяимпульсов проверяемого блока.10 Цель изобретения - повышениедостоверности контроля.Поставленная цель достигаетсятем, что в устройство, содержащееуправляющий генератор, два счетчикатриггер, одновибратор, элемент И,дешифратор, генератор псевдослучайной последовательности, блок сравнения, причем первый вход триггераявляется входом пуска устройства,второй вход подключен к выходу дешифратора и к первому входу блокасравнения, выход триггера подключенк входу одновибратора и первомувходу элемента И, второй вход которого подключен к первому выходу одновибратора, второй выход которогоподсоединен к первым входам первогои второго счетчиков, генераторапсевдослучайной последовательности,.выход элемента И по н к входу ЗО управляющего генеравыход ко 95131245 Формула изобретения торого подключен к вторым,:. входам первого и второго счетчиков,генератора псевдослучайной последо-вательности, выход первого счетчикаподключен к первому входу контролируемого блока, второй вход которого подсоединен к выходу генераторапсевдослучайной последовательности,выход второго счетчика подключен к,входу дешифратора, введены Б блоковвычисления остатков, каждый иэ которых содержит пять сумматоров по модулю дна, семь триггеров, причемпервый вход первого сумматора помодулю два подключен к первому входупервого триггера, выход которого 15подсоединен к первому нходу второгосумматора по модулю дна, выход которого подключен к первому входу второго триггера, выход которого подключен к первому входу третьегосумматора по модулю два, выход которого подключен к первому входу третьего триггера, выход которого подсое"динен к первому входу четвертоготриггера, выход которого подключен кпервому выходу пятого триггера, вы" 25ход которого подключен к первомувходу четвертого сумматора по модулю два, выход которого подсоединенк первому входу шестого триггера,выход которого подключен к первому 30нходу пятого сумматора по модулюдва, выход которого подключен кпервому входу седьмого триггера,выход которого подключен к вторымвходам первого, второго, третьего, 35четвертого, пятого сумматоров по модулю два, вторые входы первого,второго, третьего, четвертого, пятого, шестого, седьмого триггеровподключены к выходу управляющего 40генератора, третьи входы - к нторому выходу однонибратора, выходыпервого, второго, третьего, четвертого, пятого, шестого, седьмоготриггеров И блоков подключены квторому входу блока сравнения.На чертеже приведена структурная схема устройства для контролялогических блоков.Устройство содержит управляющийгенератор 1, первый счетчик 2,триггер 3, однонибратор 4, элемент И 5,второй счетчик б, дешифратор 7,генератор 8 псевдослучайной последовательности, контролируемый блок9, блок 10 сравнения, блок 11 вычисления остатка, сумматоры 12-16 помодулю два, триггеры 17-23.Блок вычисления остатков представляет собой регистр сдвига с обратными связями с встроенными сумматорами 60по модулю два и состоит из В-триггеров 17-23 и сумматоров 12-16 по модулю два, блок 11 реализует делениена полиномд(х) =1+х +х +х +х, 654. Ъ 6 Устройство работает следующим об-разом,По приходу сигнала Пуск триггер 3 устанавливается в единичноесостояние и запускает одновибраторсброса 4, который генерирует импульссброса, приводящий нсе элементы устройства в исходное состояние, На этовремя потенциал, снимаемый с егоинверсного входа, запрещает прохождение сигнала Пуск на остальныеэлементы устройства. После окончанияимпульса сброса начинает работу управляющий генератор 1, управляющийработой устройства, С выхода счетчика2 и генератора псевдослучайной последовательности 8 тестовые воздействия поступают на входы контролируемого блока 9. Последовательностиимпульсов с каждого выхода контролируемого блока 9 и тактовые импульсы с выхода счетчика 2 поступаютна вход блока 11 вычисления остаткаот деления на полином,Количество параллельных кодов,вырабатываемых генераторами 1 и 8 завремя проверки, строго фиксировано,после выдачи последнего тестовоговоздействия срабатывает дешифратор7, переводит триггер пуска в исходное состояние и разрешает индикациювычислительных остатков, которыесравниваются с остатками, полученными н результате проверки исправногооднотипного блока, Контролируемыйлогический блок считается исправным,если указанные остатки совпадают, Впротивном случае, пользуясь диагностическими словарями и таблицами,опрецеляют место возникновения неисправности.Использование предлагаемого устройства позволяет контролироватьлогические блоки цифровой вычислительной техники, работающие под управлением последовательности синхронизирующих импульсов, повысить достоверность контроля, так как отклонение от заданной последовательностивыходных импульсов вызывает изменение и значении остатка, и облегчитьпоиск неисправностей н контролируемом устройстве. Устройстно для контроля логических блоков, содержащее управляющий генератор, два счетчика, триггер, одновибратор, элемент И, дешифратор, генератор псевдослучайной последовательности, блок сравнения, причем первый вход триггера является входом пуска устройства, второй вход подключен к выходу дешифратора и к первому входу блока сравнения, выход триггера подключен к входу однонибратора и первому входу элемента И,второй вход которого подключен кпервому выходу одновибратора, второйвыход которого подключен к первымвходам первого и второго счетчиков,генератора псевдослучайной последовательности, выход элемента И подключен к входу управляющего генератора, выход которого подключен квторым входам первого и второго счетчиков, генератора псевдослучайнойпоследовательности, выход первогосчетчика подключен к первому входуконтролируемого блока, второй входкоторого подключен к выходу генератора псевдослучайной последовательности выход второго счетчика подключен к входу дешифратора, о т л ич а ю щ е е с я тем, что, с цельюповышения достоверности контроля,в него введены Н блоков вычисленияостатков, каждый из которых содержит пять сумматоров по модулю два,семь триггеров, причем первый входпервого сумматора по модулю дваподключен к первому выходу контролируемого блока, выход первого сумматора по модулю два подключен кпервому входу первого триггера, выход которого подключен к первомувходу второго сумматора по модулюдва, выход которого подклюЧен к первому входу второго триггера, выход.которого подключен к первому входу третьего сумматора по модулю два,выход которого подключен к первомувходу третьего триггера, выход которого подключен к первому входу чет"вертого триггера, выход которого 5 подключен к первому входу пятоготриггера, выход которого подключен кпервому входу четвертого сумматорапо модулю два, выход которого подключен к первому входу шестого 10 триггера, выход которого подключенк первому входу пятого сумматорапо модулю два, выход которого подключен к первому входу седьмоготриггера, выход которого подключенк вторым входам первого, второго,третьего, четвертого, пятого сумматоров по модулю два, вторые входыпервого, второго, третьего, четвертого, пятого, шестого, седьмоготриггеров подключены к выходу управляющего генератора, третьи входык второму выходу одновибратора,выходы первого, второго, третьего,четвертого, пятого, шестого, седьмого триггеров Ы блоков подключенык второму входу блока сравнения. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРМ 441532, кл. 6 Об Р 11/08, 1971,2. Авторское свидетельство СССРР 643877, кл. 6 Об Р 11/08, 1979.951312 Составитель А. Зинько Техред Т,фанта Корректор Г. Огар Редактор К. Воло каэ 5951 113 ПППатент ф , г, Ужгород, ул. Проект Тираж 731 ИИПИ Государстве по делам изобрет 5, Москва, Ж,Подписноого комитета СССРий и открытийаушская наб д. 45

Смотреть

Заявка

3233902, 05.11.1980

РОСТОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНОЕ УЧИЛИЩЕ ИМ. ГЛАВНОГО МАРШАЛА АРТИЛЛЕРИИ М. И. НЕДЕЛИНА

ТКАЧУК ЕВГЕНИЙ ОСТАПОВИЧ

МПК / Метки

МПК: G06F 11/08

Метки: блоков, логических

Опубликовано: 15.08.1982

Код ссылки

<a href="https://patents.su/4-951312-ustrojjstvo-dlya-kontrolya-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических блоков</a>

Похожие патенты