G06F 11/08 — обнаружение и исправление ошибок с помощью избыточности в представлении данных, например с помощью корректирующих кодов

Страница 3

Декодирующее устройство

Загрузка...

Номер патента: 467353

Опубликовано: 15.04.1975

Автор: Миневич

МПК: G06F 11/08, H03M 13/51, H04L 17/30 ...

Метки: декодирующее

...последовательности. Если символы совпадают, то на выходе схемы сравнения 3 импульс отсутствует, если же не совпадают, то на выходе схемы сравнения появляется сигнал ошибки, который поступает в виде импульса на счетчик 4 и на вход регистра сдвига 5. Регистр сдвига хранит все ошибки, которые были в течение последних 1 тактов. Таким образом, при приеме очередного символа на вход регистра сдвига 5 поступает О (если ошибки не было) или 1 (если ошибка была), а с выхода регистра сдвига 5 на вычитающий вход счетчика поступает 0 или 1, что соответствует отсутствию или наличию ошибки при приеме символа (1+1) тактов тому назад, а в реверсивном счетчике 4 в каждый момент времени оказывается записанным число ошибок среди последних 1 символов, в...

Устройство обнаружения ошибок

Загрузка...

Номер патента: 475624

Опубликовано: 30.06.1975

Авторы: Каневский, Мараховский, Мендерская

МПК: G06F 11/08

Метки: обнаружения, ошибок

...01, 3 в 01, 4 в 01, 5 в ,1000, 6 1001, 7 в 10, 8 в 10 и 9 в 11. Предлагаемое устройство обнаруживает все шесть неправильных кодовых комбинаций, т. е, 0000, 0001, 0010, 1101, 1110 и 1111.Устройство работает следующим образом.По первому такту на вход 6 подается тактовый импульс, устанавливающий ячейки 1 и 2 на 0, а остальные ячейки - на 1. Во втором такте на входы 7 и 8 поступают импульсы третьего и четвертого разрядов соответственно. Действие этих, а также и других управляющих импульсов показано на чертеже символами 0 и 1. В третьем такте на вход 9 приходит импульс первого (младшего) разряда, который записывает 1 на ячейке 5 и списывает информацию с первой схемы совпадения. По четвертому такту на вход 1 О поступают импульсы второго...

Резервированное устройство

Загрузка...

Номер патента: 478310

Опубликовано: 25.07.1975

Авторы: Калмыков, Кириченко, Кислинский, Сычев

МПК: G06F 11/08

Метки: резервированное

...состояния 17. Выход каждого счетчика 11 соединен через соответствующую схему И 18 -183 с входом нулевого разряда соответствующего регистра отказов 19 -19, К запре 1 3 шающим входам схем И 18 подключены выходы схем И 20 -20, соединенные также с входами установки в "1" регистра левого и в "О" правого блоков, Входы схем И 20 соединены попарно с выходами нулевых разрядов регистров отказов 19, Выход каждого счетчика 15 соединен через соответствующие схемы И 21 -21 с остальными разрядами соответствующего каждому блоку 2-4 регистра отказов, К другим входамсхем И 21 подключены соответствующиешины признаков 8, а к запрещающим входам - выходы соответствующих схем И 22 -22, соединенные также с входами установки в 1" соответствующих одноименных...

Устройство для декодирования линейных сверточных кодов

Загрузка...

Номер патента: 492878

Опубликовано: 25.11.1975

Автор: Золотарев

МПК: G06F 11/08

Метки: декодирования, кодов, линейных, сверточных

...и регистр изменений 9.Устройство работает следующим образом,После приема очередного кодового блсвка информационные ,. символы из информационного регистра 1 складываются с приаэтыми проверочными 1 символами 1 в блокеформирования синдромов 2 и поступают эсиндромные регистры 3, Содержимое аоответствующнх ячеек синдромнсго регистра 3подается далев в блоки формирования проверок 4, откуда проверки поступают насоответствующие пороговые элементы 6Устройство для декодирования линейныхсверточных кодов, содержащее информациф;.онный регистр, выходы ячэек которого соединены со вхопами блока формирования синдромов, выходы которого соединены со входакж ячеек синдромного регистра, выхо ды которого соединены со входами блоков формирования проверок,...

Устройство для вычисления контрольного числа

Загрузка...

Номер патента: 503243

Опубликовано: 15.02.1976

Авторы: Губенко, Лобачева, Межиборский

МПК: G06F 11/08

Метки: вычисления, контрольного, числа

...переводится в положение для считывания первого весового коэффициента ЬьБлок хранения весовых коэффициентов связан с блоком определения поправки только в исходном положении, во всех остальных положениях блок хранения весовых коэффициентов связан с блоком определения дополнения до модуля.Со входа 7 сигнал, соответствующий первой цифре и поступает в блок определения дополнения до модуля. Этот сигнал может поступать, например, с клавишного устройства. В блок определения дополнения до модуля из блока хранения весовых коэффициентов поступает весовой коэффициент Ь соответствующий первой цифре а,. В блоке определения дополнения до модуля происходит сложение весового коэффициента Ь, столько раз, каково значение цифры а,. Если при каком-либо...

Устройство для выбора непрерывного сигнала по принципу “большинства”

Загрузка...

Номер патента: 506020

Опубликовано: 05.03.1976

Авторы: Галушкин, Горбунов, Исаев, Любинский, Самохвалов

МПК: G06F 11/08

Метки: «большинства», выбора, непрерывного, принципу, сигнала

...с программным блоком, другие - с выходом измерительного блока, вход которого соединен с общим выходом15 диодных мостов,На чертеже показанма устройства.Устройство содержит диодные мосты 1, бала нсные сопротивления 2, переключающие20 блоки 3, сравнивающие блоки 4, программныйблок 5, измерительный блок 6.Работает устройство следующим образом.Сигналы от источников 7 поступают на однуиз диагоналей диодных мостов 1, на другую25 диагональ через балансные сопротивления 2 ипереключающие блоки 3 поступает напряжение смещения, Сравнивающие блоки 4 сравнивают среднее значение измеряемой величиныс величиной сигнала, поступающего от каждо 30 го источника сигнала поочередно. Для этогоИзд.282 ТиИ Государственного комитета Сов по делам...

Устройство для формирования контрольного символа числа

Загрузка...

Номер патента: 511592

Опубликовано: 25.04.1976

Авторы: Гольц, Драбкин, Кубланов, Мучник, Никульченкова, Осипов, Филиппов

МПК: G06F 11/08

Метки: контрольного, символа, формирования, числа

...21, 22 - потенциалы цифр 1, 4, 7, на входы 23, 24, 25 - потейциапы 19 цифр 2, 5, 8.На вход 26 поступает сигнал фопрос сбояф. На выходы 27, 28 выдаются 2, 2 конто рольного символа, на выход 29 - сигнал сбоя. ЬУстройство производит формирование контрольного символа и контроль правильности его обработки. Для этого используется принцип кратности тремя, заключающийся в той, что величина контрольного символа должна яО дополнять число до краткости трем. При петьвичном вводе чисел устройство производитформирование контрольного символа.При вычислениях и передачах чисел в устройстве аналогично формируется контрольный а , символ и осуществляется контроль полученного контрольного символа на равенство его,тройке, означающей правильность обработки...

Устройство для исправления одиночных и обнаружения многократных ошибок

Загрузка...

Номер патента: 515295

Опубликовано: 25.05.1976

Автор: Ключко

МПК: G06F 11/08, H03M 13/49

Метки: исправления, многократных, обнаружения, одиночных, ошибок

...формацивход ко одиночр 1 поошпбок,рез сумллатобнару женияомбинаш",и дзботает и а, управляющии входом датчика торого соединен сных ошибок,атчик и втотываемои блокомБелью изобрет устройства,Для этого вых два дополнительно онному входу клю 2, выполненнь сло элементов и затем че лок 5 для о ой выдаче к х ошибок не/98 Тираж Подписное НИИПИ Государственно Совета Министров СССР по делам й и открытий 113035, Москва, ская наб., д. 4/5864го комитета изобретениЖ, Рауш лиал ППП "Патент", г. Ужгород, ул, Проектная, 4 рой вход сумматора 1 сигнал не подается.Это равносильнб наложению на комбинациюнулевого вектора ошибки.При необнаружении ошибки блок 5 выдает сигнал на управляющий вход ключа 4и в датчик 3. Ключ 4 открывается, а даръ.чик 3 по этому...

Устройство для обнаружения ошибок в системе остаточных классов

Загрузка...

Номер патента: 519714

Опубликовано: 30.06.1976

Автор: Василенко

МПК: G06F 11/08

Метки: классов, обнаружения, остаточных, ошибок, системе

...по Основанию Р и величин, равных Остаткам кажЗдого мигли ального псевдоортогональногочисля по контрольш м основаниям 0 и Р1 Кт.е. Мкоторые поступают на сумматоры 2, 3, 4, в состав которых входят сумматоры по модулям Р + Р Рк соответственно.К КаВ результате суммирования по модулям Р Р Р , число тактов которогз Определяется К КЪ а 11 о 7 (в)1,где знакозначает ближайшее большее целое,на выходе сумматоров 2, 3, 4 будут получены суммы соответствующих следов и 1-1 ом ,5 =55 11 ка й 1 Ка 5 =ЕВ 1 о 1 1которые передаются на сумматры по модулям Рг 1Р 11Р первого уровня, на выхопе которых получаются величинй,Вггдо 1, = 5 -огтгК 1 К 1;дсС = ос. - 5к 1 А,КХ кйдф, то 1к дк 1 к11 ри этом величины с 1., О передаются через соответствующие...

Устройство для контроля арифметического устройства цвм

Загрузка...

Номер патента: 526897

Опубликовано: 30.08.1976

Авторы: Нестерук, Потапов

МПК: G06F 11/08

Метки: арифметического, устройства, цвм

...соелинень г. шиной кола операции.Выходы -х полувычитателей 2 по модулю три соединены с входами 30 мио;опорогового элемента б, выход которого пол л 1 очсн к вхо лу 31 второго элемента И.Выхолы 1-х функциональных преобразователей 4 соединены с входами 32 первого элемента ИЛИ, выхо; которого подключен к входу 33 первого элемента И.Управляющие вхолы 34 и 35 соответственно,первого и второго элементов И гОлключсны к шине признака операции устрэйстзя управления ЦВМ, а выходы первого и второго элементов И соединены с вхолами 36 второго элемента ИЛИ, выходная шина которого полкеОчена к клемме 37 инлгкацип отказов.Работа преллагаемого устройства лля ко 1 трол 51 АУ ЦВ.5 ОсущсстВЛЯстсЯ слелующи 1 Образом.В первом такте на вхолы 12 и 14 АУ 5,...

Устройство для исправления ошибок в кодовой комбинации

Загрузка...

Номер патента: 526898

Опубликовано: 30.08.1976

Автор: Ключко

МПК: G06F 11/08, H03M 13/51

Метки: исправления, кодовой, комбинации, ошибок

...полинома формируются полиномы однократНых ошибок, затем полиНомы двухкратных ошибок и так далее, включая формирование полиномов 1-кратных ошибок. Так как число спираний г возможна в предглах от нуля до а, то для обеспечения наибольшей исправляющей способности блок формирования полиномов ошибок должен формировать В каждом ко 1 кретном слуЯе величина 5 выбирается на со:Овас 1 ии неравенства Пон нгабнярукении Ошибки в Опрсделгнном цик;е проверки по сигаЯлу из блока 3 обнаружеия опибок в очередном ц:клс блок 2 формирует полинам ошибки а:Ялог:ч,ыйп р еды дущем у.Блок 3 оо 11 аружсния ошибок яна Пзцргт принимаемую кодовую коробитЯциО и разлцчныс Вариянты цсгЯвлягмых кабиняцЙ ня наличи. Нли отсутствие ошибок. Сумматор 5 по модугпо два...

Устройство для контроля считываемой информации

Загрузка...

Номер патента: 528571

Опубликовано: 15.09.1976

Автор: Гладков

МПК: G06F 11/08

Метки: информации, считываемой

...8-вход триггера 7 поступает нулевой сигнал, то триггер остается в нулевом состоянии на все время приема кода. С инверсного выхода триггера 7 поступает разрешающий сигнал на один из 8-входов триггера 5. На другие Ь-входы триггера 5 поступают единичные или нулевые сигналы 2"-разрядного кода и сигналы с выхода 11 распределителя сигналов 1. Триггер 5 устанавливается в 1 при первом поступлении едипичного сигнала, при этом с его прямого выхода подается разрешающий сигнал на вход элемента И 8. Все последующие единичные сигналы 2"-разрядного кода не оказывают никакого действия на работу устройства, Но ложные нулевые сигналы через элемент НЕ 4, элемент И 8 и элемент ИЛИ 10 поступают на счетный вход 16 счетчика 2, переводя его в другое кодовое...

Устройство для кодирования

Загрузка...

Номер патента: 529566

Опубликовано: 25.09.1976

Авторы: Максимов, Тененгольц

МПК: G06F 11/08, H03M 13/51

Метки: кодирования

...6. Вход устройства соединен со входом 7 блока 1 и со входами блоков 2-5, Вход Я блока 1 соединен с выходом блока 6. Входы 9,10, 11 и 12 блока 1 соединены с выходами блоков 2-5 соответственно.Поданная на вход устройства последовательность информационных символов"ск поступает на вход 7 блока 1 и на входы блоков 2-5.Блок 3 определения вычета, исходя из последовательности информационных символов, формирует последовательность вида О, а о " 4, О, О, ",О и вычисляет,дляЯ куфнее наименьшей неотрицательный вычет М,2.квыражения ", К по модулю М. В выраже-Онии для Чпод Кпонимается номер серий символов, которой принадлежит символ о;46(серия - рядом стоядше, равные друг другу символы), причем К =О. Вычет вычисляфется по модулю М, где М .= 2 Як -...

Устройство для обнаружения ошибок в регистре сдвига

Загрузка...

Номер патента: 534764

Опубликовано: 05.11.1976

Авторы: Беляев, Виноградов, Матвеев

МПК: G06F 11/08

Метки: обнаружения, ошибок, регистре, сдвига

...и элементах И 3.Устройство содержит сумматоры по модулю два 4 и 5, элемент запрета 6, формирователь сигнала ошибки 7, блок определения четности 8 и триггер 9,Перед началом работы все триггеры 2и сумматоры по модулю два устанавливаются в нулевое состояние,С помощью триггера 9 и подключенного щк его входу сумматора 4 производитсяконтроль четности вводимой и выводимойинформации в регистре 1. При нечетнойкодограмме на выходе триггера 9 появляется постоянный потенциал, который пода- Иется на второй вход сумматора 5.На выходе блока определения четности8, подключенного к единичным статическимвыходам триггеров 2, появляются сигналыв виде постоянных потенциалов высокого и рОнизкого уровня и импульсы, вызванные переходными процессами в триггерах,...

Устройство для обнаружения и исправления ошибок арифметичных преобразований полиномиальных кодов

Загрузка...

Номер патента: 542194

Опубликовано: 05.01.1977

Авторы: Альзамарова, Амербаев, Белова, Бияшев, Черкасов

МПК: G06F 11/08, H03M 13/51

Метки: арифметичных, исправления, кодов, обнаружения, ошибок, полиномиальных, преобразований

...ошибок, которым необходимо и достаточно 2 с, избыточных симвопов.Рассмотрим процедуру декодирования одиночной ошибки (под одиночной ошибкой понимается ошибка в символе) при двух бО бпоков анализа на нуль, выходы которыхсоединены со входами двух блоков-хранения констант исправления и блока анализа на нуль, Выходы двух блоков хранения констант исправления соединены спервым и вторым входами третьего сумматора по модулю два, выход которогоявляется выходом устройства. Вторыевходы двух дополнительных блоков анапиза на нуль и третий вход третьего сум- щматора по модулю два являются входамиустройства,На чертеже показана блок.хема устройства дпя обнаружения и исправления ошибокарифметичных преобразований полиномиальных кодов. При...

Устройство для кодирования сообщений

Загрузка...

Номер патента: 543176

Опубликовано: 15.01.1977

Авторы: Дынкин, Харламов

МПК: G06F 11/08, H03M 13/51

Метки: кодирования, сообщений

...5 соединен с выходом блока 6 управления, вход которого является входом устройства. Входы и выходы блока 1 банка слов, блока 2 д-х регистров, блока 3 памяти соединены соответственно с тремя выходами и вторым, третьим и четвертым входамивычислительного блока 5, второй выход блока 3 памяти через блок 4 результата соединен с пятым входом вычислительного блока, четвертый выход которого является выходом устройства.Информационная последовательность поступает на вход блока 6 управления, выход которого воздействует на управляющий вход вычислительного блока 5, Вычислительный блок 5 производит выборку двоичного вектора х=хох).хь х 1=0 или 1, и делит д -(д - степень простого числа) из блока 1 банка слов. Затем в вычислительном блоке 5 определяется...

Устройство для декодирования сообщений

Загрузка...

Номер патента: 543177

Опубликовано: 15.01.1977

Авторы: Дынкин, Харламов

МПК: G06F 11/08, H03M 13/51

Метки: декодирования, сообщений

...первый выход блока 7 управления соединен с первым входом вычислительного блока 2, второй выход - со входом блока 3 коммутации, выход которого соединен со вторым входом блока 4 памяти. Вход З 0 блока 1 д-х регистров соединен с выходом приемника 6 аналогового сигнала, первый выход - со вторым входом блока 7 управления, второй выход - со вторым входом вычислительного блока 2. 35Аналоговый сигнал проходит через приемник 6, принимает дискретную форму и в виде двоичного вектора х=хох,хп ь х;=О или 1, поступает в блок 4 памяти и одновременно в блок 1 д-х регистров. В блоке 1 д-х регист ров вычисляются симметрические многочлены о, согласно уравнению+ ( - 1) (о - а ) - О,15 Применение О-й логики при декодировании двоичных сигналов позволяет...

Способ передачи дискретной информации избыточными кодами

Загрузка...

Номер патента: 545086

Опубликовано: 30.01.1977

Автор: Зильберталь-Глобус

МПК: G06F 11/08, H03M 13/51

Метки: дискретной, избыточными, информации, кодами, передачи

...слова по каналу и.; передающеи стороне осуществляют текуций следящий прием и демодуляцшо ипформационньрх элементов, определяют значения проверочных элементов контрольной свертки 25 ввода и проверочных разрядов кодового слова, сравнивают определенную контрольну,о свертку с хранящейся контрольнои сверткой и в случае их несовпадения изменяют значения проверочных элементов в передаваемом 30 кодовом слове на заведомо иправильные, от546086 Составитель Е, Шаруева Техред Е. Петрова Корректор И. Позняковская Редактор Т. Ларина Заказ 12820 Изд. Мо 138 Тираж 869 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 45Типография, пр. Сапунова, 2 личающиеся от тех,...

Асинхронное устройство для определения четности информации

Загрузка...

Номер патента: 552609

Опубликовано: 30.03.1977

Автор: Миневич

МПК: G06F 11/08

Метки: асинхронное, информации, четности

...состояние и открывает элемент И 6. Через время т, соответствующее времени задержки элемента 4, импульс через открытый элемент И 6 поступает на вход элемента ИЛИ 3 и входы элементов И 7 и 8. Элементы И 7, 9, 11 подсоединены к таким выходам соответствующего разряда регистра 2, что импульс через них проходит лишь в том случае, когда в разряде записана 1. Наоборот, через элементы И 8, 10, 12 импульс проходит лишь тогда, когда в соответствующем разряде регистра 2 записан О. Таким образом, если в первом разряде регистра 2 записана 1, то импульс с выхода элемента И 6 попадает через элемент И 7 на вход элемента ИЛИ 13. Одновременно с выхода элемента И 7 импульс поступает на вход установки в нуль первого разряда регистра 2. Следующий импульс с...

Устройство для исправления пакетов ошибок

Загрузка...

Номер патента: 562931

Опубликовано: 25.06.1977

Авторы: Тауглих, Тененгольц

МПК: G06F 11/08, H03M 13/51

Метки: исправления, ошибок, пакетов

...случаев,а) :-3 щадим, В блоке 15 определяется проекция, у которой пакетная конфигурация имеет максимальную длину (допустим эта проекция есть 5" ); соответствующий сигнал поступает на вход блока 16,Сигнал с последнего подается на вход блока 2, после чего осушествлятся сдвиг содержимого регистра 7 нв С разрядов влево. При этом содержимое регистра 7 подается в ре гистр 1 (таким образом, в регистре 1 содержится первый пакет ошибок ВЬ,и кроме того складывается с содержимымпервых Ъ разрядов регистров 8, 9 соответ регистров Й ", то в данном случае регистр7 заменяется па рег стр 1 а регистр 9,ца регистр 7.1в)2 Здесь все операции производятся аналогично п,а,Если на предыдуших этапах исправлениеошибок не закончено, то в блоке 15 определяется...

Устройство для исправления одиночных и обнаружения многократных ошибок

Загрузка...

Номер патента: 566375

Опубликовано: 25.07.1977

Автор: Ключко

МПК: G06F 11/08, H03M 13/51

Метки: исправления, многократных, обнаружения, одиночных, ошибок

...сйгнал на ключ 4, в двтч х одиночных ошибок 3 и в накопитель 2, Ключ 4 открывается, накопитель 2 подготавливается к вводу скорректированной комбинации, а датчик одиночных ошибок 3 по этому сигналу выдает вектор ошибки, аналогичный предыдущему. При очередной выдаче комбинации из накопителя 2 на сумматоре 1 по модулю два происходит исправление ошибки, и исправленная комбинация через ключ 4 и элемент ИЛИ 6 вводится в накопитель 2, откуда в параллельном коде снимается получателем.5 Если в течение (Ъ+ 1) проверок отождествления комбинации с кодовой не происходит, то блок обнаружения ошибок 5 вырабатывает сигнал "Ошибка",Сравнительные испытания показали, что 26 предложенное устройство обладает более высокой технической эффективностью, чем...

Способ исправления ошибок в системах связи

Загрузка...

Номер патента: 568177

Опубликовано: 05.08.1977

Автор: Гордеев

МПК: G06F 11/08, H03M 13/51

Метки: исправления, ошибок, связи, системах

...2 и блокаобцаружс цця ошибок 3, В момецг окончания приама иервэй кодовой комбинации, вкэгэрэй сэпэржцгся признак начало сооб- ф щения", ца лругэй вход блока 1 поступ и.тсигнал с приемного распределителя 7 ипри отсутствии ошибок и кодовой комбицации на его выходе появляется сигнал, означающий начало приема сообцеция,Вторая кодовая комбинация записывается в блок памяти 2 и проверяется в блокеобнаружения ошибок 3 на отсутствие ошибок, Если оццгбки нег в момент окончания,ее приема разрешающий сигнал с выхода5 поступает через блок стробировация 4на управляюцие входы ключей 9 и 11, аинформация с блока памяти 2 через блокстробирования 4 поступает на информационный вход ключа 9. На другие управляющие входы ключей 9 и 11 поступаетсигнал со...

Резервированное устройство

Загрузка...

Номер патента: 574719

Опубликовано: 30.09.1977

Авторы: Корниенко, Спиридонов, Яковлев

МПК: G06F 11/08

Метки: резервированное

...сигнал по шине 19, который разрешает прохождение информации резервного блока одного канала на свой и два других и в то же время блокирует поступление информации на входы двух других каналов.Допустим, что исправен функциональный блок 1, а неисправны функциональные блоки 2, 3, В этом случае сигнал с выхода исправного функционального блока 1 поступает на элемент И 10, на второй вход которого подастся сигнал управления по шине 19, и через основной элемент ИЛИ 16 проходит на выход первого канала и на элемент ИЛИ 8 второго канала. Через элемент ИЛИ 8 этот сшнал выдается на один из входов элемента И 14 второго канала и элемент И 15 третьего канала. В то же время сигнал с исправного функционального резервного блока 1 с элемента ИЛИ 7...

Устройство для контроля передачи информации в двоично десятичном коде между блоками цифровой вычислительной машины

Загрузка...

Номер патента: 581471

Опубликовано: 25.11.1977

Авторы: Журавлев, Сафронов, Токаревский

МПК: G06F 11/08

Метки: блоками, вычислительной, двоично, десятичном, информации, коде, между, передачи, цифровой

...сообщения со входов 10 записывается в ячейку памяти 1, по концу тактового импульса в младший разряд регистра 3 записывается сформированная на выходах сумматора 2 сумма содержимого регистра1 и старшего разряда регистра 3, одновременно осуществляется сдвиг всегосодержимого регистра 3 на один двоично-десятичный разряд в сторону старших разрядов.По следующему тактовому импульсуописанные операции повторяются.Поскольку контролируются все знакисообщения, в том числе, и служебныетипа Пробел, Запятая и т,д.,последние кодируются при приеме десятичными цифрами с учетом максимальновозможного кодового расстояния.Количество двоично-десятичных разрядов регистра 3 определяется общей 55длиной передаваемого сообщения, требуемой достоверностью приема...

Устройство для контроля умножения по модулю

Загрузка...

Номер патента: 595737

Опубликовано: 28.02.1978

Авторы: Бибик, Горштейн, Рудаков

МПК: G06F 11/08

Метки: модулю, умножения

...ц(,з,о псла, цоступаозти 1 По (см .и( Рхо;тдм 19 20. 6 ОрхиловатеЛИц 6 ДСЙСТу 01 ОдппаКОВО. 1 т,а)ЕДЫй ИЗЦХ Из КО ГТРОЛИ(ОГО КОЛУ БОС: О О ЕРат Да,цостуца 01 цего с рсгисра 1 тлц ), Вычитает коцтролиый 1(опоядед, ИОСГп 20 ций с 0 ок 1 3 ц 11: д 1: еопрольцьс еоды 3 ыкз посРЯ;ЕД И 12 ЦтИ(СЫ, КОТОРЫС :ОСТ(ЦдОТ С БХО- да 16 или 15. Бьчцслсп;ьс фор)п,)отелямиЕОЦРО 11 ЫЕ ЕОс);ЗЦЦС.:(Цо)к:ТСЛ 51МЦОИ(Ц(ОГО:ЕРС):ЦО)ЕЫОТ 51 ПО )ОД,ЛО В ОЛО) ЕС. ХОИ)о(ИЫС КОД поря ЧЕО, ИО;с 1;Ои цс С блок(з с, 5 3 ф 01):(1:т 0;т(х( (1 с,ЛГСбрс 1- ЦССЕ; СЕГсДЫ 2 ОГС 5 ИО МС;сЛд. (1)сРМЦРО;32 Г:1 ( Г 1 СЛ 2;ЫВ(С И,Ц 13 Ь 1 120; ЦХ СОГ;12 С- цо цтфо; ):дцц. Иост цОцс Ио г:,од) 21 об ОЦСП 1.5 Х:15 .РЯ Кс;.Ц Б ЕОИ )ОЛЦРсЕ:т 0:,1 О 15 5ступают через вход 22 па...

Устройство для обнаружения ошибок в контрольном оборудовании

Загрузка...

Номер патента: 596949

Опубликовано: 05.03.1978

Авторы: Лихтер, Сирота

МПК: G06F 11/08

Метки: контрольном, обнаружения, оборудовании, ошибок

...имеет низкий уровень и соответствукщий разряд регистра ошибок не будет устанавливаться в единичное состояние. Рстгистр ошибок на чертеже не показан.При передачах с регистра 1 на регистры 3 и 4 вь)рабатываются стробы 17 и 18 занесения соответственно. Эти стробы могут вырабаты-. ваться одновременно и раздельно.Для занесения в триггер 5 контрольного разряда регистра 3 в рабочем режиме выход блока 13 поступает на первый вход элемента И 19. На второй вход элемента И 9 поступаетсигнал с нулевого выхода триггера 7 режимапроверки. Выход элемента И 19 поступает через элемент ИЛИ 20 на информационный входтриггера 5.Выходы регистра 3 и триггера 5 поступаютна контролируемый блок 2 и в другие цепиЦВЧ. Контролируемый блок проверяет соответствие...

Устройство для исправления ошибок в кодовой комбинации

Загрузка...

Номер патента: 599267

Опубликовано: 25.03.1978

Авторы: Андрущенко, Глушков, Ключко, Ларин, Попов

МПК: G06F 11/08, H03M 13/51

Метки: исправления, кодовой, комбинации, ошибок

...сумматора 3 по модулю два соединен с соответствующим выходом блока 4 формирования попиномов ошибок; выход 12 является третьим выходом устройства. Устройство работает следующим образом, 45Принятая комбинация одновременно поступает на входы одно- и двухпороговой схем 1 и 2. С выхода однопороговой схемы 1 кодовая комбинация, состоящая из последовательностей "Оф и "1", через 50 буферный блок 5 записывается в основной бпок 6. Одновременно с записью в основной блок комбинация через элемент ИЛИ 11 поступает в блок 8, В это время двухпороговая схема 2 осуществляет анализ каждого элемента кодовой комбинации, и в случае невозможности отождествления принятого элемента ни с "О, ни с "1" формирует на своем выходе сигнап стирания "О, поступаюгций в...

Накапливающий сумматор с фиксацией ошибок

Загрузка...

Номер патента: 603990

Опубликовано: 25.04.1978

Авторы: Петряшов, Толстохатько, Трофимов

МПК: G06F 11/08

Метки: накапливающий, ошибок, сумматор, фиксацией

...к шине выхода переноса.30Выходы элементов неравнозначности2 всех разрядов узла 7 фиксации ошибок подклюцены к входам многовходового элемента ИЛИ 8, выход которого является выходом фиксации ошибок. Выходы формирователей 13 и 6 импуль35 сов в каждом разряде соединены с первым и вторым входами первого элемента ИЛИ 9 соответственно, выход которого подсоединен к первому входу элемента неравнозначности 12. Второй вход элемента неравнозначности 12 подключен к выходу элемента задержки 11, 40 вход которого соединен с выходом второго элемента ИЛИ 10 узла 7 фиксации ошибок, а входы второго элемента ИЛИ 10 подключены к входной шине 14 данного разряда и шине 15 выхода переноса из предыдущего разряда.Сумматор накапливающего типа с фикса 45 цией ошибок...

Устройство для контроля двухтактного двоичного счетчика

Загрузка...

Номер патента: 607221

Опубликовано: 15.05.1978

Авторы: Горин, Шанин

МПК: G06F 11/08

Метки: двоичного, двухтактного, счетчика

...1не должно произойти, то на выходе блока коррекции 4 формируется запрещающий потенциал,При изменении четности кода двоичного счетчика 1 в дачном такте счетавходной импульс с выхода элемента задержки 2 проходит через элемент И 7на счетный вход триггера 3 и изменяет его состояние на противоположное,логическая Функция, которая предсказывает изменение четности кода ю разрядного счетчика по его предыдущему состоянию, определяется для сложения входных импульсов, как 246 ( - 1), если и нечетное 246 (7 - 1), если И четное 246 ( И - 1), если и нечетное 246 ( - 1), если и четное вовать запрещающий потенциал. При сбоесчетчика на выходе сумматора 8 по модулю дна формируется разрешающий потенциал, который разрешит прохождениевходного импульса...

Устройство для мажоритарного декодирования

Загрузка...

Номер патента: 607349

Опубликовано: 15.05.1978

Авторы: Верховцев, Шурмухин

МПК: G06F 11/08, H03M 13/51, H04L 17/30 ...

Метки: декодирования, мажоритарного

...15ния:ав =а 1+а 2ав =а 2+а 2а, =ав+а,а 1 а = а 1 о + а 11 20а 1 ф = а 11+ а 12В соответствии с правилами кодирования имеем следующую систему проверочных соотношений для символа а 1,а 1=а 1 25а 1= а 2+ ава 1=аВ+аа 1 а 12+аза 1= ав+ а 11а 1= ав+а 1030а, = а 2+а 1 а01=- аа+а 1 ВАналогичная система может быть составлена относительно любого из символов.Циклические свойства кода гарантируют, что каждая проверка для символа может з 5 быть получена из проверки относительно сим. вола а 1 путем ее циклического сдвига.Указанные системы уравнений определяют связи входов сумматоров с выходами регистра сдвига.40На вход регистра сдвига 1, состоящего из последовательно соединенных триггеров Т 1 - Т 1 в, поступает последовательный код...