Устройство для контроля логических схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 744580
Авторы: Вепхвадзе, Гагошидзе, Григалашвили, Клдиашвили, Которашвили
Текст
(11 744580 Союз СоветскихСоцмалистичесиихРеспублик ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(22) Заявлено 27.03.78 (21) 2596308/18 - 24с присоединением заявки Ле(72) Авторы изобретения Тбилисское научно-производственное объединение "ЭЛВА"(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ СХЕМ 2йы к исследуемому объекту, синхронизирующиевходы регистра подключенй к входной шинесинхронизации его анализатора, синхронизирующие входы блока цифровой задержки подключены к входной шине синхронизации анализатора, входы блока управления запоминающегоустройства соединены с входами анализатора 2,Недостатком известного устройства являет.ся то, что оно не обеспечивает возможностьанализа временных диаграмм синхронных иасинхронных схем.Цель изобретения - повышение надежностиустройства,Для достижения поставленной цели в устройство для контроля логических схем, содержащее регистр, цифровой компаратор, блок за.держки, блоки управления, блок памяти, блокиндикации, причем первый и второй входырегистра являются входами устройства, выходырегйстра подключены к соответствующим входамблока памяти и к соответствующим входамцифрового компаратора, выход:. которого соединен . с первым входом блока задержки,второй вход которого соединен с третьим вхо. Изобретение относится к вычислительной технике и может быть использовано для пояс. ка неисправностей н ошибок в аппаратных и программных средствах электронного цифрово. го оборудования.Известно устройство для диагностики неисправности в логических схемах, содержащее тактовый генератор, счетчик импульсов, блок вычисления синдрома, дешифратор, элементы ИЛИ, счетчики неисправностей, коммутатор, элементы И, дополнительный генератор импуль. сов 111.Недостатком известного устройства являет. ся невозможность анализа логических временных диаграмм, 15Наиболее близким к изобретению по техяи., ческой сущности и достигаемому результату является устройство для обнаружения ошибок, содержащее входной регистр, запоминающее устройство, блок управления устройством отображения, устройство отображения, цифровой компаратор, блок цифровой задержки и блок управления запоминающим устройством, при этом выходы входного регистра подключеиш а мФеыфм 4 Окаьу" мйдюйаймЬ3дом регистра и с управляющим входом перво.го блока управления, второй вход которогоподключен к выходу блока задержки, выходпервого блока управления соединенсо входомблока памяти и с управляющим входом второго блока управления, выход которого соединенс блоком индикации, введены блок синхрониэа.ции, генератор импульсов, преобразователькодов, блок выработки временной диаграммыгблок выработки знаковой информации, причемпервый вход блока синхронизации являетсясинхронным входом устройства, выход блокасинхронизации соединен со входом регистра,второй вход блока синхронизации подключенк выходу генератора импульсов, выход блокапамяти соединен со входом преобразователякодов, первый выход которого. подключен ковходу блока выработки знаковой информации,второй вход преобразователя кодов соединенс блоком выработки временнои диаграммы,выход которого подключен ко второму входублока индикации, третий вход которого соеди.нен с выходом блока выработки знаковой информации.На фиг. 1 приведена блок. схема устройст.ва; на фиг, 2 - временная диаграмма, объясняющая принцип работы устройства при анализелогической временной диаграммы,Устройство для контроля логических схемсодержит входы 1 устройства, вход 2 внешнейсинхронизации, регистр 3, цифровой компаратор 4, блок 5 задержки, блок 6 памяти, первый блок 7 управления, второй блок 8 управления, блок 9 индикации, генератор 10 импуль.сов, блок 11 синхронизации, блок 12 преобразования информации, блок 13 выработки временной диаграммы, блок 14 выработки знаковой информации.Устройство для контроля логических схемработает в двух режимах следующим образом.Первый режим работы - анализ логическихсостояний.В этом режиме вход 2 синхронизации устройства подключается к синхронному синхросигналу исследуемого объек 1 а, а входы данных - к проверяемым точкам объекта, При/каждом поступлении синхроимпульса во вход.ном регистре 3 происходит запоминание логических состояний входов объекта, а затем таже информация переписывается в блок 6 памяти. При откладке программ часто возникаетнеобходиыость контролировать массив данныхв районе какого-либо ключевого слова. В этомслучае оператором с помощью блока управле.ния заносится требуемое слово в цифровойкомпаратор 4 в двоичном формате. Когда вход.ное слово из массива входных данных сравниЪается"с "ключевым словом, управлеййе пере.дается к блокам 7, 8 управления и блоку 9 ин 45 50 55 ла засвечиванием луча в соответствующих раэ. вертках. Для блока 14 блок 12 осуществляет преобразование информации в двоичной, вось. меричной или шестнадцатиричной формах. В блоке 14 помещается знаковый генератор, ко. торый в соответствии с полученной информацией осуществляет выработку управляющего сигнала засвечением луча в требуемых развертках и точках.Цифровая информация соответствует только одной ячейке памяти, тогда как временная ди. аграмма содержит информацию как с этойячейкй йаЫяти, так и несколько бигов инфор.мацйи по каждому каналу в сторону воэрастания номера ячеек блока памяти. 744580 адикации таким, образом, что если требуетсяконтролировать данные, предшествующие клю.чевому слову, то тогда происходит прекращение процесса непрерывной записи в блок 6 памяти и устройство переходит в режим отобра.жения информации, а если требуется массивданных, последующих ключевому слову, то вэтом случае сигнал из цифрового компаратора4 дает разрешение записи в блок 6 памяти 10 до ее заполнения, после чего информация отоб.ражается. При желании оператор может задер.жать сбор данных на определенное число периодов синхросигнала. В этом случае оператор за.носит в блок 5 задержки требуемую величину 15 задержки. После прихода сигнала сравненияиз цифрового компаратора 4 в блок 5 задерж.ки запускается счетчик синхроимпульсов, икак только счетчик сосчитает требуемое оператором число импульсов, управление передается 20 к блокам 7, 8 управления вышеуказанным способом.После заполнения блока 6 памяти данныминачинается процесс обработки информации дляотображения.25 Для индикации логических временных диаграмм, состоящих из 16 линий, примененыучастки под определенными номерами, а вкаждом участке выделяются фиксированныеразвертки для проведения линий, обозначающих логические уровни "Г и "О", например,первая развертка предназначается дляпроведения линии логической "1", а двенадцатая -для логического "0", Для отображения цифро.вой информации принимается участок под но.35 мером 3.Информация, считанная из блока 6 памяти,передается в блок 12 преобразования кодов,где происходит ее преобразование в форме,удобной для работы блоков 13 и 14. Например 40 для блока 13 блок 12 преобразования кодовосуществляет коммутацию разрядов от 16-разрядных слов разряд за разрядом. По значениямлогических состояний данного разряда в блоке 13 происходит выработка управляющего сигна.744580 Второй режим работы - анализ логическихвременных диаграмм.В этом режиме работы устройства для конт/роля логических схем синхронизируется невнешними сигналами, а внутренним генератором10 импульсов, частота которого выбирается нанесколько порядков выше, чем частота, циркули.рующая на входных шинах устройства.Принцип работы устройства в этом режимепоясняет временная диаграмма, показанная 10на фиг, 2,Диаграмма 15 показывает импульсы генератора 10 импульсов, линии 16 показывают временные диаграммы на входных шинах устрой. ства, При каждом импульсе генератора происходит запоминание логических состояний вхо.дов в цифровой форме вначале во входном ре.гистре, а затем в блоке 6 памяти.После заполнения блока 6 памяти происходит обработка информации, т. е. преобразование и выдача на монитор для отображения(фиг, 2, 17), Полученная временная диаграммане показывает в точности те фронты и амплиту.ды сигналов, которые могли бы наблюдатьсяна экране осциллографа, а показывает лишь 25так называемые псевдоимпульсы, которые прибольшой частоте генератора 10 импульсов даютдостаточно полное представление о функциони.ровании проверяемой логической схемы. Частота генератора выбирается порядка 100 мГц, 30это дает возможность измерять временные интервалы с точностью 10 Нс,В этом режиме проверяются как синхронные, так и асинхронные схемы. Формула изобретения Устройство для контроля логических схемсодержащее регистр, цифровой компаратор,блок задержки, блоки управления, блок памя. 6ти и блок индикации, причем первый и второивходы регистра являются входами устройства,выходы регистра подключены к соответствую.щим входам блока памяти и к соответствующим входам цифрового компаратора, выходкоторого соединен с первым входом блока за.держки, второй вход которого соединен стретьим входом регистра и с управляющимвходом первого блока управления, второй входкоторого подключен к выходу блока задержки,выход первого блока управления соединен совходом блока памяти и с управляющим входомвторого блока управления, выход которогосоединен с блоком индикации, о т л и ч а ющ е е с я тем, что, с целью повышения надеж.ности, в устройство введены блок синхрониза.ции, генератор импульсов, преобразователькодов, блок выработки временной диаграммы,блок выработки знаковой информации, причемпервый вход блока синхронизации являетсясинхронным входом устройства, выход блокасинхронизации соединен со" вхбдом" региСтра,второй вход блока синхронизации подключенк выходу генератора импульсов, выход блокапамяти соединен со входом преобразователякодов, первый выход которого подключен ковходу блока выработки знаковой информации,второй вход преобразователя кодов соединенс блоком выработки временной диаграммы,вы.ход которого подключен ко второму входублока индикащщ, третий вход которого соеди.нен с выходом блока выработки знаковой информации,Источники информации,35 принятые во внимание при экспертизе1. Авторское свидетельство СССР У 548862,кл. 0 06 Р 11/00, 1975,2. Заявка Великобритании У 1382006,кл. 6 06 Р 11/00, 1975 прототип)., Григорук еселовская к Заказ 3 д, ул. Проектная, 4 тент", г, Уж ПП 794/13 Тираж 7 ЦНИИПИ Государственного комипо делам изобретений и откр 113035, Москва, Ж - 35, Раушская 1 Подписноеета СССРтийнаб., д, 4/5
СмотретьЗаявка
2596308, 27.03.1978
ТБИЛИССКОЕ НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ЭЛВА"
ГРИГАЛАШВИЛИ ДЖЕМАЛ СЕРГЕЕВИЧ, ВЕПХВАДЗЕ АНЗОР НИКОЛАЕВИЧ, КЛДИАШВИЛИ ТЕМУР АЛЕКСАНДРОВИЧ, ГАГОШИДЗЕ ТЕНГИЗ АМБРОСИЕВИЧ, КОТОРАШВИЛИ ГУЛЗАРА НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 11/08
Метки: логических, схем
Опубликовано: 30.06.1980
Код ссылки
<a href="https://patents.su/4-744580-ustrojjstvo-dlya-kontrolya-logicheskikh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических схем</a>
Предыдущий патент: Устройство для контроля интегральных схем
Следующий патент: Мажоритарное устройство
Случайный патент: Инструмент для развальцовки трубчатых деталей