G06F 11/00 — Обнаружение ошибок; исправление ошибок; контроль
Программный управляющий модуль с контролем
Номер патента: 1758634
Опубликовано: 30.08.1992
Авторы: Вахрушев, Марков, Сперанский, Тимонькин, Ткаченко, Улитенко, Харченко
МПК: G05B 19/18, G06F 11/00
Метки: контролем, модуль, программный, управляющий
...БПМ 1рассматриваемого модуля в этот момент считывается МК формата Ф 1). Очередной тактовый импульс увеличиваетсодержимое счетчика 9 в рассматриваемом модуле до критического значенияУкр,кор., соответствующего режимукороткой проверки, Дешифратор 10 прнпоступлении на его вход с выходасчетчика 9 кода, соответствующегоУкр.кор., формирует единичный сигнална своем первом 10 1 выходе. Т,к,триггер 12 вида проверки при короткой проверке находится в нулевомсостоянии, то на выходе коммутатора15, с появлением единичного сигналана выходе 10. 1 дешифратора 10, также появляется единичный сигнал - сигнал Проверка". Этот сигнал поступает на К-вход 1 К-триггера 11, и рвыйвход элемента И 17, второй адресныйвход мультиплексора 4 адреса, второйвход элемента...
Устройство для контроля информации
Номер патента: 1764055
Опубликовано: 23.09.1992
Автор: Чванов
МПК: G06F 11/00
Метки: информации
...генератора 1 тактовых импульсов. При этом до момента запуска генератора 1 тактовых импульсов происходит чтение блока 4 памяти по адресу, записанному в счетчик 11 с регистров 71 - 7, На управляющем входе блока 4 памяти присутствует при этом разрешающий потенциал высокого уровня с инверсного выхода генератора 1 тактовых импульсов. На вторые входы первого блока 3 сравнения поступает содержимое ячейки блока 4 памяти, прочитанной по начальному адресу. На первых входах присутствует информационная часть слова цифровых данных с группы входов устройства. Если произошло сравнение эталонной информации от блока 4 памяти и поступившей на вход устройства, то срабатывает блок 3 сравнения. и сигнал, появившийся на выходе, устанавливает триггер 13 в...
Тестопригодное логическое устройство
Номер патента: 1765817
Опубликовано: 30.09.1992
Автор: Стукач
МПК: G06F 11/00, G06F 7/00
Метки: логическое, тестопригодное
...характеризующийся отсутствием переходных процессов в устройстве.В течение интервала 1 на вход 9 подается перепад О 1, а на остальные входы - Л постоянные сигналы, которые в случае исп- ОО равности устройства обеспечивают прохож- - ф дение перепада на выход 10 по пути, проходящем через выходы и первые входы элементов гт группы 3 н элементов ИЛИ )Э группы 4.В течение интервала 2 на вход 9 подается двойной перепад 1 О 1, а на остальные входы - постоянные сигналы, которые в случае исправности устройства обеспечивают прохожденле перепада на выход 11 по пути, проходящем через выходы и вторые входы элементов И третьей группы 3, а также черезвыходы и первые входы элементов ИЛИ второй группы 5.Если устройство имеет константные отказы "БО", то...
Устройство для контроля микропроцессора
Номер патента: 1765828
Опубликовано: 30.09.1992
МПК: G06F 11/00
Метки: микропроцессора
...2 по заднему фронту импульса Ф 1, поступившему на его синхровход, переходит в единичное состояние, разрешая тем самым дешифратору команд 16 работу (см, фиг. 2), Код команды поступает по шине данных в дешифратор команд, где по синхроимпульсу Ф 1 (со входа 28 устройства) происходит дешифрация кода команды и в случае появления кода команды ОАО или Н 1 Т на выходах соответственно 25 или 26 дешифратора появится единичный сигнал.Выявление команд Н 1 Т и ОАО необходимо, так как только при выполнении этих команд для микропроцессора К 580 ИК 80 в машинных циклах отсутствуют сигналы ОВ 1 й и ОЯ 1 ТЕ; Поэтому, чтобы при выполнении этих команд устройство контроля не формировало ложного сигнала ошибки, необходимо заблокировать выдачу этого...
Устройство для деления с контролем
Номер патента: 1772802
Опубликовано: 30.10.1992
МПК: G06F 11/00, G06F 7/52
...фиг,4), то в предлагаемом устройстве аппаратурой контроля по четности будут обнарукиваться все ошибки нэ выходах 15, 17 устройства, вызываемые его одиночной неисправностью, Обеспечивается также обнарукение всех ошибок, на выходавх 15, 17 устройства вызываемых одиночной ошибкой в делимом на входе 10 устройства. Для обнаружения одиночных ошибок в делителе, которые могут привести к необнаруженному классу ошибок в работе устройства, предусмотрен контроль по четности поступления делителя на вход 11 с помощьо блока 7 и блока 9.На фиг.5 приведены два числовых примера, подтверкдающие правильность функционирования предлагаемого устройства для деления числа. Примеры рассмотрены применительно к итеративной сети, изображенной на фиг,2 в...
Устройство для мажоритарного восстановления сигналов
Номер патента: 1774336
Опубликовано: 07.11.1992
Авторы: Алания, Змазнев, Чкония
МПК: G05B 23/02, G06F 11/00, H05K 10/00 ...
Метки: восстановления, мажоритарного, сигналов
...и наличия питания на нагрузке 7, а также говорит о режимах работы устройства,Блоки 3 - 5 управления на фиг. 5 состоят иэ транзисторных ключей 34 с тумблером 35 для автономного управления, 177433615 17-1 узлов 14 восстанавливающих блоков20 10 устройства, транзисторный ключ 33 узла 11 перейдет в открытое состояние, Сигнал Х 25 30 40 переведет его в состояние логической "1".45 На выходе 9 устройства появится обобщенный логический сигнал неисправности Х 9, соответствующий логической "1", что говорит о неисправности в.данном устройстве.В случае несрабатывания на замыкание 50 реле 16, из-за шунтирующего действия замкнувшего контакта 17-1, (см. пятую строку таблицы) сигналы Х 20 - Х 22 примут значение логический "О", что в соответствии с...
Отказоустойчивое устройство для умножения чисел
Номер патента: 1777134
Опубликовано: 23.11.1992
МПК: G06F 11/00, G06F 7/52
Метки: отказоустойчивое, умножения, чисел
...например, как это ,показано на фиг.З. В этом случае для коммутации 4-разрядного множимого с информационного входа коммутатора 5 на шесть его выходов 15(для использования вустройстве . с четырьмя основными и двумя резервными операционными блоками) коммутатор 5 со-, держит 28 двухвходовых элементов И 28- 32, 9 двухвходовых элементов ИЛИ 33-36 и один четырехвходовый элемент ИЛИ 37.Блок 6 управления подключением резерва предназначен для выдачи управляющих сигналов на прерывание работы устройства при отказах основных и резервных блоков 1(2), на отключение отказавшихблоков 1(2) и подключение в работу резервных блоков 2, на перекоммутацию разрядов множимого между рабочими блоками 1(2), а также для выдачи сигнала об отказе устройства после...
Контролируемый сумматор
Номер патента: 1783517
Опубликовано: 23.12.1992
МПК: G06F 11/00, G06F 7/50
Метки: контролируемый, сумматор
...соединен с вторыми входами второго,третьего и четвертого элементов ИЛИ, выход второго сумматора по модулю два соесинен с счетным входом счетчика импульсов, выход которого соединен с вхоНа чертеже представлена структурнаясхема контролируемого сумматора, Устройство включает два сумматора 1 и 2 по модулю два, три элемента И 3-5, четыреб30 35 40 элемента ИЛИ 6, 8 - 10, счетчик импульсов 7, триггер 15, вход 11 задания режима рабо,ты, информационные входы 12 и 13, вход 14 переноса, выход 17 суммы и выход 18 переноса. 5В контролируемом сумматоре информационный вход триггера 15 соединен с входом задания режима работы 11 контролируемого сумматора, 12 и 13 информационные входы и вход переноса 14 кото рого соединены через первые входы...
Устройство для обмена информацией
Номер патента: 1784103
Опубликовано: 23.12.1992
МПК: G06F 11/00
Метки: информацией, обмена
...с дешифратора 5,10 подключены к процессору 1,Роль буферной памяти 2 в данном слу 1 случай: инициатором обмена является чае (фиг, 1) выполняет ОЗУ индикации. это процессор 1, .35 запоминающее устройство с произвольнымПроцессор 1 через порт Р 1 на дешифра-доступом емкостью шестнадцать 8-разрядтор 5 выставляет номер периферийного ных слов-йредназначено для хранения инпроцессора, с которым необходимо произ- формации. После загрузки в КР 580 ВВ 79 вести обмен информацией, Дешифратор 5 управляющих слов чтения и записи содеротключает буферную память 2 от процессо жимое ОЗУ индикации может быть прочитара и через выбранный из первой группы но и изменено процессором с помощью шинный формирователь 3.13.п подключает команд 1 К и ОЛ,шину данных...
Устройство для сложения-вычитания чисел с плавающей запятой
Номер патента: 1784971
Опубликовано: 30.12.1992
МПК: G06F 11/00, G06F 7/50
Метки: запятой, плавающей, сложения-вычитания, чисел
...информационный вход которого соединен. с выходом пятого коммутатора, управляющйй вход пятого коммутатора - с выходом первого узла управления коммутатором; первый вь 1- ход второго сдвигателя соединен с первым входом седьмого коммутатора, выход кото-.рогосоединен с первым входом узла сравнения четностей, выход которого является первым разрядом выхода признака ошибки устройствавыход мантиссы результата которого соединен со старшими разряда ми выхода седьмого коммутатора, старшйе разряды второго входа которого сбедйнены с входом константы устройства, амладшие разряды - с первым выходом второго сдвигателя, выход знака 10 мантиссы результата - с первым выходом узла обработки знаков, пятый вход которо-; го соединен с выходом переноса...
Устройство для деления
Номер патента: 1784974
Опубликовано: 30.12.1992
МПК: G06F 11/00, G06F 7/52
Метки: деления
...одноразрядногопервым входом втм входом второго элемента 9 сравне- сумматора 26 опйсывается следующими"лония, второй вход которого соединен с вхо- гическими выражениями:дом 14 четности делителя устройства, выходэлементов 8 и 9 соединены с выходом 19 10 С = Ь+ ТЕС+1;признака ошибки устройства. Ь - б 9 С = АВС+1(Т+ С 1+1) ЕСьРассмотрим назначение и реализацию где С 1 и Я - перенос и сумма сумматораузлов и блоков устройства.соответственно;Сумматоры 11-1 и и-разрядные двоич- О = АВь Т = А 1+ В 1- функции генерацииные сумматоры комматоры комбинационного типа, Со и транзита переноса соответственно;единены они между собой, С входами и Аь Вь С+1 - разрядные слагаемые сумвыходами устройства таким образом, что матора,б нотактный...
Выходной узел тестера для контроля цифровых блоков
Номер патента: 1788516
Опубликовано: 15.01.1993
Автор: Марченко
МПК: G06F 11/00
Метки: блоков, выходной, тестера, узел, цифровых
...ко второму входу элемента 5 сравнения, к первому входу формирователя 7импульсов, к первому входу элемента И 3 ичерез инвертор к первому входу элемента И4. Входная шина 9 подключена ко второму 15входу формирователя 7 импульсов и ко вторым входам элементов И 3 и И 4, Выходформирователя 7 импульсов и выход элемента 5 сравнения соединены соответственно со вторым и первым входами 20элемента ИЛИ 6, выход которого подсоединен к третьим входам элементов И 3 и И 4,Формирователь 7 импульсов содержитэлементы сравнения 15 и 16 и инвертирующий элемент 17 задержки, Входы элемента 2515 сравнения являются входами формирователя 7 импульсов. Выход элемента 15сравнения связан с первым входом элемента 16 сравнения непосредственно и...
Устройство для умножения
Номер патента: 1789981
Опубликовано: 23.01.1993
МПК: G06F 11/00, G06F 7/52
Метки: умножения
...одного отказа блоков 1 могут быть образованы две группы блоков 1, поэтому вырабатываются два варианта кода на выходе 30 блока 9, причем код 100 определяет работоспособную группу блоков 1 в виде 8-7-6-5 и поступает на управляющий вход 24 блока 4, разрешая прохождение информации с выхода 23 пятого блока 1 через группы элементов И 45 и ИЛИ 41 на информационный вход блока 5 задержки; кроме того - этот код определяет величину начального сдвига множимого в 1002=4 разряда. Код 000 на выходе 30 блока 9 устанавливает работоспособную группу блоков 1 в виде 4-3-2-1 и поступает на управляющий вход 24 блока 4, разрешая прохождение информацйи с выхода 23 первого блока 1 через группы элементов И 49 и ИЛИ 41 на информационый вход блока 5 задержки,...
Многоканальный сигнатурный анализатор
Номер патента: 1795459
Опубликовано: 15.02.1993
Авторы: Лосев, Молотков, Рысованый, Тимченко
МПК: G06F 11/00
Метки: анализатор, многоканальный, сигнатурный
...16.Анализатор работает следующим образом.Перед началом работы устройство устанавливается в исходное состояние сигналом "сброс" на входе 19, При этом, регистр 2 и счетчик 8 обнуляются, на выходе счетчика присутствует уровень логического нуля. На время действия сигнала "сброс" регистры 6- 6- устанавливаются в режим записи а формирователь 9 генерирует короткий импульс, по срезу которого происходит запись информации в регистры 6 - 6 п, После снятия сигнала "сброс" в регистра 61-6-1 устанавливаются в режим сдвига.По сигналу записи на входе 21 в счетчик 8 записывается двоичный код, определяющий количество сдвигов информации в регистрах 6 - 6-, На выходе счетчика 8 устанавливается уровень логической единицы, который разрешает прохождение...
Многоканальный сигнатурный анализатор
Номер патента: 1797118
Опубликовано: 23.02.1993
МПК: G06F 11/00
Метки: анализатор, многоканальный, сигнатурный
...вектор, то по окончании работы ходеустановявналогическаяединица, которая также разрешает прохождение синхроимпульсов через элемент И 18, Логический нуль на выходе старшего разряда счетчика 9 "запирает" элемент И 20,Синхроимпульсы со входа 24 анализатора через элемент И 18 поступают на счетный вход триггера 11, который является нулевым разрядом счетчика 9, через элементы 18, 19 И синхроимпульсы поступают пульсы поступают на тактовые входы первого 1, второго 2 и третьего 3 формирователей сигнатурИсследуемые вектора с информацион 15 ных входов Р 5 - .1 - : 25-К анализатора через группу элементов И 21 поступают на информационные входы формирователей 1 - 3 сигнатур. Анализатор производит сжатие 20 последовательности исследуемых векторов,...
Устройство для контроля цифровых блоков
Номер патента: 1798784
Опубликовано: 28.02.1993
Авторы: Ибрагимова, Мансуров, Паранина
МПК: G06F 11/00
...сигнатура правильная, импульс переполнения счетчика 11 пройдет через второй элемент И 12 и поступит через элемент ИЛИ 14 на установку выходного триггера 16 в единичное состояние. Через некоторое время, определяемое элементом задержки 27, сигнал переполнения счетчика 11 пройдет через элемент И 17 и установит счетный триггер 9 в единичное состояние, кроме того, импульс переполнения счетчика 11 установит триггер б в нулевое состояние. Единичный потенциал с инверсного выхода триггера 6 переведет выходы блока 4 в высокоимпедансное состояние и откроет элементы И 5 группы. Нулевой потенциал с прямого выхода триггера б поступит на вход контролируемого блока 18, тем самым группа двунаправленных. выводов контролируемого блока 18 будет...
Устройство для контроля мультиплексора
Номер патента: 1798785
Опубликовано: 28.02.1993
МПК: G06F 11/00
Метки: мультиплексора
...с помощью элементов второй 6 группы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ сисходным кодом, 8 случае несовпаденияэтих кодов в любом разряде, обусловленномкоротким замыканием или обрывом одногоили нескольких информационных входовили несоответствием коммутации информационного входа заданному счетчиком 4 науправляющих входах мультиплексора 13 ад. ресу, на выходе соответствующего элементавторой б группы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ формируется единичный сигнал,проходящий через элемент 9 ИЛИ и устанавливающий триггер 10 в единичное состо.яние. В результате этого на вход блока 11индикации поступает единичные сигнал иблок 11 индикации индицирует неисправность мультиплексора, а на второй вход элемент 2 И - низкий потенциал, запрещающийпрохождение...
Устройство для контроля интерфейса ввода-вывода
Номер патента: 1798792
Опубликовано: 28.02.1993
Авторы: Высоцкий, Клим, Шаров, Швед
МПК: G06F 11/00, G06F 13/00
Метки: ввода-вывода, интерфейса
...код сигналов текущего состояния интер- . фейса поступает на вход дешифратора 3, Если код сигналов состояния интерфейса, поступаюЩий с выхода регистра 1, соответствует нормальной последовательности обмена, то на первом выходе дешифратора 3 сохраняется нулевой сигнал, поступающий на вход элемента ИЛИ 18, на выходе которого также сохранится нулевой сигнал, Установка триггера 23 также отсутствует, Кроме этого, на втором выходе дешифратора 3 появится код константы, который подается на второй вход схеы 12 сравнения и определяет интервал времени, втечение которого допускается отсутствие изменения . состояния сигналов интерфейса, на третьем выходе дешифратора 3 устанавливается сигнал, разрешающий подсчет сигналов временньх меток с выхода...
Устройство микропрограммного управления с контролем
Номер патента: 1805466
Опубликовано: 30.03.1993
Авторы: Каменский, Кишенский, Надобных, Христенко
МПК: G06F 11/00, G06F 9/22
Метки: контролем, микропрограммного
...при наличии в нем раздельных выходов "Больше" и "Равно" - объединением их по "ИЛИ"), с выхода устройства сравнения на выход блока 4 по данному разряду формируется единичное значение сигнала. Это означает, что мажоритарный блок принял решение о наличии единицы в данном разряде. В более общем случае в регистр 24 записывается не число К, а число в пределах от К/2 до К, чем и реализуется мажоритарный принцип работы блока 4, т,е, если большинство значений сигналов с выходов блоков 3 имеют единичное значение, на выходе данного разряда - единичный сигнал, иначе - нулевой, Этот метод позволяет гибко регулировать порог срабатывания мажоритарного блока и таким образом изменять степень жесткости принятия решения при ошибках в отдельных блоках...
Выходной блок тестера для контроля цифровых блоков
Номер патента: 1805470
Опубликовано: 30.03.1993
Авторы: Вдовиченко, Вишняков, Павлив
МПК: G01R 31/28, G06F 11/00
Метки: блок, блоков, выходной, тестера, цифровых
...22 принимается шифратором 1,Значение третьего состояния на входешифратора 1 кодируется им как "1","0", логической единицы - как "1", "1" и логического нуля - как "0", "0", Результат фиксируетсяв регистре 13 с помощью строба на входе 19,местоположение которого внутри такта выдачи данных можно менять,На фиг.2 показан фрагмент цифровой 35последовательности (фиг.2,6) от О К 22 и двапримера поступления строба, Если фронтыреального сигнала значительно отличаютсяот эталонного (фиг,26, пунктир), то цифровой код; формируемый шифратором 1, будет 40также отличаться от эталонного и квалифицироваться как ошибочный (фиг,2,6),Изменяя при разных проверках местонахождение строба, можно добиться эталонной цифровой последовательности (сдвиг 45по времени в...
Устройство для контроля логических блоков
Номер патента: 1805471
Опубликовано: 30.03.1993
Авторы: Горбатенко, Канцлер, Фролов
МПК: G06F 11/00
Метки: блоков, логических
...подачу на них одинаковых стимулов. Для исправного блока 8 значение информационного бита, тестовой последовательности А всегда равно 1 в каждом такте контроля.Элемент задержки 1 учитывает время установления переходных процессов блоков 8,3 и 5,По первому тактовому импульсу с выхода генератора 6 производится стимулирование блока 8 первым входным набором. Одновременно из памяти генератора 3 вызывается первое гп - разрядное слово, при этом для исправного блока 8 будут всегдаи выполняться соотношения В=С где =1-2 - номер такта контроля,1=1, щ - номер сравниваемого разряда,Результат сравнения с выхода блока 5 подается на информационный вход О сигнатурного анализатора 2. Запись информации в первый разряд регистра блока 2 по входу О...
Устройство для контроля микропроцессорной системы
Номер патента: 1815638
Опубликовано: 15.05.1993
Авторы: Пикин, Талейко, Ткачев
МПК: G06F 11/00
Метки: микропроцессорной, системы
...3 в нулевое состояние имитирует выход микропроцессора 20иэ состояния "ожидания" и соответствующую этому установку нулевого уровня сигнала подтверждения "ожидания". На аналогичном выходе ЮА 1 Т микропроцессора также формируется нулевой сигнал по переднему фРонту импульса фазы Г 1, Таким образом, на выходе триггера 3 и выходе.триггера 3 и выходе микропроцессора ИIА 1 Т формируются синхронные сигналы, которые сравниваются схемой сравнения 9, Реэуль тат сравнения фиксируется в триггере 1 позаднемуфронту импульса фазы Е. Дальнейшее распространение сигналов на выходах второй 10 и третьей 11 схем сравнения в режиме "ожидание" блокируется при помо щи элементов 13 и 14 И, посредством нулевого сигнала на инверсном выходе 3. (промежуток времени т...
Устройство контроля алу
Номер патента: 1815639
Опубликовано: 15.05.1993
Авторы: Гузик, Золотовский, Коробков, Середа
МПК: G06F 11/00
Метки: алу
...20 - "0". В схеме сравнения 21 производится сравнение результата сумматора 2, которое поступает на вход схемы сравнения 21, через мультиплексор 17. на вход 25 - "10". На второй вход схемы сравнения 21 поступает значениес выхода сумматора 18. при совпадении значений (Х + У + Пях) и (Х Ч У) + (Х 8 У) + Пвх на выходе 22 появляется значение "0", в случае не совпадения значений появится значение "1". Таким образом для выполнения операции суммирования с контролем на входы устройства необходимо подать следующие сигналы; 9-Х, 11 - У, 10 - "0", 12 - "0", 13 - Пвх.20 - "0", 23 - "00". 24 - "01", 25 - "10", 26 - "00", 27 - "0".Контроль операции вычитания.Контроль производится аналогично. Слагаемые Х и У, У поступают через управляемые инверторы 6 и...
Устройство для контроля клавиатуры
Номер патента: 1817095
Опубликовано: 23.05.1993
Авторы: Балабанов, Демьянков, Мовенко, Онуфриев, Тихобаев
МПК: G06F 11/00
Метки: клавиатуры
...проверяемой и через элемент ИЛИ 10 - на первый вход клавиши, когда конкатенация из кодов форэлемента И 14, На второй вход элемента И мируемой этой клавишей последовательно подается разрешающий потенциал с ин сти не совпадает с эталонным. значением, версного выхода элемента ИЛИ-НЕ 11, Эле- сигнал совпадения блоком 21 не формирумент И 14 открывается и запускает ется. При этом регистр 8 не обнуляется, а генератор 15, с выхода которого импульсы соответствующий элемент И группы 12 оспоступают на счетный вход счетчика 16. Пе- тается открытым и через элемент ИЛИ-НЕ риод импульсов выбирается таким, чтобы за 40 11 удерживает элемент И 14 и генератор 15 время периода производилось одно сравне- в закрытом состоянии, причем счетчик 16 и ние кодов в...
Устройство для контроля дешифраторов
Номер патента: 1820383
Опубликовано: 07.06.1993
Авторы: Каранденков, Фабричнов
МПК: G06F 11/00
Метки: дешифраторов
...для последующего поиска неисправности в нем.Длительность импульсов гик, подаваемых с Кн, 1, должна быть меньше, чем гзУстройство работает следующим образом, Перед началом процесса контроля счетчик 2 устанавливается в единичное со. стояние сигналом по линии установки всех разрядов в состояние лог. "1" (нз Фиг, 1 эта линия не показана) или с помощью Кн. 1, При этом в установившемся состоянии на, входах 1 и 2 элемента И 6 присутствуют логические единицы, а на входе 4 присутствует логический ноль, который блокирует прохождение импульсов на счетный вход.счетчика. Нажатие Кн. 1 устанавливаетсчетчик в нулевое состояние, по которому через время срабатывания счетчика и элемента И-Н С 7 1 тустанавливается лог, "1" на входе 4 элемента И 6, а по...
Устройство для контроля программно-управляемого вычислительного блока
Номер патента: 1829034
Опубликовано: 23.07.1993
Автор: Берников
МПК: G06F 11/00
Метки: блока, вычислительного, программно-управляемого
...производится над вторым операндом, который записывается во второй 5 регистр по управляющему сигналу на третьем выходе блока управления б, При выполнении третьей команды, в первом машинном цикле вычислительный блок получает из памяти код операции, который одновременно поступает на входы блока управления б. Выработанный блоком управления б сигнал с первого выхода поступает на вход блока памяти 2, который вырабатывает контрольный результат операции, поступающий на первый вход схемы сравнения 3. Параллельно вычислительный блок 7 тоже обрабатывает операнды в соответствии с кодом полученной команды. Следующей командой результат обработки данных передается вычислительным блоком 7 через формирователь 1 кода по модулю К на Второй вход схемь...
Сигнатурно-синдромный анализатор
Номер патента: 1829035
Опубликовано: 23.07.1993
Автор: Дьяченко
МПК: G06F 11/00
Метки: анализатор, сигнатурно-синдромный
...п минус индексы отсутствующих аргументов на характеристическое число а,Анализатор работает следующим образом.По управляющему сигналу "пуск на входе 12 счетчик 3 устанавливается в состояние 00,01, т.е. младший разряд первого счетчика 3 устанавливается в единицу, остальные разряды - в ноль, все разряды формирователя 1 устанавливаются в ноль и с входов 2 в счетчик 4 заносится двоичный код числа М, где М - длина исследуемой двоичной последовательности,По сигналу "Пуск", кроме того, на ичверсном выходе старшего разряда счетчика 4 появляется логическая единица, которая позволяет пропускать синхроимпульсы с выхода элемента И-НЕ 7 через элемент И 9 на вычитающий вход счетчика 4, а также разрешает прохождение исследуемой последовательности со...
Тестопригодный цифровой автомат
Номер патента: 1829036
Опубликовано: 23.07.1993
Авторы: Гроль, Петлин, Романкевич
МПК: G06F 11/00
Метки: автомат, тестопригодный, цифровой
...соединенных последовательно. Прямые выходы триггеров являются выходами генератора. Входы 6.1 и 6.2 проверяемого автомата подсоединены к первому и четвертому выходам шестиразрядного генератора псевдослучайных чисел 13, а вход 12 - к шестому выходу генератора 13,В таблице представлена процедура тестирования цифрового автомата в течение 7 тактов функционирования генератооа псевдослучайных чисел. Генератор устанавливается в исходное состояние 111111 одновременно с тестируемым автоматом (код 10 на первых выходах триггеров 1.1 и 1.2 принят в качестве кода начального состояния элементов памяти рассматриваемого автомата в системном режиме. При появлении на входе 11 автомата очередного тактового импульса код 10 с выходов триггеров 1...
Устройство для контроля интерфейса ввода-вывода
Номер патента: 1829039
Опубликовано: 23.07.1993
Авторы: Высоцкий, Клим, Шаров, Швед
МПК: G06F 11/00, G06F 13/00
Метки: ввода-вывода, интерфейса
...с выхода элемента 15 И на вход элемента 17 ИЛИ на выходе его формируется единичный сигнал, По переднему фронту сигнала с выхода элемента 15 И в регистре 1 фиксируется состояние сигналов интерфейса на входе 28, а в регистре 11 - код с выхода блока 9 счета временных интервалов (в данном случае нулевой код),кроме того, по сигналу с выхода элемента 17 ИЛИ осуществляется запуск одновибратора 22. По сигналу с выхода одновибратора 22 в регистре 29 фиксируется состояние интерфейса на входе 28, С выхода схемы 2 сравнения снимается единичный сигнал. С выхода регистра 1 код сигналов текущего состояния интерфейса поступает на вход дешифратора 3. Если код сигналов состояния интерфейса, поступающий с выхода регистра 1, соответствует нормальной...
Устройство для оценки точности вычислений
Номер патента: 1830532
Опубликовано: 30.07.1993
Авторы: Александров, Лисиченок, Парамонов, Шестериков
МПК: G06F 11/00
Метки: вычислений, оценки, точности
...14, Блок 17 формирует адресвыбранной версии реализованной функции.Прошивка блока 17 определяет выбор первой версии реализации функции, для которой погрешность не превосходитдопустимую,Пример задания таблицы истинностиблока 17 для трехверсионной реализацииприведен в таблице.По сигналу С 4 выбранное значение гзаписывается в регйстр 15, а значение Ьг -в регистр 16.Устройство готово к следующему циклуработы. Диаграмма подачи сигналов С 1 - С 4приведены на фиг. 2.Количество сбоев, подсчитанное в счетчиках 6, определяет точность соответствующей версии реализуемой функции.Ф ормул а изо 6 рете н и яУстройство для оценки точности вычислений, содержащее распределитель импульсов, вход пуска которого является одноименным входом устройства, регистр...