G06F 11/00 — Обнаружение ошибок; исправление ошибок; контроль
Устройство для параллельного счета количества единиц в двоичном п-разрядном коде
Номер патента: 1711165
Опубликовано: 07.02.1992
Авторы: Дрозд, Йорданов, Лаздин, Полин
МПК: G06F 11/00, H03M 7/04
Метки: двоичном, единиц, коде, количества, п-разрядном, параллельного, счета
...З.К группы поступает для сложения на вход переноса Ро последующего сумматора З.К+1 группы. На входы переноса первых сумматоров каждой группы поступает нулевой уровень. Выходы переноса 5 сумматоров 3, К предыдущей группы поступают на входы А и В сумматоров З.К после, дующей группы, и которой также сигнал суммы каждого предыдущего сумматора З.К подается на вход переноса последую щего сумматора З,К+1, При этом с выходов суммы последних сумматоров З.К первой, второй и т,д. групп снимаются соответственно первый (младший), второй и т,д. (по количеству групп) разряды двоичного кода а 15 количества единиц числа А, Старший разряд кода а снимается с выхода переноса сумматоров З.К последней группы.Код а поступает на входы выходного...
Устройство для анализа производительности вычислительных систем
Номер патента: 1711166
Опубликовано: 07.02.1992
Авторы: Бек, Моченков, Соколов, Тимонькин, Ткаченко, Харченко, Чернышов
МПК: G06F 11/00, G06F 11/26
Метки: анализа, вычислительных, производительности, систем
...36 выходов блока 6 задания режима (элемент И 21 открыт) и по второму нулевому управляющему входу, так как на нем стоит" нулевой потенциал с выхода обнуленного счетчика 14 числа формул-условий, По первому тактовому импульсу на группе выходов счетчика 12 исходного адреса формируется код адреса, по которому из блока 1 памяти считывается код первой команды исходной программы, Данный код по второму тактовому импульсу переписывается в регистр 7. Код операции, поступающий с группы 37 выходов регистра 7, является кодом адреса для блока 4 памяти, по которому из последнего считываются соответствующие коду операции исходной программы код числа формул-условий гоуп 5 10 15 20 25 30 35 40 пы 34 выходов блока и код базового адреса первой...
Устройство для сжатия информации
Номер патента: 1714683
Опубликовано: 23.02.1992
Авторы: Антонов, Васильев, Кузнецов
МПК: G06F 11/00, G11C 19/00
Метки: информации, сжатия
...Цель изо.бретения - сокращение аппаратурных затрат. Устройство содержит гуппу из и триггеров и и двухвходовых элементов ИЛИ, соединенных таких образом, что путем подачи управляющего сигнала на шину управ- НФОР-: ления обеспечивается режим сдвигаинформации и режим сепарации логических слитель- единиц с группировкой их в сторону стар- вано для ших разрядов, 2 ил.триггера 1 группы поступает сигнал логиче- Ф о р м.у л а и з о б р е т е н и я ской единицы и устройство работает как Устройство для сжатия информации,сообычный, регистр сдвига. На информацион- держащее группу из и триггеров и группу из ный вход 3 синхронно с тактовыми импуль- иэлементов ИЛИ, причем информационсами, поступающими с тактового входа 6. 5 ный вход первого триггера...
Накапливающий сумматор
Номер патента: 1716505
Опубликовано: 28.02.1992
Автор: Гусаков
МПК: G06F 11/00, G06F 7/49
Метки: накапливающий, сумматор
...изменится, Сигнал Р=1 появитСя на выходе 1-ого разряда какрезультат суммирования в (1-1)-ом разряде с задержкой тл,з., обеспечивающем завершения переходных 8 Ва , Вн 48 нз 81+2 Вн.18 В-2 50 В-зВь, В. Разряды (1+2)-й, 1-й и (1-2)-й в работе не участвуют и состояния Зн 2, 3 и 31-2 не учитываются в результатесуммирования. Если возник сигнал Рн 1 то он попадает не на(1+2)-й, а на(1+3)-вразряд. В результате сумматор сохраняет функционирование при процессов в разрядах накапливающего сум 10 матора, Так как на входе ЧР=О на выходетретьего элемента И 3 образуется лог."0",На выходе Ч =,1 и Рн=1 на выходе второгоэлемента И 2 образуется лог,"1", импульс,образовавшийся на выходе второго злемен 15 та И 2 через четырехвходовый элемент попадает на...
Устройство для контроля парафазных логических блоков
Номер патента: 1716517
Опубликовано: 28.02.1992
Авторы: Кривошапко, Теленков, Тимошкин
МПК: G06F 11/00
Метки: блоков, логических, парафазных
...состоянии, в момент поступления на входы синхронизации О- .триггеров заднего фронта импульса с выхода первого элемента И 4 произойдет передача логической "1" со входа данных второго О-триггера 7 на его выход, При этом состояние второго О-триггера 7 не изменится, поскольку до момента передачи его выход находился в состоянии логической "1", Состояние выхода 12 при этом не изменится, что свидетельствует о правильном функционировании блока 1.3. Возможные нарушения правильного функционирования парафазного контролируемого блока 1 могут приводить к следующим ситуациям:а) входы 10 и выходы 11 находились в исходном синфазном состоянии. Затем произошло переключение входов 10 в парафазное состояние, Если к моменту поступления следующего синфазного...
Устройство для диагностирования периферийных устройств
Номер патента: 1716518
Опубликовано: 28.02.1992
Авторы: Лелькова, Насакин, Погорелов
МПК: G06F 11/00
Метки: диагностирования, периферийных, устройств
...по адресу, записанному в регистре 9 адреса (фиг. 2). В момент появления сигнала на одном из выходов 40 блока 12 (блоком 12 мультиплексоров определяет ся время появления сигнала имитации ошибки) сигнал через элементы СЕЛ 16 . и И 17, если регистр 8 сбой - отказ загружен в состояние "Отказ", поступает на РГ 23 отказа и через элемент ИЛИ 20 сформированный сигнал поступает на элемент И.19 и на.формирователь 11 сигналов имитации ошибок. Элементы СЕЛ. 16, И 18, НЕ 14,, счетчик 22 сбоя, если регистр 8 сбой - отказ загружен в состояние "Сбой". Сигнал имитации ошибок с выхода формирователя 11 сигналов имитации ошибок поступает нэ вход свертки 51 (фиг. 3) блока 2 имитации канала (или в контролируемый объект 49 на входы сверток и...
Устройство для обнаружения потери импульсов
Номер патента: 1716519
Опубликовано: 28.02.1992
Авторы: Архипов, Безлюдный, Гаценко, Долгов
МПК: G06F 11/00, H03K 5/19
Метки: импульсов, обнаружения, потери
...16,Перед началом работы через вход 18 устройства четвертый триггер 14 приводится в единичное состояние, при этом первый счетчик 12 находится в состоянии обнуления, а второй счетчик 13 в состоянии (режима) счета генерируемых генератором 6 импульсов.При пропадании входной тактовой последовательности первый триггер 1 изменит свое состояние, в результате второй элемент. И 15 закроется, а третий элемент И 16 откроется. Генератор 6 переходит в ре 3 1716519жим автогенерации и выдает высокую частоту, Второй счетчик 13 заполняется и выдает импульс на Я-вход четвертого триггера 14, который обнуляется, В результате второй счетчик 13 устанавливается в нулевое . состояние, а первый счетчик 12 начинает считать импульсы, приходящие с генератора 6, Как...
Устройство для контроля последовательности импульсов
Номер патента: 1716520
Опубликовано: 28.02.1992
Авторы: Благодарный, Еременко, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/00, H03K 5/19
Метки: импульсов, последовательности
...7,11, С выхода элемента ИЛИ 7, импульс поступает на выход 13 устройства и на элемент И 11, По заднему фронту контролируемого импульса запускается формирователь 3 и выключает одновибратор 5. При этом сигнал на выходе одновибратора 5 исчезает.Импульс на выходе элемента ИЛИ 7 исчезает также и запускается формирователь 4. Сигнал с выхода формирователя 4 закрывает формирователи 2, 3 и поступает на элемент И 10.При поступлении последующих импульсов контролируемой последовательности без искажения устройство работает аналофронту этого импульса запускается Формирователь 4, Сигнал с выхода формирователя 4 закрывает Формирователи 2, 3 и открывает элемент И 10, Ложный сигнал со входа 1 устройства поступает через элемент И 10, элемент ИЛИ 9 на...
Многоканальный сигнатурный анализатор
Номер патента: 1718220
Опубликовано: 07.03.1992
Авторы: Иванов, Подкопаев, Смирнов, Филиппов, Щербаков
МПК: G06F 11/00
Метки: анализатор, многоканальный, сигнатурный
...контроля узла, исправные каналы будут характеризоваться нулевыми остатками от деления на соответствующие многочлены, неисправные - ненулевыми остатками.9 к(х)=92(х) 93(х), 9 п(х):92 к(х)=91(х).93(х) "., 9 п(х)9 пк(х)=91(х).92(х), ". 9 п(х),где 9 з(х) - многочлен формирователя 3,Возможность обнаружения с помощью рассматриваемого многовходного сигнатурного анализатора канала с ошибкой обусловлена свойствами арифметических операций над конечными полями (в данном случае над подем 0(Гг), Блок 8 предназначен для выработки временного окна, т,е. интервала времени, в течение которого и роисходит сжатие тестовой последовательности в формирователе 3. Кроме того, данный блок синхронизирует и перемножителей 1 и формирователь 3, синхронизирует...
Устройство для деления
Номер патента: 1721603
Опубликовано: 23.03.1992
МПК: G06F 11/00, G06F 7/52
Метки: деления
...разряда сумматора 1 л соединен с вторым входом первого блока 2 свертки по модулю два, выход которого соединен с выходом 15 четности частного устройства.Сумматоры 1-1 ц - и-разрядные двоичные сумматоры комбинационного типа с дублирующим переносом, соединены между собой, с входами и выходами устройства так, что образуют однотактный матричный делитель, реализующий способ деления без восстановления остатков. В зависимости от значения управляющего сигнала на входе переноса (входе инвертирования) сумматора информация, подаваемая на его второй вход с входа 9 делителя устройства, либо инвертируется (если значение предыдущего остатка положительное), либо проходит без изменения (если значение предыдущего остатка отрицательное). Одновременно с...
Устройство для обработки реакции логических блоков
Номер патента: 1725221
Опубликовано: 07.04.1992
МПК: G06F 11/00, G06F 11/26
Метки: блоков, логических, реакции
...состояние и выбирает область памяти эталонных реакций для следующей КТ. В момент несовпадения сигналов в следующей точке зайускается триггер 7, который фиксирует состояние счетчика 12 тактов и осуществляет опрос состояния блока 14 сравнения, Если число, хранящееся в регистре 13, больше числа, зафиксированного счетчиком 12 тактов, то это свидетельствует о том, что ошибка в исследуемой точке появилась раньше на определенное количество тактов, чем в предыдущей, и, таким образом, элементы проверяемой схемы между этими точками не являются источником неисправности. В этом случае блок 14 сравнения выдает сигнал высокого уровня,который разрешает запись содержимого счетчика 12 тактов в регистр 13. Если число, хранящееся на регистре 13, меньше...
Пирамидальный дешифратор
Номер патента: 1727123
Опубликовано: 15.04.1992
Авторы: Авгуль, Драенков, Татур, Фурашов
МПК: G06F 11/00
Метки: дешифратор, пирамидальный
...подается тест, состоящий из пяти комбинаций и явля ющийся полным в классе одиночных константных неисправностей.Задание режимов работы сведено в таблицу,Таким образом, пирамидальный де шифратор имеет полный проверяющий тест, состоящий из пяти наборов, при этом разрядность входа задания режима работы и состав теста не зависят от разрядности дешифрируемого слова. 25Формула изобретенияПирамидальный дешифратор, содержащий К уровней узлов дешифрации (К= - , гдей и М - разрядность дешифрируемого числа, и 30 - разрядность информационного входа узла дешифрации, причем ).-й разряд информационного входа узла дешифрации первого уровня подключен к )-му разряду информационного входа пирамидального дешифра тора, )-й разряд информационного входа...
Сигнатурный анализатор
Номер патента: 1727124
Опубликовано: 15.04.1992
МПК: G06F 11/00
Метки: анализатор, сигнатурный
...объекта отладки и разрешит прохождение 5 информации на вход сумматора 1, причем независимо от потенциала (единичного или нулевого) в диагностируемой точке на выходе элемента ИЛИ 15 установится лог. "0". После возврата переключателя 4 в исходное 10 состояние на входе записи регистра 2 устанавливается лог. "О", что соответствует режиму сдвига,После обнуления регистр 2 начинает формировать сигнатуру, но благодаря нуле вому сигналу на выходе блока 5 сигнатура остается нулевой до первого изменения уровня в диагностируемой точке, Этот момент можно считать началом окна измерений и началом формирования результирующей 20 сигнатуры.Когда на входе 1 В останова анализатора появится сигнал лог. "1", триггер 7 установится в 0" и запретит прохождение...
Устройство для деления с контролем
Номер патента: 1730622
Опубликовано: 30.04.1992
Автор: Шостак
МПК: G06F 11/00, G06F 7/52
...зависимостью суммы от переноса (фиг, 4), то при проверке контрольного соотношения РхС+) 25 щ - 2+, Я. Рдс = Рк(+ Я ЪГ+1 будут обнару=оживаться все ошибки на выходах 15 и 17 соответственно частного и остатка устройства, вызываемые его одиночной неисправностью. Обеспечивается также обнаружение всех ошибок на выходах 15 и 17, вызываемых одиночной ошибкой в делимом на выходе 10 устройства, Одиночная же ошибка в делителе на входе 11 может привести к необнаруживаемому классу ошибок на выходах 15 и 17 устройства, Поэтому в нем предусмотрен контроль по четности правильности поступления делителя на 40 вход 11 устройства.На фиг, 5 приведены два числовых примера, подтверждающие правильность функционирования предлагаемого устройства для деления с...
Логический анализатор
Номер патента: 1730627
Опубликовано: 30.04.1992
Автор: Кошелева
МПК: G06F 11/00
Метки: анализатор, логический
...после чего переключает адрес на "+1", т, е. осуществляет селективную запись по признакам последовательно во всей ячейки памяти до тех пор, пока формирователь 35 не снимет разрешения записи. В блоке 6 сохранится информация, записанная в 2 тактах появления признаков перед остановом,Режим 2. Запись в каждом такте.Этот режим в основном аналогичен предыдущему, Но код на входах 12,212.2 п+3, обратный устанавливаемому для режима 1, разрешит работу среднего конъюнктора элемента И-ИЛИ-НЕ 42, На выход 28 через формирователь 32 будут проходить тактовые импульсы со входа 22, которые также поступят и на синхровход первого триггера адреса 46, а через элемент И 41 и мультиплексоры 45 тактовые импульсы поступят на триггеры 46,2, , 46.п и счетчик 43....
Устройство для контроля и отладки многоальтернативных систем
Номер патента: 1732346
Опубликовано: 07.05.1992
Авторы: Бек, Кукуруза, Тимонькин, Ткаченко, Харченко, Чернышов
МПК: G06F 11/00
Метки: многоальтернативных, отладки, систем
...выдается на вход элемента И 14, По тактовому импульсу гз на выходе элемента И 14 формируется единичный сигнал и поступает на счетный вход счетчика 10, увеличивая код в счетчике на единицу.По завершении вычислений аналогично во втором канале формируется код Ог фиг, 3 и 4) и сигнал метки М 2, По тактовому импульсу т код данных Ог, поступающий с входа 33, и сигнал метки й записываются в регистр 2 и 4 соответственно (фиг, 3 и 4), Коды данных с выходов регистров 1 и 2 выдают на входы схем 5 и 7 и мажоритарный элемент 9. При совпадении кодов данных 01 и 02 на выходе схемы 5 формируется единичный сигнал, который поступает на выходы 49. С выходов схем 6 и 7 выдаются нулевые сигналы. На выходе 49 устанавливается код 001 совпадения данных (при...
Логический анализатор
Номер патента: 1734093
Опубликовано: 15.05.1992
Автор: Кошелева
МПК: G06F 11/00
Метки: анализатор, логический
...выработки сигнала 1-го уровня запуска и появлением сигнала признака запуска 1+1-го уровня. Это значит, что после выработки сигнала 1-го уровня на следующем же такте должно 5 начаться формирование сигнала 1+1-го уровня запуска, т.е. должен появиться сигнал признака запуска на входе стробирования триггера запуска 19 1+1-го канала запуска 121+1, после чего сигнал с инверсного выхода 10 триггера 19, поступая на вход элемента И10 ь запретит прохождение тактового сигнала с входа 45 элемента И 10. Сигнал сброса в исходное состояние каналов запуска на выходе элемента ИЛИ 9 не выработается, бу дет продолжаться отслеживание признаков1+1-го уровня запуска, Если же после выработки сигнала 1-го уровня запуска к моменту появления очередного...
Устройство для перемножения матриц
Номер патента: 1734104
Опубликовано: 15.05.1992
Авторы: Татур, Фурашов, Якуш, Яцкевич
МПК: G06F 11/00, G06F 15/347
Метки: матриц, перемножения
...структуру Зп - 2 ВБ, каждый из которых содержит четыре регистра, умножитель, сумматор, узел задержки, три информационных входа и три информационных выхода, вход синхронизации, соединенный со всеми ВБ, дополнительно содержит в каждом ВБ два входа управления и два вывода (вход и выход) опроса, входы управления соединены с входными регистрами, которые соединены в узел сдвига с обратными связями, вход и выход которого являются входом и выходом опроса и соединены с соответствующими выводами ВБ, первые входы управления всех ВБ соединены в первый вход режима управления устройством, вторые входы управления нечетных номеров ВБ - во второй вход режима управления устройством, вторые входы четных номеров ВБ - в третий вход режима управления...
Способ диагностирования состояния входов-выходов транзисторно-транзисторных логических устройств
Номер патента: 1735850
Опубликовано: 23.05.1992
Авторы: Анкудинов, Беленький, Шепелев
МПК: G06F 11/00
Метки: входов-выходов, диагностирования, логических, состояния, транзисторно-транзисторных, устройств
...мультиплексор). Пля наглядности следуе показать не толькоразность токов, но и величины самихтоков, протекающих в шине питания и, общей шине объекта диагностирования,5 1735850На первом этапе процесса диагнос - будет тирования, т.е. при отключенных вы- табл. ходах ИС;Е 155 КП 2 исправный обьект иметь реакции, приведенные в1. Таблица 1 Реакции 314 15 1 ка Г, ка 31,а 1 136,0 36,0 0,0 1 1 1 30 4 29 31 Эбе 2 3511 1 е Эбв 2 35 в 11 5 1 1 1,0 1 1 1 .1 1 6 1 1 10 1 1 1 1 1 1 1 7 1 1 1 1. О 1 т1,. ф 8 1 1 11 1 0 1 11 1 30,4 29,3 1,1 91 11 1 1 0 1 11 Э 6,2 35,1 1,1 1 О 1 1 1 1 1 1 1 1 01 1 -"- и и 1 1 .1 1 1 1 1 1 1 0 1 1 и.121Ои 13 1 11 . 1 1 1 1 11 0 -"- -ие Ф П р н и е ч а н и е. 1, - величина тока, протекающего в шине питания,1 ф -...
Устройство для контроля распределения ресурсов
Номер патента: 1735851
Опубликовано: 23.05.1992
Авторы: Бек, Герасименко, Тимонькин, Ткаченко, Харченко, Хотименко, Чернышов
МПК: G06F 11/00
Метки: распределения, ресурсов
...26,1-26,п служит для индикации процессов, вовлеченных в тупиковую ситуацию. С сигнального выхода27 снимается информация о состоянииустройства,Устройство работает следующимобразом.В исходном состоянии триггеррежима и триггеры 7.1-7,п управления находятся в нулевом состоянии.По сигналу, пуска, поступающему навход 21 пуска устройства, на выходе 35первого элемента И 15 формируетсяимпульс, по переднему фронту .которого заносится информация об имеющихсязапросах на ресурсы системы в регистры 1.- 1,и запросов с второйгруппы информационных входов 23123.п, о распределенных ресурсахв регистры 2,1 - 2.п с третьей груп.пы информационных входов 24,1-24,п,о свободных на текущий момент време-4ни ресурсах, системы - в регистр 3свободных ресурсов с...
Устройство для контроля арифметических и логических блоков
Номер патента: 1737451
Опубликовано: 30.05.1992
МПК: G06F 11/00
Метки: арифметических, блоков, логических
...кодов опе- занной и вычисленной четностейранда В. При выполнении операции счета В.- результата, поступающих с узлов 7 и 5 соот= 0 и С(В) =- О, 5 ветственно:Одновременно блок 2 кодирования по Ят - Ст"(й) 9 Ст(й),Хэммингу осуществляет кодирование ре- Сигналы Зт, 31, 82, Яз, в совокупностизультата й =.(г 1, гг;гз, г 4), который поступает. образуя полный синдром ошибки, поступапо входу 18 устройства в. соответствии со ют надешифраторы 10 и 11, Дешифратор 10следующей системой функций". 10 синдрома ошибки формирует сигналы локализации одиночной ошибки по следующимС 1(й) = г 1 9 гг г 4; . формулам (соответствующий индекс покаС 2(й) = г 1 9 ГЗ Ю г 4, зывает местоположение ошибочного битаСЗ(й) = ггагЗаг 4., кодового слов.а):15 е 1 = Ят...
Сигнатурный анализатор
Номер патента: 1737452
Опубликовано: 30.05.1992
МПК: G06F 11/00
Метки: анализатор, сигнатурный
...элемента ИЛИ 8, появляется "1". ошибки нв равен нулю.Следовательно, на выходе первого эле Так как образующие полиномы выбирамента ИЛИ 8 также устанавливается "1", ются примитивными,тообасигнатурныхрекоторая пропускает через элемент И-НЕ гистра в режиме генерации Формируют 10 синхроимпульсы с синхровхода 13 ана- предельное число комбинаций М - 2 - 1, лизатора на счетный вход первого счетчи- Дальнейшие. рассуждения верны для обоих ка 5 и синхровходы первого 1 и второго 2 30 Формирователей сигнатур, поэтому в описаформирователей сигнатур и первый вход нии рассмотрен только один из них, Испольэлемента И 12. Таким образом, исследуе- зуя принцип суперпозиции, формированиемая последовательность сворачивается в сигнатуры ошибки можно...
Устройство для отладки специализированных микроэвм
Номер патента: 1741135
Опубликовано: 15.06.1992
Автор: Кекух
МПК: G06F 11/00
Метки: микроэвм, отладки, специализированных
...микроЭВМ выполняет свою программу в реальном масштабе времени, начиная с адреса начальной установки и когда текущий адрес совпадает с адресом останова схема сравнения сформирует импульс, который по шине 13 управления попадает на схему запрета такта отлаживаемой микроЭВМ. Передний фронт этого импульса переведет схему запрета такта в режим, когда тактовый сигнал на блок управления отлаживаемой микроЭВМ не проходит, т.е, произойдет останов по адресу останова,В режиме "Контроль" устройство обеспечивает подсчет и индикацию контрольной суммы информации, которая считывается из блока 1 программ устройства или ПЗУ программ отлаживаемой микроЭВМ с начального адреса на адрес останова. В этом режиме блок управления микроЭВМ не работает, а...
Устройство для контроля мультиплексора
Номер патента: 1741136
Опубликовано: 15.06.1992
Авторы: Гришков, Маргелов, Мельников, Мельникова
МПК: G06F 11/00
Метки: мультиплексора
...формирования на выходе элемента И 3 импульса с длительностью тзто, достаточной для надежного срабатывания счетчика 35 8, Счетчик 5 делит частоту 1 о на коэффициент Й, гце М - число каналов в КМП, Распределитель 4 импульсов запускается тактовыми импульсами с частотой 1, и формирует на своих выходах К последователь ностей импульсов с частотой 1 оК,уФ сдвинутых друг относительно друга на интервал то. Эти К последовательностей за ч тактов коммутатор 12 поочередно подключает к К-входам каждого из вт элементар ных мультиплексоров первой ступени КМП в соответствии с кодами адреса, формируемыми счетчиком 5, 1 ри этом за время й то на каждый из Й-входов поступит только один импульс, не совпадающий с импульса ми на других входах.Счетчик 9...
Устройство для контроля микропроцессорной системы
Номер патента: 1741137
Опубликовано: 15.06.1992
Авторы: Пикин, Талейко, Ткачев
МПК: G06F 11/00
Метки: микропроцессорной, системы
...вызванных несвоевременнымобнаружением этих ошибок. На фиг. 1 приведена структурная схема устройства, на фиг. 2-4 - функциональные схемы соответственно запоминающего блока последовательности команд, коммутатора и счетчика команд; на фиг. 5 и 6 - временные диаграммы работы устройства.Устройство для контроля микропроцессорной системы (фиг. 1) содержит блок 1 управления, запоминающий блок 2 последовательности команд, блок 3 контроля, коммутатор 4, счетчик 5 команд, элемент ИЛИ 6, триггер 7, сумматор 8 по модулю два и узел 9 управления, содержащий элемент ИЛИ - НЕ 10, первый элемент И 11, элемент И - ИЛИ 12, триггер 13, первый 14 и второй 15 одновибраторы, элемент НЕ 16, дешифратор 17, второй элемент ИЛИ 18, третий элемент И 19, второй...
Устройство для перевода арифметических выражений в линейные регулярные префиксные формы
Номер патента: 1742832
Опубликовано: 23.06.1992
Авторы: Водопьянов, Домрачев, Зайцев, Назарьян
МПК: G06F 11/00, G06F 15/38
Метки: арифметических, выражений, линейные, перевода, префиксные, регулярные, формы
...ЭВМ), операции (символ + )+) скобки. открывающиеФи закрывающие (символы ( ,символ О, обеспечивающий любую сте", пень разряжения пробелами исходного выражения. Совокупность всех входных символов, поступающих на вход входного регистра 1, и хранящихся в регистрах блока 5 памяти, не выходят за пре- делы допустимого в любой ЭВМ алфави" та. Это значит, что в состав блока памяти 5 входят стандартные 12-раз-, рядные реверсивные регистры 8 сдвига, Их количество определяется формулой преобразования, осуществляемого устройством:амЪ = (а+Ь)(аМЬ)и составляет 10 штук.1742832 81), после чего генерируется микрокоманда по информационному заполнениювыходного регистра 7., содержащаясовокупность микроопераций: У, УУО, У .После выполнения данноймикрокоманды...
Сигнатурный анализатор
Номер патента: 1748154
Опубликовано: 15.07.1992
Авторы: Борщевич, Жданов, Макаров, Морщинин
МПК: G06F 11/00
Метки: анализатор, сигнатурный
...7 и на первый вход элемента 9 ИСКЛЮЧАЮЩЕЕ ИЛИ, Если на входе1 присутствует уровень "Лог. 0" или "Лог, 1",то на выходе шифратора 7 установится "Лог.0". Если на входе 1 присутствует "2-состояние", то на выходе шифратора 7 установится"Лог. 1", Уровень сигнала с выхода шифретора 7 поступает на управляющий вход коммутатора 11. На информационных входах коммутатора 11 присутствуют логические уровни в соответствии с результатами суммирования по модулю два текущего состояния разрядов регистра 12, определяемых полиномами Ф 1(х) и Ф 2(х). В зависимости от того, какой сигнал присутствует на управляющем входе коммутатора 11, на его выход поступит соответственно сигнал с первого или второго информационных входов коммутатора 11. Сигнал с выхода...
Асинхронное автоматическое устройство для контроля цифровых систем
Номер патента: 1751761
Опубликовано: 30.07.1992
МПК: G06F 11/00
Метки: автоматическое, асинхронное, систем, цифровых
...с заданньм номером на соответствующий вход шифратора 8 подается "0", а 15 номер которого индицирован с помощью блока 13, через мультиплексоры 15 и 16 подается на соответствующий вход анализатора 5 перекоса, Если эти выходные сигналы одинаковы, то на выходе элемента 27 сохраняется потенциал "1" и через время, определяемое положением переключателя 23, счетчик 11 переводится в состояние на единицу меньше предшествующего, Код этого нового числа с выхода счетчика 11, поступая на входы блоков 13 и 14, высвечивает номер следующего контакта (с помощью блока 13) и передает соответствующие сигналы выходных контактов эталонного и контролируемого блоков 2 и 3 (с помощью блока 14 и мультиплексоров 15 и 16) на входы анализатора Б перекоса. На выходе...
Сигнатурный анализатор
Номер патента: 1756890
Опубликовано: 23.08.1992
Авторы: Андреев, Водовозов, Лабичев, Малинов
МПК: G06F 11/00
Метки: анализатор, сигнатурный
...рабочий режим: Е 1 = 0 (вход 21),Е 2 = 1 (вход 22),Названными сигналами заблокированрежим счета счетчика 10. Мультиплексор 4 передает информацию с первого входа на .выход, мультиплексор 5 - с второго входа на выход. Во втором режиме разностью макси. мального кода счетчика 2 и кода К (Кмакс -К) определяется количество характеристи-; ческих порождающих полиномов, участвующих в синтезе псевдослучайного теста.Произведение Х (Кмакс К) Определяет коли:чество тактов формирования сигнатуры. Кодом У определен номер одного иэ информационных входов 29, сигнатурэ ин- формационной последовательности которого формируется в ячейке с одноименным адресом в третьем банке блока 11,Пуск анализатора и циклограмма обращения к трем банкам памяти...
Устройство для контроля состояния работоспособности центрального ядра вычислительного комплекса
Номер патента: 1756891
Опубликовано: 23.08.1992
Авторы: Каплан, Мальцев, Новиков
МПК: G06F 11/00
Метки: вычислительного, комплекса, работоспособности, состояния, центрального, ядра
...логической единице, а нд выходе а - сигнал, эквивалентн ый логическому нул ю. Сигнал, эквивалентный логической единице. с выхода а 1 сбрасывает в исходное состояние счетчик 39 импульсов и через элемент 3 задержки соответствующие разряды регистра 2. Далее обьекты 1-1.1-п контроля реализуют следующий участок программы,В случае; если в одном или в нескольких объектах 1-11-и контроля появится неисправность, то на выходах в и а 2 сигналы не изменятся (они будут соответственно. равны01 ), за время г счетчик 38 импульсов заполняется до переполнения. Импульс переполнения через время г поступает на первые входь: группы 47 элементов И, на вторые входы группы 47 элементов И сигнал поступает с регистра 2, С выхода группы 47 элементов И сигналы...