Авгуль
Многофункциональный логический модуль
Номер патента: 1288686
Опубликовано: 07.02.1987
Авторы: Авгуль, Изотов, Макареня, Мищенко
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...представлены в таблице (настройки модуля для остальных функций получаются путем инвертирования и перестановки вначении Х 1, ХЗ). Таким образом, многофункциональный логический модуль реализует все логические функции трех переменных,5 Форм: ла изобретения Многофункциональный логический мо"Ф дуль, содержащий первый, второй и третий элементы НЕРАВНОЗНАЧНОСТЬ, пРичем первый и второй входы модуля соединены с первыми входами первого . и второго элементов НЕРАВНОЗНАЧНОСТЬ соответственн х, о т л и ч а ю щ и йс я тем, что, с целью упрощения, он содержит четвертый элемент НЕРАВНОЗНАЧНОСТЬ и элемент ИЛИ-НЕ, причем третий вход модуля соединен с вторым входом первого элемента НЕРАВНОЗНАЧНОСТЬ, выход которого соединен с вторым входом второго элемента...
Многофункциональный логический модуль
Номер патента: 1282112
Опубликовано: 07.01.1987
Авторы: Авгуль, Изотов, Костеневич, Мищенко, Татур
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...на входы 1 - 3 и 5 - 7 модулясоответственно подать сигналы ЗО 0 О 0 0 0 1, то на выходах элементов НЕРАВНОЗНАЧНОСТЬ 15 и 18 наблюдаются сигналы типа меандр с периодом 10 Т в синфазе (Т - время задержки вентиля), а на выходе 23 ошибок -сигнал " 1". Для контроля входов элементов,не вошедших в обратную связь,на входы 1 - 3 и 5 - 7 модуля подается инверсный входной набор1 1 1 1 1 О,при котором также на вы ходе 23 модуля наблюдается сигнал"1" . Таким образом,при отсутствии. константных неисправНостей в схеме придвух входных наборах на выходе 23модуля наблюдается сигнал "1",45Наличие одной или более константных неисправностей типа Б = 0 илиЯ;= 1 (где 1-номер входа элемента в схеме модуля) приводит либо к щ изменению фазы меандра на...
Способ получения неорганического сорбента для хроматографии
Номер патента: 1278012
Опубликовано: 23.12.1986
Авторы: Авгуль, Березин, Воробьева, Крыканова, Сидоров, Худяков, Чуйкина
МПК: B01J 20/00, G01N 30/48
Метки: неорганического, сорбента, хроматографии
...удаляютпродувкой осушенным азотом в течение 6 ч при -32 С, т.е. при температуре, на 15 С ниже температуры плавления раствора.В результате получают порошок хло"ристого натрия с удельной поверхностью 6,5 м /г и средним диаметром2частиц 0,1 мкм.П р и м е р 4. Получение мелко"дисперсного порошка. азотно-кислоголития при выходе за предел темпера"туры охлаждения кристаллизатора.По примеру 1 готовят 203-ный водный раствор азотно-кислого лития ииз него получают мелкодисперсный порошок азотно-кислого лития. Все условия получения примера 1 соблюдаются, эа исключением температуры предварительного охлаждения кристаллизатора, которая задается криостатоми составляет -160 фС.Б результате получают порошок азотно-кислого лития с удельной поверхностью...
Устройство для вычисления элементарных функций
Номер патента: 1277082
Опубликовано: 15.12.1986
Авторы: Авгуль, Бенкевич, Криницкий, Мищенко
МПК: G06F 1/02
Метки: вычисления, функций, элементарных
...аргумента между двумя соседними опорными точками=(Х,);=(У, -2 Г, +, )15 Устройство работает в соответствии с (2).В первый блок 4 памяти заносятсязначения функции в опорных точкахГ =Р(Х,), во второй блок 5 памяти - 2 О разности первого порядка Ф,(Х,), втретий блок 6 памяти - разности второго порядка Ф (Х,) Адресные входыблоков 4-6 памяти соединены с информационным входом 4, на который пода ются старшие разряды двоичного аргумента х, х . Узел 7 возведения вквадрат вычисляет величину Х . Вход2.этого блока соединен информационным ) входом 2, на который подаются младЭО шие разряды х к+х.Если Ф,(Х,)0 (функция убывающаяна заданном отрезке), первый сумматор 10 выполняет операцию вычитания,если Ф (Х )(О (функция вогнутая),второй сумматор...
Многофункциональный логический модуль двух переменных с самоконтролем
Номер патента: 1275444
Опубликовано: 07.12.1986
Авторы: Авгуль, Бенкевич, Мищенко, Панчиков
МПК: G06F 11/30, G06F 7/00
Метки: двух, логический, многофункциональный, модуль, переменных, самоконтролем
...с периодом 1 ОТ, где с - задержка на вентиль (период определяетсяудвоенной глубиной схемы) .Во втором подрежиме контроля навход задания первого режима контроля 17 подается сигнал логическогонуля (см.табл.), а на все остальныевходы модуля - сигнал логическогонуляЕсли модуль исправен, на его выходе 20 также появляется непрерывная последовательность импульсов спериодом 10 с,Появление любой константной неЗО исправности произвольной кратностиприведет к срыву генерации импульсов.либо в двух подрежимах контроля,либо в одном из них. В режиме контроля не проверяются только две конЗ 5. стантные неисправности: константа" 1" на первом входе (17 Б 1) и константа "0" на входе (19=0). Поскольку эти входы доступны, то проверкауказанных неисправностей...
Многофункциональный логический модуль
Номер патента: 1274148
Опубликовано: 30.11.1986
Авторы: Авгуль, Бенкевич, Мищенко, Татур
МПК: H03K 19/017
Метки: логический, многофункциональный, модуль
...соединен с вторым входом первого элемента И-НЕ ис вторым входом первого элементаРАВНОЗНАЧНОСТЬ, второй настроечныйвход соединен с вторым входом второго элемента И-НЕ и с вторым входомвторого элемента РАВНОЗНАЧНОСТЬ,о т л и ч а ю щ и й с я тем, что,с целью повышения быстродействия, 15 выходы элементов И"НЕ соединены ссоответствующими входами третьегоэлемента. РАВНОЗНАЧНОСТЬ, а прямойвыход второго элемента РАВНОЗНАЧНОСТЬ соединен с третьим входом 20 первого элемента РАВНОЗНАЧНОСТЬ,прямые и инверсные выходы первого итретьего элемента РАВНОЗНАЧНОСТЬявляются выходами модуля, первый ивторой элемент И"НЕ реализованы на 25 МОП-транзисторах включением цепочки из первого и второго переключательных и первого нагрузочного транзисторов между...
Универсальный логический модуль
Номер патента: 1269121
Опубликовано: 07.11.1986
Авторы: Авгуль, Бенкевич, Изотов, Криницкий, Мищенко
МПК: G06F 11/22, G06F 7/00
Метки: логический, модуль, универсальный
...ячейки 18 и 19 второйлинейки, логическую ячейку 20 третьей линейки, элемент И 21, элемент ИЛИ 22,Модуль работает в двух режимах:рабочем и контроляВ рабочем режиме на управляющийвход 12 подается сигнал К=О, на информационные входы 1-3 - переменныеХ 5 р х 2 р и х 1 соответственноэ на настроечные входы 4-11 - сигналы настройки П Бо соответственно.На выходе 13 модуля реализуетсялогическая функция Г(х,х ), котораяопределяется вектором настройки(1 (П Б 2 . Б)Рассмотрим алгоритм настройки,Обозначим у, - значение реализуемоймодулем. некоторой логической функцииЕ(х х) на (д)м наборе,- 1,2- Исходным для нахождениянастройки является .векторЪт: (нт р ироро ) ро где 1, = у, 1 = 1,2"2 +1 2 +1 -1.Далее выполняются и шагов...
Универсальный логический модуль
Номер патента: 1264336
Опубликовано: 15.10.1986
Авторы: Авгуль, Криницкий, Мищенко, Пархоменко
МПК: H03K 19/094
Метки: логический, модуль, универсальный
...шинами модуля, на которые подаются сигналы настройки О И, принимаю. щие значения "0" и 1. Выходные шины всех ячеек 1-й (1=1, и) линейки соединены с шинами управлеЗО ния логических ячеек (1+1)-й линейки, а выходная шина ячейки и-й линей ки соединена с .выходной шиной моРассмотрим алгоритмы настройки,Он основан на соотношениях (1) и (2),Пусть у, - значение реализуемоймодулем логической функции г(х ,х )на (1-1)-м наборе, 1=1,2".еТогда исходным для нахождениявектора настройкиявляется вектор У =(у ,у у ). Вектор Ч находято -2изза и шагов. Причем на 1-м шаге получается вектор У. из вектораа на последнем шаге 14=.- ) 1, тт, =,у у , у 2,Е,., 2 ),й =и иМ де сп 2 2 уу, 1=1 щ 2, н =,У,У,,У,Р рР ррР М =ч1 2 с 72.,2 с, г ,г г), где2 и т.д,На...
Устройство для вычисления систем логических функций
Номер патента: 1264160
Опубликовано: 15.10.1986
Авторы: Авгуль, Бенкевич, Криницкий, Мищенко
МПК: G06F 7/00
Метки: вычисления, логических, систем, функций
...в 1-й матрице, а переменные х, х, - значение выбранной функции Ч;р, которое совпадает со значением функции Г;(хх,) на данном наборе переменныхЕсли переменные х х подать на первый дешифратор, выход которого подключить к адресным шинам матриц памяти, переменные х ,х подать на второй дешифратор, выход которого подключить к управляющим входам коммутаторов, информационные входы которых соединить соответственно с выходами матриц памяти, то на выходе коммутаторов реализовываются функции Г,(хх,) . Однако, с целью уменьшения аппа -ратурных затрат все попарно тождественные эункции Ч, = (8 = 1,2" ",1,2" ", БФ 1), которым соответствуют сигналы на 8:м и 1=м вькодахвторого дешифратора, размещаются впамяти так, чтобы они занимали одинстолбец. Тогда...
Способ получения сорбента
Номер патента: 1261704
Опубликовано: 07.10.1986
Авторы: Авгуль, Березин, Глазунов, Казарян, Крыканова, Непомнящий, Полковников
МПК: B01J 20/08, B01J 20/10
Метки: сорбента
...порах переносят в стеклянную Ц-образную трубку, которую помещают в высокочастотную печь и ведут нагрев причастоте 27, 2 МГц. При этом через адсорбент продувают воздух со скоростью 4 л/ч, в котором с помощьюсатуратора типа барботера поддерживается влажность 0,4,Проведенный химический анализ полученного адсорбента показывает,. что в порах адсорбента содержится 15,2 вес.7. соли.Адсорбционными измерениями установлено, что полученный адсорбент обладает абсорбционнои способностью на 1704 ь407. большей, чем адсорбент, полученный по известному способу (см. таблицу),П р и м е р 2. При получении сор 5 бента для .осушки в качестве носителя используют широкопористую=А 1 Ог 3с диаметром пор 25-30 нм. В качествеосаждаемой соли используют...
Универсальный логический модуль
Номер патента: 1260939
Опубликовано: 30.09.1986
Авторы: Авгуль, Изотов, Костеневич, Мищенко, Татур
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...подать переменныех 1, х, то при простом алфавитенастройки (0,1) в зависимости отсигналов настройки И 2,И 3 И 4, И 5 навходах 2-5 на выходе 13 реализуетсялюбая булева функция переменных(таблица).25 20 В таблице приведен тип реализуемой функции в зависимости от комбинации сигналов на настроечных входах30 ТТип реализуе- Комбинации сигналовмой функции на настроечных входах 2 3 4 5 0 0 0 0 0 0 1 010 1 О 1 1 1 1 0 0 0 0 О 1 0 х,х х,х 0 45 0 0 х х 1Тип реализуемой функции Комбинации сигналовна настроечных входах 0 1х чхг 1 0 1 0 11 1 0 хУх ххЧх х 1 1 1 х,х В режиме контроля, если сигнал И, = 1,и на настроечные и информационные входы 2-7 соответственно подать сигналы (011111) или (100000), то при правильном функционировании модуля на...
Многофункциональный логический модуль
Номер патента: 1256012
Опубликовано: 07.09.1986
Авторы: Авгуль, Бенкевич, Криницкий, Мищенко, Татур
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...7.Многофункциональный логический 5 модуль работает следующим образом.На настроечные входы 3 и 4 подаются настроечные сигналы У и Б соот 1 2ветственно, на информационные входы 1и 2 - двоичные переменные Х и Х 1 О2соответственно. При этом на выходах 10, - 13 модуля реализуются логические функции, определяемые наборомсигналов Б, и Б 2 (см. таблицу). Реализуемые логические функции на выходах 10 1 1 12 13 Х Х Х ЧХ ХЧХ ХЧХ 1 Х Х,Х Х Х О Х,ХО+ Х 2ХЧХ 1 ХОХ Х,Х 2 Таким образом, предлагаемый логический модуль реализует все логические функции двух переменных при простой настройке. 35Применение предлагаемого модуля при построении цифровых устройств позволяет упростить их конструкцию, повысить быстродействие и надежность, что,приводит к...
Универсальный логический модуль
Номер патента: 1252770
Опубликовано: 23.08.1986
Авторы: Авгуль, Бенкевич, Макареня, Мищенко
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...На информационные входы 1 и 2 подаются двоичные коды обрабатываемой информации Х 1 и Х 2 соответственно-, а на настроечный вход 7 - управляющий сигнал 11 7=0. На выходе 16 реализуется логическая функция двух переменных в соответствии с алгоритмом настройки (таб лица).1252 770 з11 11Режим Сумматор . На информационные входы 1 и 2 подаются дноичныекоды обрабатываемой информации Х 1 иХ 2 соответственно,на настроечныйвход 7 - управляющий сигнал 11 7=1, 5Значение сигнала переноса из предыдущего разряда Р подается на настроечные входы ч и 3, на настроечный вход5 подается сигнал 11 5=1, а на настроечный вход 6 - сигнал 11 6=1. При 0этом на выходе 16 формируется сигналсуммы Я=Р О+ Х 1 0 Х 2, а на выходе 15 -сигнал переноса в следующий...
Универсальный логический модуль
Номер патента: 1251064
Опубликовано: 15.08.1986
Авторы: Авгуль, Бенкевич, Криницкий, Мищенко, Терешко
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...3 О Векторы настройки 0 и Б находятся из следующей таблицы. Б /О ,Г (х ,х )/р Гх ,х )1251064 Продолжение таблицы о 1 х1 х,х х х,0 хх 2 П р и м е р. Найти вектор настройки модупя на функцию трех переменных Г(Гх,) с номером И=91.Двоичный номер искомой функции И=01011011 . Представим Г(хх ) в виде выражения (2), тогда Б = Н, = 0101оТаким образом,находим ц 0), Тогда ц = 1 ц 1 ф О, ц = О, Формула изобретения Универсальный логический модуль, содержащий элементы И, первый и второй информационные входы модуля соединены с первым и вторым входами первого элемента И, третий вход которого является первым настроечным входом модуля, первый вход второго элемента И соединен с первым информационным входом модуля, а второй вход является вторым...
Устройство для динамического распределения памяти
Номер патента: 1243031
Опубликовано: 07.07.1986
Авторы: Авгуль, Буйнов, Непомнящий
МПК: G11C 8/16
Метки: динамического, памяти, распределения
...блока памяти).В этом режиме на вход 8 устройствапоступает командаЗапрос", а навход 11 - сигнал "Объем", представляюцдй двоичный код количества запрашиваемых слов гамяти, По команде 13 ап -рос" блок 1 выдает на первый входФормирователя 2 серию управляющихсигналов. На второй вход формирователя 2 поступает сигнал с выхода пре -образователя 6, который определяет номер уровня, а следовательно,и нсмер регистра накопителя 3, гдедолжен производиться поиск свободного блока памяти. С выхода формирователя 2 на первый вход накопителя 3поступают управляющие сигналы, которые обеспечиваюг выполнение следующих операций:поиск первого свободного блокапамяти, (а значит, первого триггера,находящегося в состоянии О ) на запрашиваемом уровне;отметка...
Универсальный логический модуль
Номер патента: 1242930
Опубликовано: 07.07.1986
Авторы: Авгуль, Криницкий, Мищенко, Татур, Терешко
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...номеруиз таблицы векторов настроек Б,компоненты которых являются сигналаминастройки модуля, Связь между компо лентами .вектора Б = (ББ Б )и векторов Б;., д = 1,4 устанавливается соотношениями (2).П р и м е р. Найти настройки модуля на функцию четырех переменных ).(хх ) двоичный номер которой равен Б = 1011011000110101. Находят сначала номера функций Ф (х х ).с Ьф - 1,4 по описанной выше методике. Г (х, х ) = х(х , х )l 55номера функций Ч и х И=10110110г ч,ФИ р0010101(2)2,11,14,1,26, 1 1. откуда сигналы соответствии сЦ =О, 1.11 = 1, 1 Из таблицы находим вектора настроформула изобретения Универсальный логический модуль, содержащий элементы И, первые входы первого, второго и третьего элементов И являются первым, нторым и третьим...
Программируемый логический модуль
Номер патента: 1233274
Опубликовано: 23.05.1986
Авторы: Авгуль, Изотов, Мищенко, Пархоменко, Смирнов
МПК: H03K 19/094
Метки: логический, модуль, программируемый
...13, 14и 36 образуют седьмой элемент И 91,транзисторы 16, 22, 23, 37, 38., 57и 58 образуют первый элемент РАВНОЗНАЧНОСТЬ 92, транзисторы 7, 8, 24,39, 40, 61 и 68 образуют второй элемент РАВНОЗНАЧНОСТЬ 93, транзисторы9, 10, 25, 4 1, 42, 48 и 69 образуюттретий элемент РАВНОЗНАЧНОСТЬ 94,транзисторы 11, 12 26, 43, 44, 65и 67 образуют четвертый элемент РАВНОЗНАЧНОСТЬ 95, транзисторы 15, 20,21, 45, 46, 59 и 60 образуют пятыйэлемент РАВНОЗНАЧНОСТЬ 96, транзисторы 47, 48, 51, 52, 55, 64 и 66 образуют шестой элемент РАВНОЗНАЧНОСТЬ97, транзисторы 49, 50, 53, 54, 56,62 и 69 образуют седьмой элементРАВНОЗНАЧНОСТЬ 98.Программируемый логический модуль функционирует следующим образом,На управляющие входы модуля 13,78, 79, 74, 80, 75, 81 и 76...
Одноразрядный четверичный сумматор-вычитатель
Номер патента: 1229756
Опубликовано: 07.05.1986
Авторы: Авгуль, Костеневич, Макареня, Мищенко
МПК: G06F 7/50
Метки: одноразрядный, сумматор-вычитатель, четверичный
...х разряды З 0 четверичной цифры первого операнда, на входы 3 и 4 - прямой код старшего хз и младшего х разрядов четверичной цифры второго операнда, на вход 5 - сигнал х переноса-заема из пре 35 дыщущего четверичного разряда, на вход 6 - сигнал управления и е 0,1 .Для выполнения операции сложения четверичньгх чисел сигнал управления должен быть равен логической единице, операция вычитания реализуется при О =О.На выходе 15 реализуется булева функцияЕ. = (Х,ЕО,й(,ОО,Х,К(Х,УЦй(Х соответствующая формированию переноса (при О =1) или заема (при 0 =0) в следующий четверичный разряд. Формула изобретения Одноразрядный четверичный сумматор-вычитатель, содержащий четыре элемента РАВНОЗНАЧНОСТЬ, первый вход первого элемента РАВНОЗНАЧНОСТЬ...
Универсальный логический модуль
Номер патента: 1218375
Опубликовано: 15.03.1986
Авторы: Авгуль, Бенкевич, Козюминский, Мищенко
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...настройки модуля на реализациюконкретной булевой функции, на информационные входы-логические переменные реализуемой логической функции. Сигналы настройки принадлежатмножеству0,1. Полученное значение булевой функции снимается с выхода элемента сложения по модулю двХХз 1,1,1,1,1) 1, 1, 1, 0) 1,1,0,1), 1,0,0,1),Тираж 673 Подписное НИИНИ Заказ 1132 нлиал ППП "Патент", г, Ужгород, ул. Проектная, 4 О .ц -цз=Отметим, что элементы И 1-7 могут быть заменены соответственно элементами РАВНОЗНАЧНОСТЬ с одним дополнительным входом, на который в режиме функционирования подается сигнал логической " 1", а в режиме контроля эти входы используются для целей диагностирования, В этом случае будет возможно локализовать константные неисправности с...
Универсальный логический модуль
Номер патента: 1216778
Опубликовано: 07.03.1986
Авторы: Авгуль, Бенкевич, Костеневич, Мищенко
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...второгоэлемента 42 сложения по модулю два,(г +1=4)-й вход которого соединен свыходом элемента 35, а выход 21 является выходом модуля.Модуль работает следующим образом.На информационные входы 17-20 подаются логические переменные х ,хсоответственно, а на настроечные входы 1-16 - сигналы настройки 11 -1116 167781соответственно, которые определяютреализуемую модулем логическую функцию =Г(х, х), значение которойснимается с выхода 21 модуля. Сигналы настройки 11;Е.О, Ц, 3.=1,16,Рассмотрим алгоритм настройки.Отметим, что(х,х ) = 1(хз х )ехС(хз,х )Ох 1Р(Х 5 эхй)ЯХ 1 Х 1 (Х 3 вх 4)10 где Е, , - фуйкции, которые получаются на выходе элементов 35-38 сложения помодулю два соответственно,15 Нетрудно заметить, чтоъ ) 1 ьО ъ 1+-1 3 1 +3...
Универсальный логический модуль
Номер патента: 1213537
Опубликовано: 23.02.1986
Авторы: Авгуль, Бенкевич, Макареня, Мищенко
МПК: H03K 19/00
Метки: логический, модуль, универсальный
...шина 1 подключена к первым входам первого и второго элементов И-НЕ 7 и 10, вторая информационная шина 2 подключена к вторым входам первого элемента И-НЕ 7 и второго элемента 9 РАВНОЗНАЧНОСТЬ, первая шина 3 настройки подключена к второму входу второго элемента И-НЕ 1 О, вторая шина 4 настройки подключена к третьему 213537входу первого элемента И-НЕ 7, выходы элементов И-НЕ 7 и 10 подключенык входам первого элемента РАВНОЗНАЧНОСТЬ 8, инверсный выход которого подключен к первому входу второго элемента РАВНОЗНАЧНОСТЬ 9, прямые и инверсные выходы элементовРАВНОЗНАЧНОСТЬ 8 и 9 соединены с выходными шинами 5,6,11 и 12.О Между шинами 13 и 14 питаниявключены цепочки МОП-транзисторов,образующие первый 7 и второй 1 Оэлементы И-НЕ...
Универсальная логическая ячейка
Номер патента: 1208549
Опубликовано: 30.01.1986
Авторы: Авгуль, Бенкевич, Мищенко, Смирнов
МПК: G06F 7/00
Метки: логическая, универсальная, ячейка
...РАВНОЗНАЧНОСТЬ,второй вход которого соединен с вторым информационным входом ячейкипрямой и инверсный выходы второгоэлемента РАВНОЗНАЧНОСТЬ соединены стретьим и четвертым выходами ячейкисоответственно.1208549 аИзобретение относится к вычисли- Универсальная логическая ячейка тельной технике и автоматике и пред- функционирует следующим образом. назначено для реализации всех логи- На информационные входы 1 и 2 по ческих Функций двух переменных. даются двоичные коды обрабатываемойЦель изобретения - упрощение 5 информации. Одновременно на настро" устройства ечные входы 3 и 4 подается в соотНа чертеже представлена схема; ветствии с алгоритмом настройки универсальной логической ячейки. см. таблицу) набор управляющих сигЯчейка содержит...
Адаптивное вычислительное устройство
Номер патента: 1187170
Опубликовано: 23.10.1985
Авторы: Авгуль, Макареня, Мищенко, Окулович
МПК: G06F 11/18, H05K 10/00
Метки: адаптивное, вычислительное
...соответственно с управляющими входами триггеров 13-15. Прямые выходы триггеров 13-15 соответственно 22-24 являются и выходами счетчика 5 и соединены соответственно со вторыми входами элементов 3.С приходом на вход 11 единичного импульса в момент установки в исход- ное состояние на выходах 22-24 устанавливается последовательность сигналов 110, тем самым подаются на блок 2 сравнения сигналы первого и второго арифметических блоков. В дальнейшем при приходе сигнала на вход 12 от прямого выхода блока 2 сравнения на выходе элемента И 16 появляется единичный сигнал, на выходе элемента И 17 - нулевой сигнал, на выходе элемента И 18 - нулевой сигнал. Это приводит к Формированию на выходе элемента ИЛИ 19 нулевого сигнала, который не...
Устройство для ввода растворов в хроматографическую колонку
Номер патента: 1176238
Опубликовано: 30.08.1985
Авторы: Авгуль, Горячева, Кравченко, Купцевич, Ларионов, Нахапетян, Полтавов, Потерянко, Пронин, Соседов, Стальная, Филимонов
МПК: G01N 30/20
Метки: ввода, колонку, растворов, хроматографическую
...сорбента поступает заданный объем элюента, достаточный для завершения процесса хроматографического разделения смеси.Заданный объем элюента, поступающий через запорный клапан 5 по трубопроводу 6 и трубке ввода проб 3 необходимо заранее оптимизировать по максимальной эффективности разделения, которая достигается при таком объеме порции элюента подаваемой по трубке 3, который обеспечивает максимальное приближение формы зоны сорбции к цилиндрической в конце5 30 15 20 25 30 35 40 50 55 внедрения струи элюента в первона"чально конусообразную зону сорбцииразделяемой смеси. Трансформированная в цилиндрическую форму зонасорбции может выйти за пределыпервоначального конуса, показанногоштриховой линией на фиг. 1, поэтомунижний край дополнительной...
Устройство для вычисления функции
Номер патента: 1166102
Опубликовано: 07.07.1985
Авторы: Авгуль, Витер, Макареня, Мищенко, Пархоменко, Смирнов
МПК: G06F 7/544
Метки: вычисления, функции
...И, входом второго элемента задержки, управляющим входом сумматоравычитателя и входом разрешения блока синхронизации, вход останова которого соединен с выходом пятого элемента И и вторым управляющим входом шестого коммутатора, выходы третьего и четвертого элементов И соединеьы с входами соответственно суммирования и вычитания реверсивного счетчика. На фиг. 1 дана блок-схема устйройства, на фиг. 2 - вариант конструкции блока анализа,Устройство содержит входы 1 и 2 аргумента, входы 3 и 4 управления коммутатора 5, квадратор 6, выходы 7 коммутатора и 8 квадратора, входы 9,и 39, выходы 40 и 41 схемы сравненияс нулем, схему 42 сравнения, входы43-46 блока 47 извлечения квадратного корня и блока 48 анализа, вход49. группы элементов И,...
Универсальный логический модуль
Номер патента: 1161938
Опубликовано: 15.06.1985
Авторы: Авгуль, Герцев, Мищенко, Терешко
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...увеличи. вает общую сложность устройства иуменьшает быстродействие.Наиболее близким к данному изобретению является универсальный логический модуль, реализующий все булевые функции двух переменных и содержащий четыре элемента И на три входадва элемента НЕ и элемент ИЛИ на четыре входа 23,Недостатком такого модуля является большая сложность, которая почислу входов логических элементовравна 18.Цель изобретения - упрощение моду.ля.30Поставленная цель достигаетсятЕм, что в универсальный логическиймодуль, содержащий элементы И, причем первый информационный вход соединен с первыми входами первого и 35второго элементов И, вторые входыкоторых соединены с первым и вторымнастроечными входами модуля соответственно, второй информационной входмодуля...
Одноразрядный четверичный сумматор
Номер патента: 1160400
Опубликовано: 07.06.1985
Авторы: Авгуль, Макареня, Мищенко, Терешко
МПК: G06F 7/50
Метки: одноразрядный, сумматор, четверичный
...входом третьегоэлемента РАВНОЗНАЧНОСТЬ, второй входкоторого является входом старшегоразряда первого операнда и соединенс вторым входом первого элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА и первымвходом четвертого элемента РАКНОЗНАЧНОСТЬ, третий вход является входомстаршего разряда второго операнда исоединен с третьим входом первогоэлемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА; авыход - с вторым входом четвертогоэлемента РАВНОЗНАЧНОСТЬ, выход которого является выходом переноса сумматора.12- Х ОХц Х 5 аказ 3779/46 Подаисиое аж ШП 1 мПа,еит) 1Изобретен е относится к вычислительной технике и может быть исполь-. зовано ири построении быстродействующих устройств обработки цифровой информации.Целью изобретения является упрощение одноразрядного четверичного...
Арифметико-логический модуль
Номер патента: 1160395
Опубликовано: 07.06.1985
Авторы: Авгуль, Герцев, Мищенко, Пархоменко, Терешко
МПК: G06F 7/38
Метки: арифметико-логический, модуль
...первОго элемента равнозначности соединен с первым входом четвертого элемента равноэначО ности, второй вход которого соединен с четвертым входом модуля, выход пятого элемента равнозначности является вторым выходом модуля, третий вход модуля соединен с третьим входом пер-"5 вого элемента равнозначности, первый вход модуля соединен с вторым входом второго элемента равнозначности, выход. которого соединен с вторым входом третьего элемента равнозначности,вы О ход которого соединен с вторым входом четвертого элемента равнозначности.На чертеже представлена схема предлагаемого модуля. 55Модуль содержит логические элементы 1 - 5 равнозначности, входы 6 - 9, выход 10 арифметических операций и 395 2выход 11 переноса (заема) и результата...
Устройство для моделирования приоритетных систем массового обслуживания
Номер патента: 1142843
Опубликовано: 28.02.1985
Авторы: Авгуль, Герцев, Лазаревич, Мищенко, Неффа
Метки: массового, моделирования, обслуживания, приоритетных, систем
...15соединен с управляющим входом эдемента запрета канала обслуживания заявок низкого приоритета и третьнмн входами элементов И тре.тьей группы коммутатора своего канала обслуживания, выход элемента ИЛИ блока фор.мирования заявок канала обслуживания заявокнизкого приоритета подключен к информаци-.онному входу элемента запрета, выход которогосоединен с третьими входамн элементов Итретьей .группы коммугатора.своего канала об- дслуживания, выход второго элемента ИЛИ в .,каждом канале обслуживания соединен.с входомсчетчика обслуженных заявок, К.й элемент Ипервой и второй групп коммутатора имеет Квходов, причем К.й. из ннх инверсный, едннич.ный выход триггера К.го блока обслуживания30заявок канала обслуживания заявок высокогоприоритета соединен...
Универсальный логический модуль
Номер патента: 1137457
Опубликовано: 30.01.1985
Авторы: Авгуль, Макареня, Мищенко, Окулович
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...одуль готов к 50 входы мультиплексора поданы сигналы У 1,= 1,2 "(ф, соответствуюна на следую- щие функции Г (х х), На управю функ- ляющие входы мультиплексора 5 посх ) мож- тупают младшие и-ш аргументОв функ 55 ции Г (х , х,), а на вход схемых) сравнения - старшие ш разрядов. Если все х 1,= О, к = 1, ш, то на выходе 6 схемы 2 сравнения появится и т.д.После анесения настройк в регистр сдв га 4 код работе. Работа модуля основа3 11 дов. Выход 14 регистра 4 является выходом старшего нулевого разряда, а вход записи 19 - входом младшего (2"- 1)-го разряда. Группа выходов 13 регистра 4 содержит выходы Ъ-е2 разрядов, а именно: выходы разрядов с номерами( -1). 2 в (1 1 2"ц ), (1)Для настройки модуля на реализацию некоторой нулевой...