Универсальный логический модуль
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
,121353 19 0 ПИСАНИЕ ИЗОБРЕТЕНИЯ Н АВТОРСКО ВИД СТВ 6/24-21Авгу еня етьльство СССР К 19/00, 1980 ЛОГИЧЕСКИЙ МО 54) УНИВЕРСАЛЬНЫЙДУЛЬ(57) Иэоб сной техн реализации двух пере повышение рение обл тение относ е и предназ тся к ачено ких фу зобрет дуля и нения. импу лявсех логиче енных. Цель надежности м сти его прим кцииния расшиЭто ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ ИОТНРЫТИЙ достигается тем, что модуль имеетминимальное количество настроечныхвходов. Это определяет простотунастройки и реализации блоков управления. Модуль содержит информационные шины 1 и 2, шины настройки3 и 4, выходные шины 5 и 6, трехвходовый логический элемент (ЛЭ) И-НЕ 7В него дополнительно введены двадвухвходовых элемента РАВНОЗНАЧНОСТ8 и 9 и двухвходовой ЛЭ И-НЕ 10.Первый и второй ЛЭ И-НЕ образованытранзисторами 15 - 18 и 19 " 21 соответственно, элементы 8 и 9 - транзисторами 22-26 и 27-31 соответственно, Выходными шинами являютсяшины 11 и 12. 1 ил,Значения сигналов на входах настройки1 12 5 6 3 4 Х 2 Х 2 О О 0 Х 1/Х 2 Х 1 ф Х 2 Х 2-еХ 1 Х 2 6 Х 1 О 0 Х 1 Х 1 Х 1 О+Х 2 Х 1Х 2 Х 1-Х 2 Х 1 ЬХ 2 Х 1 Ч Х 2 Х 1 4 Х 21Изобретение относится к импульс" ной технике и предназначено для реализации всех логических функций двух переменных.Цель изобретения - повышение надежности и расширение области применения.Поставленная цель достигается тем, что модуль имеет минимальное число настроечных входов, что опре. деляет простоту его настройки и реализации блоков управления при построении на его основе автоматов с памятью.Кроме того, .модуль обладает более широкими схемотехническими возможностями, так как имеет четыре выхода, на каждом из которых реализуются различные логические функции, Это значительно упрощает реализацию на его основе многовыходных адаптивных вычислительных и управляющих структур.Йа чертеже представлена электрическая принципиальная схема универсального логического модуля.Универсальный логический модуль содержит первую 1 и вторую 2 информационные шины, первую 3 и вторую 4 шины настройки, первую 5 и вторую 6 выходные шины, первый трехвходовый элемент И-НЕ 7, два двухвходовых элемента 8 и 9. РАВНОЗНАЧНОСТЬ, второй двухвходовый элемент И-НЕ 10, первая информационная шина 1 подключена к первым входам первого и второго элементов И-НЕ 7 и 10, вторая информационная шина 2 подключена к вторым входам первого элемента И-НЕ 7 и второго элемента 9 РАВНОЗНАЧНОСТЬ, первая шина 3 настройки подключена к второму входу второго элемента И-НЕ 1 О, вторая шина 4 настройки подключена к третьему 213537входу первого элемента И-НЕ 7, выходы элементов И-НЕ 7 и 10 подключенык входам первого элемента РАВНОЗНАЧНОСТЬ 8, инверсный выход которого подключен к первому входу второго элемента РАВНОЗНАЧНОСТЬ 9, прямые и инверсные выходы элементовРАВНОЗНАЧНОСТЬ 8 и 9 соединены с выходными шинами 5,6,11 и 12.О Между шинами 13 и 14 питаниявключены цепочки МОП-транзисторов,образующие первый 7 и второй 1 Оэлементы И-НЕ (транзисторы 15 - 18,19 - 21 соответственно) и первый 8и второй 9 элементы РАВНОЗНАЧНОСТЬ8 и 9 (транзисторы 22 - 26, 27 - 31соответственно).Первый элемент И-НЕ выполнен изтрех переключательных 15 - 17 и одномнагруэочном 18 транзисторах, второйэлемент И-НЕ 10 выполнен нэ двухпереключательных 19 и 20 и нагрузочном 21 транзисторах. Первый 8(второй 9) элемент РАВНОЗНАЧНОСТЬсостоит из последовательно включенного нагрузочного транзистора 28 идвух параллельно включенных ветвей,каждая состоит из последовательновключенных переключательного и второго нагрузочного транзисторов (соответственно 23,26,28 и 3 для одной ветви и 24,25,29 и 30 для другойветви).Устройство работает следующим образом,35На информационные шины 1 и 2 поступают входные переменные Х 1 и Х 2соответственно. Одновременно нашины 3 и 4 настройки подаются сигналы настройки И 1 и И 2 соответственно. При этом на выходных шинах 5,6,11 и 2 устройства реализуются логические фукции в соответствии с приведенной таблицей. Функции, реализуемые на выходах1213531 Составитель А. КабановРедактор ОГоловач Техреду.Кастелевич КорректорТ. Колб Закаэ 786/61 Тираж 813 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Универсальный логический модуль, содержащий первую и вторую информационные шины, первую и вторую шины настройки, первую и вторую выходные шины, первый элемент И-НЕ, первый вход которого соединен с первой ин-. формационной шиной, а третий в . с второй настроечной шиной, о т л и - ч а ю щ и й с я тем, что, с целью расширения области применения и повыпения надежности, в него введены два элемента РАВНОЗНАЧНОСТЬ и второй элемент И-НЕ, причем первая информа-,4ционная шина подключена к второмувходу второго элемента И-НЕ, втораяинформационная шина подключена к вторым входам первого элемента И-НЕ ивторого элемента РАВНОЗНАЧНОСТЬ, первая настроечная шина подключена квторому входу второго элемента И-НЕ,выходы элементов И-НЕ подключены квходам первого элемента РАВНОЗНАЧ НОСТЬ, инверсный выход которого подключен к первому входу второго элемента РАВНОЗНАЧНОСТЬ, прямые и инверсные выходы элементов РАВНОЗНАЧНОСТЬ соединены с выходными шина ми.
СмотретьЗаявка
3770156, 23.07.1984
МИНСКОЕ ВЫСШЕЕ ИНЖЕНЕРНОЕ ЗЕНИТНОЕ РАКЕТНОЕ УЧИЛИЩЕ ПВО
БЕНКЕВИЧ ВИКТОР ИОСИФОВИЧ, АВГУЛЬ ЛЕОНИД БОЛЕСЛАВОВИЧ, МИЩЕНКО ВАЛЕНТИН АЛЕКСАНДРОВИЧ, МАКАРЕНЯ СЕРГЕЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: H03K 19/00
Метки: логический, модуль, универсальный
Опубликовано: 23.02.1986
Код ссылки
<a href="https://patents.su/3-1213537-universalnyjj-logicheskijj-modul.html" target="_blank" rel="follow" title="База патентов СССР">Универсальный логический модуль</a>
Предыдущий патент: Электронный коммутатор переменных сигналов
Следующий патент: Мажоритарный элемент
Случайный патент: Травитель