Авгуль
Мультиплексор
Номер патента: 1467552
Опубликовано: 23.03.1989
Авторы: Авгуль, Мищенко, Супрун
МПК: G06F 7/00
Метки: мультиплексор
...логического модуля на информационные входы20-27 мультиплексора подается векторзначений (таблица истинности), 7 = =у, у у) реализуемой логической функции трех переменных 2=К" (х х , х), двоичные аргументы которой х х, х также поступаютна управляющие входы 17-19 соответственно, На выходе 28 сигнал Г совпадает со значением на данном наборезначений переменных х х, хз.П р и м е р. Определим сигналы на информационных входах мультиплексора при реализации логической функции 2 (х, х х) =х Чх хз. Векторее значений 7 имеет вид 7 = (1,0,0,. О, 1, 1, 1, 1) . В таком случае сигнал логического нуля должен быть подан на второй 21, третий 22 и четвертый 23 информационные входы мультиплексора, а сигнал логической единицы - на первый 20,...
Тестопригодное логическое устройство
Номер патента: 1451695
Опубликовано: 15.01.1989
Авторы: Авгуль, Белоус, Изотов, Мищенко, Панчиков, Сухопаров, Татур, Шкроб
МПК: G06F 11/25
Метки: логическое, тестопригодное
...риализуемой функции, независимо от числалогических элементов и числа уровней. Состав проверяющего теста соответствует тесту, приведенному втабл. 1.Доказательство утверждения аналогичное описанному выше.Поскольку описание логики работылюбого устройства в совершеннойдизъюнктивной или коньюнктивной нормальной форме является универсальным, то предлагаемая тестопригоднаяструктура может выполнять произвольную булеву функцию, при этом проС - Ъверяющий тест всегда является постоянным,Для общего случая устройства, показанного на фиг, 2, при реализациифункции конъюнкции от и-переменныхвыбираются элементы многоуровневойдревовидной структуры РАВНОЗНАЧНОСТЬ,а сигналы управления 13Ц,П равны 1., Тогда каждый элементсхемы выполняет функцию...
Устройство для обращения матриц и решения систем линейных уравнений
Номер патента: 1444820
Опубликовано: 15.12.1988
Авторы: Авгуль, Подрубный, Седухин, Семашко, Якуш
МПК: G06F 17/11, G06F 17/16
Метки: линейных, матриц, обращения, решения, систем, уравнений
...2девятом, десятом и одиннадцатом тактах (фиг.1). з144 и дополнительный разряд 1, на вход21 - элемент а, и дополнительный разряд О (фиг,1), В ОБ 2 и в регистр 8 записывается элемент а, , триггер 1 находится в единичном состоянии, триггер 12 устанавливается в единичное состояние, на выходе узла деле-.И ния формируется значение а1 эа,Э /а которое подается на выход 17 (фиг,2 и 4), В ОБ 2 2, в регистр 21 записывается элемент а , триггер 26 устанавливается в единичное состояние, в регистр 23 записывается элемент а) , триггер 28 находится в нулевом состоянии, на выходе умножи" теля 24 Формируется значение а 1,2ка г, которое поступает на вход вычи"ьфтателя 25, на второй вход которого подается элемент а , на выходе вычитателя 25 Формируется...
Устройство для полиномиального разложения симметрических булевых функций
Номер патента: 1444743
Опубликовано: 15.12.1988
Авторы: Авгуль, Супрун
Метки: булевых, полиномиального, разложения, симметрических, функций
...разложений.На чертеже изображена схема предлагаемого устройства для полиномиального разложения симметрических булевых функций при п = 7. 15Устройство содержит двадцать восемь элементов СЛОЖЕНИЕ ПО МОДУВО 21-28, восемь входов 29-36 устройствавосемь выходов 37-44 первой группы,восемь выходов 45-52 второй группы. 20Симметрическая булевая функция(с,б,ф,) Р = Р(хх) может быть представлена двоичным вектором 7(Р)=( Т, где Р; - значение Р нанаборе (любом) и двоичных переменных с х единицами (1=0;,и) .Пусть Р(Г) и Я(Р) - монотонно поляризованные полиномы с,б.ф. Р, причем панином Р(Р) поляризован по переменным х,х положительно, а поликом Я(Р) - отрицательно, В общемслучае полиномы Р(Р) и Я(Р) для с.б.фможно записать следующим образом:3...
Устройство для вычисления систем логических функций
Номер патента: 1441382
Опубликовано: 30.11.1988
Авторы: Авгуль, Мищенко, Поясков, Супрун
МПК: G06F 7/00
Метки: вычисления, логических, систем, функций
...открытий113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4 144138С целью уменьшения аппаратурныхзатрат кортежи управления Ча(Я = 1,Ф1. гКц), содержащие не более 1 в единич 5ных компонент Ч = 1; 1 = 1, Ь, целесообразно формировать с помощью элементов ИЛИ и, наоборот, если в кортежах Чэ нулевых компонент,меньшеединичных компонент, кортежи целесооб.10разно формировать с помощью элементов ИЛИ-НЕ,Ф.Кроме того, возможны также два кортежа управления, все .компоненты которых равны логичесяой "1",. либо все ,15компоненты равны логическому "О".Эти кортежи формируются с помощьюсоответственно генераторов логической"1" и логического "О" (не показаны).Таким образом, из общего числа...
Преобразователь формы представления логических функций
Номер патента: 1441381
Опубликовано: 30.11.1988
Авторы: Авгуль, Мищенко, Супрун
Метки: логических, представления, формы, функций
...алгоритмом К-й ярус (К = 1, 2.и)элементов СЛОЖЕНИЕ ПО МОДУЛЮ ДВА иИ-ИЛИ преобразует вектор М, в вектор Ы, причем работа элементовИ-ИЛИ К-го яруса описывается выражением (1), а работа элементов СЛОЖЕНИЕПО МОДУЛЮ ДВА К-го яруса - выражением (2),Преобразователь работает следующимобразом.На 1-й информацИонный вход Ц-йинформационный вход (1 = 1, 2,и2 ) подается значение Сд;, преобразуемой логической функции ГГ(х,х, , х) на (1-1)-м наборе переменных х , хг, , х (фактическина информационные входы преобразователя поступают коэффициенты соверРО(Г) =а,О+ а,х, 9 агхрах х9 а 4 Х 1 Е Б 6 С б Бг 6 бг14413 3щенной д,н,ф, функции Р). Иа 3.-й настроечный вход ( = 1, 2, , и) подается -я компонента 5, вектора поляризации б = (б Б , , Й ) На выходах...
Устройство для полиномиального разложения логических функций
Номер патента: 1441380
Опубликовано: 30.11.1988
Авторы: Авгуль, Мищенко, Супрун
Метки: логических, полиномиального, разложения, функций
...= 1 Эх х О+х, Юх,х О+Юхх хУстройство реализует следующийалгоритм конъюнктивно-полиномиаль-.ного разложения логических функций.Исходным для нахождения .давичныхномеров Функций Ч 1(х к+ ,., х),1 = 1, , 2 (выражение (1) )является вектор значений раэлагаемой44138 О логической Функции Г(х, , х):ф б 61 р ,ууу у 1) у у у у еу у ). Далее формируется последователь -4 - еность векторов ,., И %=1,, и), 5 компоненты которых вычисляются согласно следующим рекуррентным соотношениям:).2 ю+ у 2 и10 15 20 Формула25 Устройство для полиномиальногоразложения логических функций, содержащее п групп элементов. СЛОЖЕНИЕ ПОМОДУЛИ ДВА по 2 элементов в каждой (и - количество двоичных переменных разлагаемой логической Функции), о т л и ч а ю щ е е с я...
Преобразователь формы представления логических функций
Номер патента: 1441379
Опубликовано: 30.11.1988
Авторы: Авгуль, Супрун
Метки: логических, представления, формы, функций
...поляризованного дизъюнктивно-полиномиального разложения(Х 1 х УХ ) ф (ХЗЧ Ы 1)8 (Х 1 ЧО 32) Э 6(Х 2 ЧХ 3 Ч Ы)Э(Х 1 Ч Сд 4)Ю( Х 1 ЧХ ЧУ) ф э( хчы)ю(х,чх чхча 1),где ь 60,1 и )07.Прй П 1=12=0 на выходах 11,,11 реализуются коэффициенты соответственно , г,отрицательно поляризованного дизъюнктивно-полиномиального разложения2(х 1,х 2,х )= ю(харч ,)6(Х 2 ч 2) ф 9(Х 2 ЧХЧ 5)ф(хз Ч )8(х 1 ЧХ 2 ЧУ ) 6 Ю(Х Ч Х 2 Ч )Э(Х 1 ЧХЧХ 5 Ч )ф 1) эгде 1" 60, и =07В качестве примера в таблице представлены значения коэффициентов Ы Ы, поликомиальных разложений логической Функции Г(х ,х 2,х 9)=х,харч чх 2 х 5 для четырех возможных комбинаций сигналов 11 и Б 2 на настроечных входах преобразователя,Как следует из таблицыГ(хх 2,Х)=х,х,чх х =х О+х 2...
Устройство для вычисления симметрических булевых функций
Номер патента: 1432500
Опубликовано: 23.10.1988
Авторы: Авгуль, Супрун
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...симметрических булевых функций содержащее три элемента НЕ, вход -го (х=1,2,3) из которых соединен с -м информационным входом устройства, о т л и ч аО ю щ е е с я тем, что, с целью упрощения за счет уменьшения числа внешних входов, оно содержит тринадцать элементов ИЛИ-НЕ, первый вход первого из которых соединен с первым настроечным входом устройства, второй настроечньгй вход которого соединен с первым входом второго и первым входом третьего элементов ИЛИ-НЕ, третий настроечный вход соединен с первым входом четвертого и первым входом пятого элементов ИЛИ-НЕ, четвертый настроечный вход соединен с первым входом шестого элемента ИЛИ-НЕ, второй вход которого соединен с вторым входом второго и вторым входом четвертого элементов ИЛИ-НЕ и...
Устройство для вычисления систем логических функций
Номер патента: 1432499
Опубликовано: 23.10.1988
Авторы: Авгуль, Мищенко, Супрун, Якуш
МПК: G06F 7/00
Метки: вычисления, логических, систем, функций
...1) где= 1 2,и-Б = 1, 2, , 2 . При этом г-евыходы второго дешифратора 2, длякоторых р,. = у,. , объединяютсяна входе одного из элементов ИЛИ -йгруппы 4;, выход которого подключается к первому входу -го элементаСЛОЖЕНИЕ ПО МОДУЛЮ 2 бх второй входкоторого подключен к выходу 1-го коммутатора 5, а выход соединяется сФ1-м выходом 9 устройства, на котором и реализуется заданная логическая.функция Е;(х , х ,., хп)Работу предлагаемого устройства рассматривают на примере реализации трех логических функций памяти переменных (табл. 1).Разлагают функции К;(х т х х х, х), гдето=1 2, 3, по 1 с= переменным х и х (табл. 2):т(х х хп хт х) =х хп ср ч Ч хх сР. Ч х,. х ср, ЧххитрРассматривают, например, реализации функции Г(х, х, х х 4, х).Иэ табл. 2...
Устройство для матричных операций
Номер патента: 1429127
Опубликовано: 07.10.1988
Авторы: Авгуль, Ленев, Седухин, Якуш
МПК: G06F 17/16
...ленточной (и кп) - матрицы А, Ы в элементы плотной (и кп)-матрицы. На входы 1 и 3 одновременно с элементами С, и Ьт подаются дополнительные единичные разряды (фиг,1)На нулевом такте на входы 1 2 и 3 подаются соответственно элементы С, 1; а,н и Ь, 1. На выходе сумматора 19 в операционном блоке 5оформируется значение = См + а 1 ЬиНа первом такте на входы 1 и 1подаются соответственно значения4С 1, 1 и С1, на входы 2 2 и2 - соответственно элементы а,д3 .142а аас и, ауыае Р на ВхОДы 3 и З соответственно элементы Ь, , 1 и Ььл рВ операционном блоке 5 л элемент а,записывается в регистр 13, на выходе,сумматора 19 формируется значениеГл) (оС 1, = Сл + ал Ьл . В операционномблоке 5 в регистр 10 записывается значение Сл, в регистр 12 - элемент...
Четырехвходовый одноразрядный сумматор
Номер патента: 1429108
Опубликовано: 07.10.1988
Авторы: Авгуль, Супрун
МПК: G06F 7/50
Метки: одноразрядный, сумматор, четырехвходовый
...15 ,младиего переносов соответственно,Сумматор работает следувщим обра-зом.На входы 9-12 подавтся двоичные 2 О переменные х х, хх соответственно. На выходе 13 реализуется логи ,;ческая Аункция Б=-(х, Ю х 1 О+ (х О+ О+ х 1, соответстиувщая сигналу суммы; на выходе 14 - логическая Ьункция 5 Р = х, х, хх , соответствувщая сигналу старшего переноса, на выходе 15 - логическая вункция Г = (х, О+ О+х ) (х С+)хО+ х хС+)х х, соответствувщая сигналу младщего переноса.Значения указанных логических Аункций представлены в таблице,Формула изобретения Четырехвходовый одноразрядный сум 35матор, содержащий первьп, второй и третий элементы СЛОЖЕНИЕ ПО МОДУЛЮ 2,первый и второй элементы И, причемпервый и второй входы первого элемента СПОЖЕНИЕ ПО МОДУЛЮ 2...
Многофункциональный логический модуль
Номер патента: 1424006
Опубликовано: 15.09.1988
Авторы: Авгуль, Изотов, Мищенко, Смирнов
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...элемент СЛОЖЕНИЕ ПОМОДУЛЮ ДВА 3, входы 4-9, выход 10.Многофункциональный логическиймодуль раб:тает следующим образом.Н вход 4 подается переменная Х ,ца вял 5-9 - сигналы настройки,пРццц 5 п 5 ежащ 5 е мцожеству 0,1,Х 4,Х,Х,Х, . На выходе 10 модуля реалиуетс ц логическая функция, определяема 5 ервообразцой(Х,5,ц )=К(К(К(х,ц 4,ц ),ф 4) ф 6)1где ( - функция равнозначности.Зццчеция сигналов настРойки модуц цв ре 555 за 5 ию 22 типовых функцийтрех ерцмсццых приведены в таблице Типовая реализуемая функция ХЧ ХХХХ 4 ХХХ,Х,ХХ,Х,ХХ Х 5 ХХХХ 4 ХХУ Х ХХ У Х 4 ХХ(пстальцые функции получают путеминвертирования и перестановки соответствующих переменных). формула изобретенияМногофункциональный логический модуль, содержащий элемент СЛОЖЕНИЕ ПО МОДУЛЮ...
Четырехвходовый одноразрядный сумматор
Номер патента: 1417012
Опубликовано: 15.08.1988
Авторы: Авгуль, Криницкий, Супрун, Якуш
МПК: G06F 7/50
Метки: одноразрядный, сумматор, четырехвходовый
...14-16,Сумматор работает следующим 5 , образом.На входы 10-13 подаются двоичные переменные Х - Х 4 соответственно. На(выходе 14 реализуется логическая функция 4 5 1 б 7 0 0 0 1 1 0 О 1 1 1 О 0 О 1 О 0 0 1 О О 0 1 0 1 0 1 О 11 О1 1 1 Четырехвходовый одноразрядный сумматор, содержащий два элемента сложения по модулю два и элемент И, причем входы первого элемента сложенияпо модулю два соединены с входами сумматора с первого по четвертый а выход - с первым выходом сумматора, выход второго элемента сложения по мо дулю два соединен с вторым выходомсумматора, входы элемента И соединены с входами сумматора с первого почетвертый, а выход - с третьим выходом сумматора, о т л и ч а ю щ и й - 40 с я тем, что, с целью повышениябыстродействия,...
Универсальный логический модуль
Номер патента: 1411730
Опубликовано: 23.07.1988
Авторы: Авгуль, Изотов, Торбунов, Якуш
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...логическая функция четырехпеременных Г(х ,х ), определяемаяфвектором настройки Ц=(33,031 ). 25Рассмотрим алгоритм настройки.Пусть у . - значение реализуемой устройством логической функции Г(х ,х,)4на -3 наборе переменных х х4=1,16. Сформируем следующие кортежи 3 30 Вектор значений Г(х ,х )й411 б=(3,0,0,0,0,0,0, 0,1,0, 3, 3, 1,0),Находят кортежи Ч,А,В,С,0:Ч=(0,3,3,3,0,3,0,1,0,0,0,0,0,0,3).откудаУ(х х) хх чххИз таблицы настроек находят, что Ч 1(х фх 4) является девятои типово2.ф 4функцией трех переменных, следовательно, сигналы настройки равны:33 -х ,33 . ОфЫЗ-хйф 114 хзБ хтАналогично функция Е (х х ) яв 2. 4 ляется восьмой типовой функцией трех переменных и определяемые ею сигналы настройки равны :Ц =Ц =31 = 0 ; Б =х ; Б =х8 3 10 11 4...
Матричное устройство для вычисления свертки
Номер патента: 1401477
Опубликовано: 07.06.1988
Авторы: Авгуль, Мищенко, Седухин, Якуш
МПК: G06F 17/16
Метки: вычисления, матричное, свертки
...в ОБ 5, на выходе умножителя.13 формируется значение ы, х которое подается на сумматор 14, навторой вход которого подается значение у, =О (фиг.2). На выходе сумматора 14 формируется значение у =у+1 1+ Ы,х,.На первом такте на первый, второйи третий входы ОБ 5, подаются соответственно элемент ит , нулевой сигнал у=О и элемент х 1, На выходе сумматора 14 ОБ 5 формируется значение у =у+ ы х,.На втором такте на первый, второйи третий входы ОБ 5 подаются соответственно элемент ю р нулевойсигнал у =О,и элемент х. На выходесумматора 14 ОБ 5, Формируется значение у, =ум х В ОБ 5 на первый, второй и третий входы подаютсясоответственно элемент И, , значениеу и х ф . На выходе сумматора 14ОБ 52 формируется значен е у(;ю =и)"уг + шх,На третьем такте...
Арифметико-логический модуль
Номер патента: 1397898
Опубликовано: 23.05.1988
Авторы: Авгуль, Бенкевич, Изотов, Мищенко
МПК: G06F 7/00
Метки: арифметико-логический, модуль
...информации.5Цель изобретения - упрощение арифметико"логического модуля,На чертеже представлена схемаарифметико-логического модуля,Модуль содержит элемента РАВНОЗНАЧНОСТЬ 14, входы 58, выходы9 и 10.Выход 9 модуля является выходомрезультата арифметических операций,выход 10 - выходом переноса/заема ирезультата логических операций.Особенностью модуля является наличие совмещенных информационных инастроечных входов, на которые в зависимости от реализуемой функции подаются сигналы настройки, принимающие значения логических "0" и "1", атакже самих информационных сигналов,Операция Код настройки Модуль работает следующим образом.На входы 58 подаются сигналы настройки Б Ц соответственно. С выхода 9 снимается результат арифметических...
Многофункциональный логический модуль
Номер патента: 1392555
Опубликовано: 30.04.1988
Авторы: Авгуль, Макареня, Мищенко, Семашко
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...1, (ход(,(10 и выл 11 Модуль рбо(аст слс.1) к)нсим (бр,103.11 а входы 4 1 О (н,)ьактся сигналы н;)стройки 1 ),1; спляс (Г гвенно, зна ния которы х ври н);1,(сж (т ,(ножств ) 115 х), х х=,. х 3) 11;1 ныло.( 11 ре;(,н(1 (ся л( Ичсск;(я 1)ункцня (рех (рсченныхх) , (н рс.1 е,(яс 1 21 5( нс ктор 031 нас 1 ройки 1- 1,Е 2)ЗИчения си(нал)н н;)с( роики чо(х,(я н реа,(и (аци(0 22ннов(их ло(и ких функций трех неречснных нри . 20 ве;(с ны и );б,(иц( (а,(ьные фу нкции но,(у чают нутем инвертирования и нерестановки соответствующих перел(енных) . Многофункциона,(ьный логический лоду,(ьи сол(ржа(ций элечент ИиЕИ и элемент с:ЛОЖЕ.11 ИЕ. 110 МОУЛК) ДВЛ, нричем нсрвый, второй и тре(ий входы модуля соединены с верным, н(орым и гретьим вхолачи элс че(гга...
Устройство для выполнения матричных операций
Номер патента: 1388897
Опубликовано: 15.04.1988
Авторы: Авгуль, Мищенко, Подрубный, Седухин, Якуш
МПК: G06F 17/16
Метки: выполнения, матричных, операций
...в регистр 10 -г фэлемент с, в регистр 14 - элемент Ь, на выходе сумматора Формируется й, =с +а Ь,. В элементе 5, в регистр 12чзаписывается элемент а , в регистр 1 О - од, в регистр 14 - Ь на выходео сумматора формируется д = д + а, Ь,. В элементе 5, в регистр 12 записывается элемент а в регистр 10 - злемент с в регистр 14 - Ъ на вы ходе сумматоРа фоРмиРуется Й, = с + + а,Ь.На втором такте в элементе 5в регистр 12 записывается элемент а а триггер 16 изменяет свое состояние и запрещает запись в регистр 12, на выходе сумматора формируется Йд = 1, + а Ь, . В элементах 5; на последующих тактах аналогичным образом формируются с 1;, показанные на временных диаграммах (фиг.3).25Значения соответствующих элементов Й; результирующей матрицы 0...
Устройство для обращения плотных ( х ) матриц
Номер патента: 1387013
Опубликовано: 07.04.1988
Авторы: Авгуль, Мищенко, Седухин, Якуш
МПК: G06F 17/16
Метки: матриц, обращения, плотных
...триггеры 1 2 и 1 3 - в единичное состояние . Н а выходе умножителя 7 формируется значение агз=(2) =агз/агг, которое поступает на выходы 21 -(1)23 фиг. 2 - 4).На пятом такте на вход 11 может подаваться элемент ановой матрицы А или нулевое значение с дополнительными разрядами 1 и О, на вход 1 г - признак ( и дополнительный разряды 0 и О, на вход 1 з - аз 4 и дополнительные разряды 0 и 1, на вход 14 - а 4 з и дополнительные разряды 0 и 1 фиг. ), В ОБ 211 в регистр 10 записывается элемент а 11 новой матрицы или нулевое значение, триггер 11 устанавливается в единичное состояние, В ОБ 2 г 1 в регистр 28 записывается Ь, триггер ЗЗ устанавливается в нулевое состояние, на выходе сумматора 27 формируется значение Ьг(=(1) (1) (2) а 1 г, в регистр...
Четырехвходовый одноразрядный сумматор
Номер патента: 1374216
Опубликовано: 15.02.1988
Авторы: Авгуль, Дубовик, Супрун, Якуш
МПК: G06F 7/50
Метки: одноразрядный, сумматор, четырехвходовый
...и четвертыйческих входы сумматора соединены соответственно с первым, вторым и третьим входами первого элемента сложения помодулю два, второй вход сумматора4 О подключен к входу элемента НЕ, о т -. л и ч а ю щ и й с я . тем, что, сцелью упрощения, сумматор содержитО О второй и третий элементы сложенияпо модулю два и элемент РАВНОЗНАЧО О 45 НОСТЬ, входы которого подключены квыходу элемента НЕ и третьему и четО О вертому входам сумматора, цходы второго элемента сложения по модулю дваО 1 соединены с выходами элемента РАВНОЗНАЧНОСТЬ второго элемента И и втоО О рым входом сумматора, а выход соединен с выходом младшего переноса сумО 1 матора, первый вход которого подключен к первому входу третьего элемента1 55 сложения по мОДУлю ДВа, Второй...
Одноразрядный сумматор-вычитатель
Номер патента: 1368875
Опубликовано: 23.01.1988
Авторы: Авгуль, Мищенко, Татур, Терешко, Федченко
МПК: G06F 7/50
Метки: одноразрядный, сумматор-вычитатель
...функция, соответствующая значению суммы-разрядности в д-м двоичном разряде, на выходе 15 логическая функция, соответствующая сигналу переноса-заема в (+1)-й разряд.Коды настроек на выполнение восьми арифметических операций приведены в таблице.Достоинством предлагаемого устройства являются широкие функциональные возможности, простая конструкция, однородная структура и высокое быстродействие. 2 ормула изобретенияОдноразрядный сумматор-вычитатель, содержащий элементы РАВНОЗНАЧНОСТЬ, причем вход -го разряда первого операнда сумматора-вычитателя, д=1, п, п-разрядность операндов соединен с первым входом первого элемента РАВНОЗНАЧНОСТЬ, второй вход которого соединен с первым настроечным входом сумматора-вычитателя, а выход соединен с...
Устройство для перемножения матриц
Номер патента: 1363247
Опубликовано: 30.12.1987
Авторы: Авгуль, Козюминский, Седухин, Якуш
МПК: G06F 17/16
Метки: матриц, перемножения
...и подаются на входы блока 10 умножения. С выхода блока 10 умножения произведение а Ьпоступает на вход сумма 11 11тора 11, на второй вход которого поступают нули, так какрегистр 9 блока 5, постоянно находится в нулевом состоянии. В результате на первом такте на выходе сумматора 11 формиру 1 ется накапливаемая сумма С = 0 +11 + аЬ , . На втором . такте накапливаемая сумма Сзаписывается в ре 11гистр 9 блока 5, . В блоке 5, аналогично формируется накапливаемая сумма С 2, =О+а 2, Ь . Вблоке 5 с регистров 8 и 7 на входы блока 102 умножения подаются элементы а и12 Ь, соответственно. На выходе сумма 21тора 11 формируется накапливаемая сумма С = С, + а 12 Ь, . На треть-,.2ем такте в блоке 5 , аналогично формируется накапливаемая сумма С э 1э...
Логическое запоминающее устройство
Номер патента: 1359801
Опубликовано: 15.12.1987
Авторы: Авгуль, Козюминский, Мищенко, Терешко
МПК: G11C 15/00
Метки: запоминающее, логическое
...хранятся и-е разряды (Ч=1,2) всех занесенных Функций (;1 . Причем каждая занесенная Функция с;1 занимает свой столбец в накопителе 3;.50Таким образом, переменные, поступающие на вход 7 дешифратора 1, определяют номер разряда функций (;1 и-Е переменные, по которым разлагаются функции Г;, поступают на входыщ-М1= С. Сыэлементов И 2, где формиуогруются всевозможные конъюнкции рангов г 2, и-х из пбступающих перемениых хСумматоров по модулю два 4, столько, сколько записано функций Я; накопителя 3 Обозначим это число р1 1 Тогда число элементов И 9, в коммута" торе 5 также равно р . Причем выход я-го сумматора (я=1, р, ) по модулю два из группы 4; подключен к второму входу я-го элемента И 9 коммутатора 5, . Первый вход я"го элемента И 9;...
Устройство для операций над матрицами
Номер патента: 1345211
Опубликовано: 15.10.1987
Авторы: Авгуль, Лазаревич, Мищенко, Соболевский, Якуш
МПК: G06F 17/16
...соответствующие элементы ИЛИ 10 подаютсясформированные по первому тактовомуимпульсу сомножители. В результатена выходах умножителей 11 формируются сомножители аоа П Па1, а , которые суммируются на сумматоре 13, на выходе которого формируются значения д , записываемые3 20 в блок 3.На следующем шаге устройство работает аналогично. В блоках 4 формируются сомножители а Й аин и+2а Йаи вычисляются зна 1 пчения Й ,. На последнем шаге получают искомое произведение П т,е. на выходах устройства 5; фор 2 п 1 мируются значения элементов Й .,1 результирующей матрицы. Формула из обре те ния35 Устройство для операций над матрицами, содержащее блок ввода, вход элементов исходных матриц устройства подключен к первому информационному входу блока ввода,...
Универсальный логический модуль
Номер патента: 1319019
Опубликовано: 23.06.1987
Авторы: Авгуль, Мищенко, Пархоменко, Смирнов
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...что на выходе четвертого элемента РАВНОЗНАЧНОСТЬ 16 реализуется функция 1 Г П П чГ П ПгдеЙ =Х 0613 Х, 0607 уснимается следующая логическая зависимость: Шеннона может быть представлена ввидеР (Х Х ) Х Ч(Х х )Ух Ц (Х рх ) еПриравнивая правую часть выражения(2) к данному представлению функции,видим, что всегда однозначно могут бытьопределены функции Г, ГХРх=Ч (х, )фкоторые, как было показано, являются логическими функциями трех переменных.15 Рассмотрим алгоритм настройки.Пусть Е(х,х ,х ,х ) - реализуемаямодулем логическая функция четырехпеременных, Тогда определим некоторую логическую функциюЧ(ха,хх 2,х )=Е(хх ,х ,х )и представим ее в видеГ Ъ(,Р(Х, РХ РХ РХ 2)=Х (ХУХ 5) 4 0 230 тоР (х 1 у х,5 ) = 0 (х в х з )Я(х э х 5 ) 3С (хх )= ,(хх...
Универсальный логический модуль
Номер патента: 1319018
Опубликовано: 23.06.1987
Авторы: Авгуль, Бенкевич, Соболенко, Татур, Якуш
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...Уо =хг, Ц =х 3 г30 34 хгТаким образом, при определенной настройке модуль реализует все технические функции четырех переменных. 1=(, г Ыв) и Ч=- Ф Ч П р и м е р. Найдем настройки модуля на функцию Г(х,х)=хх чх х.Очевидно, что вектор ее значенийравен5 у (у уг,., у, ) в (0,0,0,1,0,0,0,Тогда Ч=(0,1,1,1,0,0,0,0),Откуда вектор значений (таблица1 О истинности) функции ,:, Ч)причем=у Эуь Ч, =У 7-3=185- фПоставим в соответствие кортежамУ и Ч булевы функции трех переменных " (х х х ) и ( (ххх,)при условии, что значение функцииу, на (3-1)-м наборе переменных х-,х,равно У , а соответствующеезначение функции р, -Ч,.; ,3 =1,8. Далее по виду функций ц, и 1, с помощью приводимой таблицы находим сигналы настройки Б, 3, , которые и определяют...
Универсальный логический модуль
Номер патента: 1312561
Опубликовано: 23.05.1987
Авторы: Авгуль, Изотов, Криницкий, Мищенко
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...элемента РАВНОЗНАЧНОСТЬ 22 будет постоянно присутствовать сигнал логической единицы, который подается на первые входы элементов РАВНОЗНАЧНОСТЬ10 13-19 первой группы и переводит ихв режим конъюнкторов.Рассмотрим алгоритм настройки,Введем обозначение: У - значениереализуемой модулем некоторой логи 15. ческой Функции Е(х х ) на (3.-1)-мнаборе, 1.=1,2Тогда исходным для нахождения вектора настройки Г будет вектор сдвида20 . =(У У , У ).Вектор Б находится из сд, за ишагов. На -м шаге (7.=1,п) получаемвектор сд на основе вектора Ю; .1Таким образом, 11 = сд. Тогдафсд =(у , у у , г , г г ),1 4 2 пЯ. Пгде тп=2 ; г; =у, +у, д=1, в.=1, Е,На и-м шаге компоненты вектора са35 совпадают с соответствующими компонентами вектора Б.П р и м е р, Найти...
Селектор
Номер патента: 1309027
Опубликовано: 07.05.1987
Авторы: Авгуль, Изотов, Мищенко, Панчиков, Татур
МПК: G06F 11/30, G06F 7/00
Метки: селектор
...сиг2 О нал Р, с выхода ошибки - сигнал Р,.Селектор функционирует следующим образом.При подаче входных переменных ХХ к на выходах 6 и 7 формируются функции следующего вида; Р=Х Х ЧХ, Х ЧХХ к Ф ЧФ 7 ЧФ 1Ф Ф фкР 1=Р (РАВНОЗНАЧНОСТЬ) (Ф ФФ) .Количество наборов проверяющего теста на выходе 6 Н=ш+1 с/щ количество наборов теста на выходе 7 Н,=ш+2.Элементарный тест ш-входового элесмента И имеет вид:11110, 11101, 101.11.111 вел 11 е1 ХХ Х ЧЧйп 2Единственная неисправность "константа единица" на выходе ошибкиселектора проверяется на любомнаборе, формирующем на выходах элементов И произвольную комбинацию,кроме 00000, 111 11. Такимобразом, исправность селектора регистрируется на выходе 7.В таблице представлен класс неисправностей.Из таблицы...
Многофункциональный логический модуль
Номер патента: 1307453
Опубликовано: 30.04.1987
Авторы: Авгуль, Мищенко, Соболенко, Якуш
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...функций трех переменных.Цель изобретения - упрощение мно гофункционального логического модуля.На чертеже представлена схема модуляМодуль содержит входы 1 - 8, элементы ИЛИ 9 " 11, элемент СЛОЖЕНИЕ1 О ПО МОДУЛЮ ДВА 12 и выход 13.Модуль работает следующим образом На входы 1-8 подаются сигналы,15 настройки П - 0 соответственно, значения которых принадлежат множеству 0,1, Хчф Хйф ХЬф Хз ). На выходе 13 реализуется логическая функция трех переменных Е (Х,Х,Х ), определяе 20 мая вектором П=(011 Б),Настрой" ки модуля на 22 типовые функции трех переменных приведены в таблице. Настройки модуля для остальных функций получаются путем соответствующего инвертирования и перестановок значений сигналов настройки. Модуль характеризуется...