Патенты с меткой «отладки»

Страница 4

Устройство для отладки программ

Загрузка...

Номер патента: 1511750

Опубликовано: 30.09.1989

Авторы: Виноградов, Козлов, Павлов, Сараф

МПК: G06F 11/28

Метки: отладки, программ

...машинного цикла, в котором на группе информационных входов 3 устройства появляется код команды, который поступает на блок 23 памяти. На его выходе появляется логический уровень либо "0", либо "1" в зависимости от того, что было записано в блок 23 памяти на этапе подготовки трассировки программы. Если на выходе второго дополнительного блока 23н н памяти появляется уровень 0 , то импульсом с выхода первого триггера 6 второй триггер 7 устанавливается в нуль, который, поступая на первый вход первого элемента И 11, запрещает прохождение синхроимпульса для записи в блок 1 памяти. Если на выходе блока 23 памяти появляется уровень "1", то импульсом с выхода первого триггера 6 второй триггер 7 ус 151175055 танавливается в единицу, которая,...

Устройство для отладки программ

Загрузка...

Номер патента: 1513457

Опубликовано: 07.10.1989

Авторы: Батраков, Вилков, Сущев

МПК: G06F 11/28

Метки: отладки, программ

...на еди ницу и тем самым формируя адрес следующей ячейки, в которую будет произСодержимое очередной ячейки с группы информационных выходов блока5151 6 через блок 16 элементов ИЛИ поступает на группу информационных выходов устройства 39. Этим же импульсом, поступаюцим через элемент 13 задержки и элемент И 27 на счетный вход счетчика 8, осуществляется увеличение содержимого счетчика 8 на единицу, тем самым формируется адрес следуюцей ячейки, из которой будет производиться считывание (перезапись).После считывания содержимого последней ячейки блока 6 происходит переполнение счетчика 8 и он обнуляется. Сигнал с выхода переполнения счетчика 8 через элемент ИЛИ 29 поступает на счетный вход триггера 10 .и устанавливает его в нулевое...

Устройство для отладки и контроля хода программ

Загрузка...

Номер патента: 1529227

Опубликовано: 15.12.1989

Авторы: Алилуйко, Ануфриев, Горячев, Илюшкин, Михайлов, Новокрещенов, Онопко, Попов, Пысин, Разумов

МПК: G06F 11/28

Метки: отладки, программ, хода

...генератора скнхроимпульсов ЦВМ, Остановы в остальных5рех режимах ( по команде останова,о сигналу загрузки команды, по синроимпульсу) выра 5 атываются анало 1 ично,По выбору рекима установки выходов 10 дреса и данных ЦВМ в третье состояие триггер 83 переходит ц нулевое остояние, вырабатывая сигнал остаоца по синхроимпульсу.ПО приходу сигнала нячяльной уста овки триггеры 80-83 устанацливаютя в единицы, тем самым сбрасыцаютя все остановы устройства,Остановы устройства сбрасываются акже по нажатию кнопки пуска устройтва в случае, если не выбран режим еревода выходов адреса и данных ЦВМ третье состояниеРабота блока 23 управления записью,случае, если выбран режим перевода 25 выходов адреса и данных ЦВМ в третье состояние дпя осуществления...

Устройство для отладки программно-аппаратных блоков

Загрузка...

Номер патента: 1529228

Опубликовано: 15.12.1989

Авторы: Андрющенко, Головня, Леонтьев, Палагин, Сигалов, Скринник, Цвелодуб, Яцеленко

МПК: G06F 11/28

Метки: блоков, отладки, программно-аппаратных

...к памяти, где М - объем блока 12,Обмен информацией с отлаживаемымустройством в этом режиме осуществляется следующим образом. В случае записи процессором отлаживаемого устройства в область пямяти, расположенную в определенном устройстве,на выходе 58 блока 10 появляется сигнал уровня "1", который через первыйэлемент И элемента И-ИЛИ-НЕ 16 разрешает работу блока 11, согласно (5)сигнал с выхода 70 дешифратора 5 блокирует выбор ЗУ отлаживаемого устройства, При этом на выходе 68 дешифратора 5 согласно (4) появляется сигнал, разрешающий работу блока 29 элементов И, через который информация сМД отлаживаемого устройства поступает на МД предлагаемого устройства ис нее в блок 11, В случае чтения навыходе 67 дешифратора 5 согласно ( 2)появляется...

Устройство для отладки микроэвм

Загрузка...

Номер патента: 1541615

Опубликовано: 07.02.1990

Авторы: Каустов, Мовчан, Погорелов, Полищук, Тарнопольский, Торошанко

МПК: G06F 11/28

Метки: микроэвм, отладки

...вектору прерывания. На вход остановапо вектору прерывания 23 подать высокий уровень. При появлении сигналаподтверждения прерывания на входе15 на выходе блока 2 готовности появится низкий уровень, который вызывает останов отлаживаемой микроЭВМ,Одновременно на выходе триггера 9появится высокий уронеь, Если пришедший в последующий момент временипо входу 17 вектора прерывания кодсовпадает с занесенным в регистр 3,то на выходе схемы 4 сравнения появится высокий уровень, который, пройдячерез элемент НЕ 7, приходит низкимуровнем на третий вход третьего элеиента И 10, В этом случае на выходевторого элемента ИЛИ 11 будет низкийуровень и микроЭВГ останется в режимеостанова. Вывести ее из этого режимаможно, подав на вход пуска 24 высокий уровень....

Устройство для отладки многопроцессорных систем

Загрузка...

Номер патента: 1541616

Опубликовано: 07.02.1990

Авторы: Палагин, Сигалов, Цвелодуб

МПК: G06F 11/28

Метки: многопроцессорных, отладки, систем

...периодов синхросчетчика 3 импульсов и увеличивает сигнала этого процессора, можно указначение числа на его выходах на еди- зать момент выполнения любого цикла ницу, адресуя следующее слово блока 25 шины по отношению к моменту прекраще оперативной памяти. Если длитель- ния записи информации в блок 5 опера- ность текущего цикла шины превышает тинной памяти. Поскольку запись индва периода появляеция импульсов на Формации в блок 5 оперативной памяти выходе переполнения счетчика 6 импуль- прекращается одновременно во всех сов процесс адресации нового слова 30 устройствах, можно восстановить реблока 5 оперативной памяти повторяет- альную последовательность выполненияразличными процессорами отлаживаемогоНа этапе трассировки коды с маги-...

Устройство отладки микропрограммных блоков

Загрузка...

Номер патента: 1541617

Опубликовано: 07.02.1990

Авторы: Данилов, Королев, Молчанова

МПК: G06F 11/28, G06F 9/44

Метки: блоков, микропрограммных, отладки

...Программа обработкивходы управления синхрогенератора от- прерывания снимает сигнал 79, запрелаживаемого ИПУ, разрешает его работу. 20 щая дальнейшее выполнение микропроПроцессор ИПУ начинает исполнять мик- граммы, проверяет причину останова,роинструкции. Старшие разряды микро- определяет какая из физических страпрограммного адреса с К+1-го по Б-й), ниц в данный момент не загружена илиопределяющие номер виртуальной страни- если такой нет, то среды загруженныхцы, через мультиплексор 5 поступают25 нерезидентных страниц памяти опредена адресные входы блока 7 памяти пре- ляется наименее используемая страниобразования адреса. С выходов блока ца, вычисляется ее физический адрес7 считывается номер соответствующей и загрузка проводится на...

Устройство для отладки программ

Загрузка...

Номер патента: 1552190

Опубликовано: 23.03.1990

Автор: Большуткин

МПК: G06F 11/28

Метки: отладки, программ

...интерпретируется как полный адрес точки замещения зоны информации из блока 26 постоянной памяти. В этом случае блок 4 сравнения разрешает тактирование блока 5 сравнения.При совпадении полного адреса, подаваемого на вход 35 адреса устройства с числом, считанным с второго выхода блока 2 оперативной памяти, блок 5 сравнения Формирует на выходе сигнал, который через элемент И 16 устанавливает в "1" триггер 23. Поэтому запрещается считывание информации с блока. 25 постоянной памяти, прохождение сигнала с выхода блока 5 сравнения чер з элемент И 16, разрешается работа сч тчика 29 и устанавливается в "0" триггер 22, который запрещает прохождение тактовых импульсов с входа 37 тактовых импульсов устройства на выход элемента И 12 и разрешает...

Устройство для отладки микроэвм

Загрузка...

Номер патента: 1553981

Опубликовано: 30.03.1990

Авторы: Далецкий, Ким, Кирпиченко, Мамонько, Прохоренко

МПК: G06F 11/28

Метки: микроэвм, отладки

...выхода триггера 47 блокирует прохождение последующих импульсов с входа на счетный вход счетчика 44, а также запрещает прохождение сигналов с выхода счетчика 44 на адресный вход блока 24, Сигнал высокого уровня 539816с нулевого выхода триггера 47 поступает на вход элемента И 37, разрешаяФормирование сигнала на выходе 23разрешения обращения к памяти микроЭВМ, а также на вход блока элементовИ-ИЛИ 41, коммутируя на адресныйвход блока 24 сигналы с входа 8 адреса.10После выполнения команды САЬЬпроисходит переход на программу чтения внутренних узлов микропроцессораотлаживаемой микроЭВМ, которая хранится в блоке 24. Блок 24 занимаетконечную зону в адресуемом микроЭВМполе памяти, Начальный адрес и вели"чина зоны памяти, отводимой под...

Устройство для отладки многомодульной цвм

Загрузка...

Номер патента: 1564630

Опубликовано: 15.05.1990

Авторы: Алексеева, Кафидов, Кузнецов, Полтавец, Тараров, Шлаин

МПК: G06F 11/28

Метки: многомодульной, отладки, цвм

...на входы узлов 30, 34. Далее микропрограмма формирует и передает по шинам 15 сигнал, вызывающий на выходе узла 30 форьиравание сигнала опроса заданного регистра функционального устройства ЦВМ, который передается по шинам 20 и вызывает подключение заданного регистра к входу-выходу 19 (фиг.5,блочные символы 13-17). Двунаправленный шинный формирователь 28 в исходном состоянии пропускает сигналы шин 19 на вход регистра 27. Затем формируется сигнал записи в регистр 27 посигналу с шин 15 и информация а са 1564630стоянии заданного регистра параллельным кодом записывается в регистр 27.Далее в соответствии с микропрограммой регистр 27 переводится в режим последовательного сдвига, задается разрешающий уровень сигналана вход элемента И 29,...

Устройство для отладки микропроцессорных систем

Загрузка...

Номер патента: 1564631

Опубликовано: 15.05.1990

Авторы: Качанко, Моченков, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/28

Метки: микропроцессорных, отладки, систем

...ИЛИ 70открьвается элемент И 67, который поочередному тактовому импульсу с входа 71,2 блока 3,3 срабатьвает и по 30заднему фронту разрешает запись кода операнда в регистр 60, а такжеустанавливает триггер 64 в единичное состояние, Этот триггер 64 сигналом с единичного (нулевого) выхода 35открывает (блокирует) элемент И 68(по входу Ч 2 дешифратор бб), ЭлементИ 68 срабатывает по очередному импульсу с входа 71.2 и разрешает за-,пись по заднему фронту кода данных 40с группы 25 входов 6 в регистр 62,а также устанавливает триггер 65в единичное состояние, Триггер 65 сединичного (нулевого) выхода открывает (блокирует) элемент И 69 45(по входу Ч, регистра 62).По очередному тактовому импульсус входа 71,1 блока З,З.сраГатываетэлемент И 69, выходной...

Устройство для отладки программ

Загрузка...

Номер патента: 1583744

Опубликовано: 07.08.1990

Авторы: Кирьяк, Чеботарь

МПК: G01F 11/30

Метки: отладки, программ

...регистра 12 управлекоммутатор 25 в регистр 1 поступает ния на управляющие входы выдаетсяадрес команды перехода. По сигналу разрешение на передачу информации соСИ, поступающему из СЦВМ, после при- счетчика 5 времени. Остальные сигнахода адреса перехода через вход 22 лы с выхода регистра 12 управленияустройства и элемент ИЛИ 21 н1 а эле- остаются неизменными по сравненмент 10 задержки вырабатывается по- предыдущим режимом. Таким образом,следовательность тактов и производит- в этом режим СИжим по каждому СИ (послеся по ним последовательная перезапись каждого цикла работы СЦВМ) содержиинформации из регистра 3 в регистр 4 мое счетчик .5Ъ а . времени вторым тактомэлемента 10 задержки увеличиваетсяна единицу через элемент И 14.После прихода...

Устройство для отладки микроэвм

Загрузка...

Номер патента: 1587514

Опубликовано: 23.08.1990

Авторы: Алилуйко, Блинков, Горячев, Илюшкин, Михайлов, Овчинников, Онопко, Пысин, Разумов, Рафиков

МПК: G06F 11/26

Метки: микроэвм, отладки

...И-НЕ 73 блока выдачи режимов работы микроЭВМ 10, и информация о .состоянии кнопок поступает на ШД.1 Уск микро-ЗВМ с блока 2 задания режимов осуществляется следующим .образом. На пульте управления блока 2 заданкя режимов нажимается. соответствуютцая кнопка ГПуск"), и сигнал поступает в блок 4 анализа режимов че" рез элемент И-НЕ 45 на триггер 53,ф 25 который переходит в нулевое состояние, По сигналу занесения команды триггер 57 устанавливается в нулевое состояние, в этом случае на выходе триггера 57 появляется единичный сиг нал блокировки синхроимпульсов (выход 19). МикроЭВМ начинает вырабатывать синхроимпульсы,Останов микроЭВМ с пульта управления блока 2 задания режимов происхо дит следующим образом. На пульте нажимается...

Устройство для отладки микроэвм

Загрузка...

Номер патента: 1410708

Опубликовано: 15.09.1990

Авторы: Зобин, Кривопальцев, Минкович, Огнев, Серебрянный, Школьник

МПК: G06F 11/26

Метки: микроэвм, отладки

...к ОМЭ 11 для работы. Далее первый регистр б управления формирует активный уровень сигнала "Пуск", который поступает на третий вход управления блока 10. Сиг" нал "Пуск" сбрасывает триггер 41 вблоке 10 и устанавливает в блоке 10 триггер 42 в активное состояние, не зависящее от наличия сигнала на первом входе управления У .блока 10. Тем самым активизируется вход "Наг" ОМЭ 11, в результате чего ОМЭ 11 начинает выполнять программу в реальном времени либо от внутреннего ПЗУ, либо от блока 22 памяти программ, либо от внешней программной памяти пользователя (в зависимости от того, что было выбрано ранее). Выполнение программы будет происходить до выявления точки останова или осуществления опе" ратором принудительного останова.При работе ОМЭ 11...

Устройство для отладки программ

Загрузка...

Номер патента: 1594546

Опубликовано: 23.09.1990

Авторы: Александров, Михалев, Орлов, Сиренко, Шевченко

МПК: G06F 11/28

Метки: отладки, программ

...В зависимости от сигнала на входе 59 выбора типа пре-. , рывания формирователя 9, который поступает на вторые входы элементов И-НЕ, будет выдан сигнал запроса нд преоывание на выходе 64 или сигнал . на выходе 65 останова процессора.Если выбран режим выдачи запроса на прерывание, .то сигнал с выхода элемента 54 установит в "1 " триггер 46,а сигнал с входа 37 разрешения прерывания устройства не будет транслироваться на выход 44 разрешения прерывания устройства. Теперь сигнал О разрешения прерывания через элемент И 49, с выхода 66 идентификацииданных при чтении вектора прерывания формирователя 9 поступит начетвертый управляющий вход мультиплексора 4 для выдачи вектора прерывания и на второй вход элемента И 26для выдачи сигнала ответа по...

Устройство для отладки программ

Загрузка...

Номер патента: 1608673

Опубликовано: 23.11.1990

Авторы: Галактионов, Огородников

МПК: G06F 11/28

Метки: отладки, программ

...процессором МПС на шине 12, преобразуется в нулевой физический адрес на адресном входе наладочного блока 1 памяти,По переднему фронту синхроимпульса на входе 18 адресного цикла (второй разряд шины 14 управления) проис; ходит установка второго триггера 1, сигнал с инверсного выхода которого запирает третий элемент И 10, в результате чего блокируется изменение адреса, принятого в регистр 2. Этот адрес возврата А хранится в регистре 2 все время, пока устройство находится в режиме отладки.Так как выборка наладочного блока,.1 памяти .разрешена, содержимое его нулевой ячейки выдается в шину 13 данных МПС и воспринимается процессоромкак код очередной команды.С этого момента управление МПС осуществляется программой, храйящейоя в наладочном...

Устройство для отладки программ

Загрузка...

Номер патента: 1624460

Опубликовано: 30.01.1991

Авторы: Бабынин, Лунев

МПК: G06F 11/28

Метки: отладки, программ

...системе: чтение памяти с определенным адресом, запись в память с определенным адресом, чтение устройства ввода-вывода с определенным адресом, запись в устройство ввода-вывода с определенным адресом, и соответственно этому возбуждает сигнал на первом, втором, третьем и четвертом выход; х второго дешифратора 8.Под воздействием комбинации сигналов, хранящейся в регистре 10 управляющих сигналов, селектор 9 управляющихтретьему выходу 23 син 1;1 Иза , и,стройства, линия сигналз на-аг о, ус;.н;зки -к Входу 14 начальной у;-а 3 ог:1 уст", 1.с-ва.Адресная Вина от . - .:1:гае 14 О 13 микроПРОЦЕССОРНОЙ СиетЕ 11 Ы ПС;, ГДНЯ ТСЯ КОвторому информацио о у В,.сду 2 усгройства, шина управления полсоединяется ктретьему информзционному входу 19...

Устройство для отладки программ

Загрузка...

Номер патента: 1624461

Опубликовано: 30.01.1991

Авторы: Бабашкин, Качкин

МПК: G06F 11/28

Метки: отладки, программ

...19 ил, )Осинхронизируется отр;ц тг ,1СИГНЭЛЭ Нд НХОДдх СИК)01 И, )ИИ .; )соответственно. Наличие ксдз д; ",хронизируется отрица ел,ы; )1; 1 )глсигнала на входе 23 или 24 тг;1 и)нальном цикле чтения или цз. -, 10 1; 1141 записи при канальном цикл:. з)исинхросигналы адреса, чте, ия и .,ц,л дных поступают соотнетстненно н; нх ,11",;новибраторов 5, 6 и 7, нд выход:, ),.лформируется положительг 1 Г ио, ,отрицательному фронту нхд;)о", )иИмпульсы с выходог этих о,)ог)ипосгупают нд входы элемен;- ИЛИ 14 сВЬ 1 ХОда КОТОРОГО ПОСтУЦДЮт 1 З ГЫГ Д,; ;1;си блоков 9 и 10 памяти, и нэ счетныг к)дсчетчика адреса, наращинзя е)1 с.1 р.мое на 1 по заднему фрогту с:1 г)д)кимобразом, определяется здре. Оергогцойячейки блоков 9, 10 памяти для...

Устройство для сопряжения и отладки программ

Загрузка...

Номер патента: 1633414

Опубликовано: 07.03.1991

Авторы: Блейер, Дуда, Зариньш, Звиргздиньш, Кузьмин, Михайлов, Пелинин

МПК: G06F 11/28, G06F 13/00

Метки: отладки, программ, сопряжения

...МЕЧ на входе управления. С выхода триггера 9 сигнал В 10 поступает на информационый вход В 10 процессора 14. Если ВО=0, то ПОС 14 осуществляет переход по адресу, указанному во втором слове команды ВОХ. Если В 10=1, то следующая команда выбирается в естественном порядке.Для обмена одним словом в пространстве адресов памяти устройство следит за состоянием линий МЮТС и МКРС интерфейса 15 путем циклического выполнения команды В 07 с соответствующей выборкой опрашиваемых линий. Если по интерфейсу 15 поступает низкий уровень сигна.па МЮТС=О, свидетельствующий об операции вывода данных из интерфейса 15 в устройство, и если сигнал ВНЕ 1 х 1=0, происхо 1 О 15 20 30 35 40 45 50 55 4бдит обмен словом. Посредством команды 011 Т 1, при выполнении...

Устройство для отладки программ цифровых процессоров обработки аналоговых сигналов

Загрузка...

Номер патента: 1640696

Опубликовано: 07.04.1991

Авторы: Журавлев, Трахтенберг, Шор

МПК: G06F 11/28

Метки: аналоговых, отладки, программ, процессоров, сигналов, цифровых

...сигналы управпеция блоком 9 вырабатываются блоком 2 и поступают в блок 9 по шине 15 данных при выборе блока 9 сигналом с дешифрлтора 11Возмущающие воздействия на объект управления организуются путем использования блоков тестовых напряжений, имеющихся на серийных аналоговых вычислительных машинах и управляемых с ее клавиатуры, либо переключениями в схеме моделирования, управление которыми осуществляются по шине 15 при наличии сигнала с дешифратора 11,либо подачей возмущающих воздействий с выходов коммутирующей матрицы 18.Процессоры управления наблюдаются в реальном масштабе времени на сьетолучевом многоканальном индикаторе например, ИМ). Необходимые процессы записываются в память блока 2,причем с целью сжатия информации в памяти...

Устройство для отладки многопроцессорных систем

Загрузка...

Номер патента: 1644145

Опубликовано: 23.04.1991

Автор: Ланцов

МПК: G06F 11/00, G06F 13/00

Метки: многопроцессорных, отладки, систем

...вход блока внутренней синхронизации соединен с выходом первого коммутатора.1644145 35 36 Т аб л и ц а 1 Табли ца Код Состояние НастройкаН Субадрес С/е 15 Таблица Входы Выходы А 2 А 1 1 2 3 4 5 6 7 Регистр25 Регистр 3 Код Состав режи-. подрема жима 1,О 1 0 3 1 0 1 1 А,д Ад Аи 30 Аи И 1 1 ЮТаблКоманда Кнопка Код 1 3 О 3450 0 И И64445 38 Таблица 6 Состояние Таблица 7 Входы Выходы Выходы Входы А 1 А 2 А 3 О О 1 4 2 1 4 О 4 1 5 О 6 1 5 1 О 1 О 6 1164414жима, на Фиг,11 - схема коммутатора,на фиг,12 - схема блока внутреннейсинхронизации, на фиг,13 - схема блока индикации на фиг,14 и 15 - схемаФ5и диаграмма переходов блока связи сабонентом; на фиг, 16 - схема блокасинхронизации ввора; на фиг,17 - схема селектора, на фиг,18 -...

Устройство для отладки и контроля микропроцессорных систем

Загрузка...

Номер патента: 1647568

Опубликовано: 07.05.1991

Авторы: Астратов, Лытов, Молодцов, Новиков, Филатов

МПК: G06F 11/00

Метки: микропроцессорных, отладки, систем

...и через .элемент 96. задержки на управляющий вход дешифратора 98. 4-разрядный счетчик 95 символов (155 ИЕ 5) подсчитывает число нажатий кнопок 45-бО .загрузки (от 1 до 16), дешифратор 98 4-разрядный код счетчика символов преобразует в напряжениена одном из разрядов 16-разрядной выходной шины для управления (по входам ВР 2) секциям регистра 21, выполненного на микросхемах К 589 ИР 12/4/. Обнуление счетчика 95 символов осуществляется принудительно от кнопки 39 "0" перед началом набора очередной55 микрокоманды, Выдача на шину 3 выполняемой микрокоманды, записанной в регистре отладочной микрокоманды, может осуществляться либо из самого регистра, либо из блока 23 памяти, В первом случае нажимается кнопка 36 "ПЗУ МК", и сигнал с нее через...

Устройство для отладки программ

Загрузка...

Номер патента: 1654827

Опубликовано: 07.06.1991

Авторы: Иванчук, Куцаков, Лызлов, Протопопов, Степанов

МПК: G06F 11/28

Метки: отладки, программ

...информация, возможно при чтении регистра 14, в котором по сигналу останова "защелкнулся" этот адрес, Обращение к регистру 14 производится посредством дешифратора 13 сигналов обращения.Режим останова отлаживаемой программы делится на два подрежима: формирование точек останова и сам останов (см.фиг,2 и 3).Точки останова формируются в блоке 8 оперативной памяти записью нуля по адресам останова, выставляемым по адресной шине 48 ЭВМ на входе 32. При исполнении отлаживаемой программы и возникновении условий останова, т.е. выставлений на адресной шине 48 адреса Останова, на выходе 34 блока 8 памяти устанавливается логический нуль, который через элемент ИЛИ - НЕ б при логическом нуле на другом его входе, характеризующем чтение кода...

Устройство для отладки программ

Загрузка...

Номер патента: 1661771

Опубликовано: 07.07.1991

Авторы: Гайдай, Кривего

МПК: G06F 11/28

Метки: отладки, программ

...иноформации.При этом блок 1 О формирует сигналыУ 5 и У 6, коммутирующие шйнйый Формирователь 4 на передачу инФормации вуправляющую ЦВИ, а также сигнал У 4,стробирующий считывание иноформациииэ блока 1 оперативной памяти данных,а также увеличивающий на единицу состояние счетчика 2 адреса после каждого обращения к блокам оперативной памяти.Если (табл . 4, и. 1) устройство настроено на выполнение Функции Ьормирования сигнала "Останов", то после соответствующей загрузки регистра 13состояния устройство начинает выполнять укаэанный режим, Блок-схема алготритма устройства при АормированииФункции "Останов" приведена нафиг. 10,В счетчик 2 адреса по сигналу отисследуемой магистрали СН заноситсятекущий адрес исследуемой РП, являющийся адресом...

Система автоматического управления и отладки на основе отображения тактограммы

Загрузка...

Номер патента: 1672415

Опубликовано: 23.08.1991

Авторы: Алпеев, Егорова, Поспелов, Сапсай

МПК: G05B 19/08

Метки: основе, отладки, отображения, тактограммы

...сигналы при соответствии данных, а нулевые - при отличии. Так, единичные сигналы записывают в регистр 26 состояния входов при коде (- - -). 3и 4 (===). В регистр 27 маски при коде 1 . В регистр 28 указания датчиков переключения - при коде 3 . А в регистр 29 сигнала окончания цикла - при коде 5 (к). После обработки данных всей строки блок 21 управления выдает команду в блок 24 связи на перезапись данных из регистров в строки запоминающей матрицы блока 4 хранения программ. Адрес строки указывает блок 22 формирования адреса. Например, для первой строки тактограммы (см, фиг. 3) указаны вход М 4, а выход Мг 3, Соответственно, перезапись из регистра 25 состояния выхода блок 24 связи осуществляет в третью строку области данных состояния...

Устройство для отладки микропроцессорных систем

Загрузка...

Номер патента: 1672455

Опубликовано: 23.08.1991

Авторы: Бабынин, Лунев

МПК: G06F 11/36

Метки: микропроцессорных, отладки, систем

...поступлении на счетный вход вычитающего счетчика 31 импульсов количества, равного коду, записанному на информационный вход вычитаю- щего счетчика 31 импульсов, происходит переброс триггера 11 в нулевое состояние. К этому моменту в регистр 18 длительности трассы заносится по величине адресный код занятых под Фактическую трассу прогона ячеек блоков 1 О, 12 и 13 буферной памяти, Сигнал с выхода триггера 11 поступаетчерез первый выход 21 синхронизацииустройства в виде сигнала "ЫА 1 Т"(ожидать) в отлаживаемую микропроцессорную систему для ее останова Одновременно сигнал с выхода триггера 11 в виде маскируемого,запроса прерывания "1 МТ" поступает через первый выход 21 синхронизации устройства в отлаживающую ЭВМ, запуская программу обработки...

Устройство для отладки программ

Загрузка...

Номер патента: 1674135

Опубликовано: 30.08.1991

Авторы: Богданова, Будовский, Бурковский, Мельник

МПК: G06F 11/28

Метки: отладки, программ

...тоиггера 31, ЗТО 1 же сигнал с.с "а;:лег 1 ен а И 34 поступает нг установоч,ый вход счетчика 38 и фиксирует В нем инфо,.:.Х.а;ию, поступающую в счетчик с пе; в. хо,".,ОВ блока, При этом младшая часг с:,етчика. работа ощая в с;етном реже, обнул,.ется, а в старшей, ОаботающеЙ в, е- ,с ровом режиме, фиксируется адрес и гю.,;:доес, Входящие в состав оандого с -ова. роме того, сигналг, выхода элемента И 34 через элемент 3 проходит на второй нул ВОР 1 вхсд григгера 30, сбрасывая его в нулевое с стояние, (Огда на второй вход бло;:а 13 пДиходит слеДугощий сигнал, совпадающий с положительным уровнем сигнала на третьсм входе блока, это означает, что на информационных входах блока присутствует стве; ное слово, несущее информацию, не...

Устройство для отладки программ

Загрузка...

Номер патента: 1674136

Опубликовано: 30.08.1991

Авторы: Горнушенков, Григорович, Полянин, Смирнов

МПК: G06F 11/28

Метки: отладки, программ

...к останову выполняемой программы и свидетельствует о наличии ошибки в ПЗУ управляемой ЭВМ.Третий режим используется для прекращения вычислений в произвольной точке программы. Для реализации этого режима на вход 15 устройства подается команда,активизирующая третий выход дешифраторэ 1. По этому сигналу происходит запись адреса точки сстанова, поступающего на адресныйй вход 16 устройства, а регистр 4. Кроме того, в регистр 2 должно быть записано число 13, т.е, в слове состояния установлены первый, третий и четвертый разряды, Б первой схеме 8 сравнения происходит сравнение адреса текущей микрокома ды, поступающего с входа 19 адреса микрокоманды от управляемой ЭВМ, с адресом точки останова, находящимся в регистре 4. Программа...

Устройство для отладки микроэвм

Загрузка...

Номер патента: 1677708

Опубликовано: 15.09.1991

Авторы: Михайлов, Пысин, Разумов

МПК: G06F 11/26

Метки: микроэвм, отладки

...инверсном выходе ноль), в результате через элемент И-НЕ 62 на счетчик 65 поступают синхроимпульсы с входа 12 устройства,В режиме счета времени входная опорная частота 4 МГц пересчитывается в счетчике 60 в частоту 1 МГц и через элемент И-НЕ 61 (триггер 63 находится в нулевом состоянии) поступает на счетчик 65, который считает время в микросекундах, Моменты начала и конца счета в обоих режимах определяются сигналами с блока 4 выдачи сигналов сброса, с блока 3 останова. Выбранный режим отображается светодиодом 66,Код информации по прерываниям может быть записан в блок 9 задания запросов прерываний (фиг,9) с наборного поля блока 1 задания режимов или занесен программно с шины данных по команде с блока 2 управления режимами отладки, Выдача...

Устройство для отладки элементов бесщеточного возбудителя

Загрузка...

Номер патента: 1682944

Опубликовано: 07.10.1991

Авторы: Воробей, Кощеев, Новгородских, Смирнов, Харьков

МПК: G01R 31/34

Метки: бесщеточного, возбудителя, отладки, элементов

...термометры и термопары, тенэодатчики, в цепи постоянноготока - стандартные шунты. В синхронном генераторе 2 между двумя полюсами индуктора расположен измерительный дат ик 7 ввиде катушки без сердечника, сигналы которой пропорциональны току, в зоне вьводов5 якорной обмотки на неподвижной части находится датчик 7 контроля токовых цепей,сигнэлизирующей о наличии тока в ветвях.Датчики 7 соединены с измерительным блоком 8, Благодаря использованию статиче 10 ских датчиков 7 в устройстве упрощается ихмонтаж, появляется возможность широкогоиспользования более точных стандартныхдатчиков 7, с помощью которых можно также проверить качество сигналов в процессе15 совершенствования специальных датчиков7 устройств защиты, контроля и...