Патенты с меткой «оперативной»

Страница 2

Устройство для передачи и приема оперативной информации

Загрузка...

Номер патента: 708388

Опубликовано: 05.01.1980

Авторы: Бантюков, Яценко

МПК: G08C 15/12

Метки: информации, оперативной, передачи, приема

...ко второмувходу соответствующего элемента И,Схема устройства представлена на чер" отеже. Устройство содержит датчики11 ф 12, 1 и. МОДУЛЯТОры 2(2 линейные передающие блоки3, 33 н, приемные линейныеблоки 4, 424 п, блок 5 вызова,демодуляторы 6,(, 626 и, аварии,элементы 7(, 72. 7 ИЛИ, элементы,84, 82 8и блок 9 контроля каналов связи, элемент 10 ИЛИ, шифратор 11, блок 12 сигнализации, демодулятор 13 кода, индикатор 14 информации и линии 15, - 15связи,Устройство работает следующим образом.При нормальной работе объектов инФормации ОТ датчиков 1, 121 п д 5 при помощи модуляторов 2.И,22,2 п,и передающих линейных блоков 31,323 и по линиям 154,15215 п связй поступает на входы приемных линейных блоков 41 ф 4 ,4 И коды информации о состоянии...

Устройство для обслуживания запросов к оперативной памяти

Загрузка...

Номер патента: 711574

Опубликовано: 25.01.1980

Автор: Мячев

МПК: G06F 13/18, G06F 9/50

Метки: запросов, обслуживания, оперативной, памяти

...процессора отпериферийных абонентов.Регистр 3 хранит запросы по внепроцессорному доступу к памяти отпериферийных абонентов, которые имеютнаивысший приоритет среди всехзапросов.Регистр 4 служит для хранения непроцессорных запросов от периферийных абонентов, которые могут иметьнизкий приоритет по сравнению совсеми запросами процессора к памятиза исключением запросов выборки команды.Устройство работает следующимобразом .При наличии запроса в регистре3 через элемент НЕ 12 блокирует прохождение запросов с выхода регистров 1 и 2, и через элемент ИЛИ-НЕ18 - выдача запросов из регистра 4через элемент И 8. По сигналу с пер-,вого выхода блока управления 9 сигналы разрешения доступа к памяти свыхода регистра 3 через элементИ 7 и выход 25...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 720515

Опубликовано: 05.03.1980

Авторы: Поваляев, Хуринов

МПК: G11C 29/00

Метки: оперативной, памяти

...два соответствующих скорректированных информационных битов и скорректированного паритета сдержимым регистра 6 и синдромного кода. Несравнение указывает на логическую ошибку в аппаратуре устройства.В случае обнаружения ошибки в одномиз битов прочитанного из памяти кода Хэммикга дешифратором 11 будет выработан сигнал коррекции этого бита, который используется для блокировки соответствующе го синдромного бита на входе блока 12,так как при чтении из памяти ошибку в коде Хэмминга исправлять не нужно.Операция селективной байтовой записив оперативную память начинается с функции чтения с последующей записью. Информация, подлежащая записи, поступает на второй вход 16, сопровождаемая битами паритета и маркерами записи. поступающими на вход 1....

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 721853

Опубликовано: 15.03.1980

Авторы: Колясникова, Салямов, Шопен

МПК: G11C 29/00

Метки: оперативной, памяти

...генератора7 и элемента НЕ 9, а выход соединенсо входом триггера 8. Вход элементаНЕ 9 подключен к выходу элемента ИЛИ3, Входы элемента ИЛИ 3 - Зсоединены с выходами дешифратора 4Первые входы элементов И 2 - 2 под 3 оаключены к выходам триггера 8, вторые входы - к выходам элементов ИЛИ3 - 3, а выходы - к выходам уст 2 П+1ройства,Устройство работает следующим образом.Тактовые импульсы генератора 7изменяют состояние счетчика 1, азатем - счетчика 1, Дещифраторы4, и 4 управляют включением координатных шин 10 ЗУ через элементыИЛИ 3-3,и И 2 - 2Далеепроисходит последовательный перебор шинХ и выбор адресов зигзагомф по двумсоседним координатным шинам У, Гриобегании всех значений счетчика 15выбирается одно половина адресов ЗУ,расположенная...

Информационное устройство пункта оперативной связи

Загрузка...

Номер патента: 741305

Опубликовано: 15.06.1980

Авторы: Дорошенко, Карпенко, Левченко, Уваров

МПК: G08C 15/06

Метки: информационное, оперативной, пункта, связи

...на ключевой элемент 2 номерапункта и вызова диспетчера, которыйподает электрическое питание на выходной блок б,( номера пункта связи(например, мультивибратор)Переменное напряжение с выходногоблока б, в течение временипоступает на усилитель 7 передаваемыхсигналов и через линейные согласующие блоки 84, 82, 83 передается в линию связи, На йриемном участке линиисвязи принимаемая информация выделяется (диспетчер получает вызов и циф ровую индикацию номера пункта), после чего абонент может вести двухстороннюю дуплексную громкоговорящуюсвязьПо окончании связи диспетчеркратковременным сбросом электрического питания отключает пункт связи.Если возникает необходимость оказания какого-либо вида помощи, предположим скорой помощи, абонент...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 744734

Опубликовано: 30.06.1980

Авторы: Дорохова, Мамджян, Нисневич

МПК: G11C 29/00

Метки: оперативной, памяти

...требуемые амплитудные и временные распределения. Такими распределениями, например, для магнитных оперативных блоков памяти на ферритовых сердечниках и пластинах являются следующие распределения амплитуд на выходе линейного усилителя блока памяти: импульса "1" - Г"(Е), импульса помехи, предшествующего полезному сигналу (первый импульс "0") Го(Е); импульса помехи, следующего за г(олезным сигналом (второйимпульс "0") Г(Е), и следующие временные распределения фронтов импульсов на выходе амплитудного дискриминатора: передних и задних фронтов импульсов "1", соответственно Г (с) и Гз (с), заднего фронта первого импульса "0" - Гщ(с) и3 переднего фронта второго импульса О - Г .Рассмотрим более подробно получение указанных...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 744735

Опубликовано: 30.06.1980

Автор: Лябин

МПК: G11C 29/00

Метки: оперативной, памяти

...б. Первые входы элементов И 4 иФормирователей 9 соединены с выходомгенератора импульсов. Вторые входыэлементов И 4, 7 и 8, генератора би формирователей 9 подключенй ковходам устройства с четвертого подевятый. Третий вход схемы 1 соеди нейт с выходом одного из формирователей 9, авыход схемы 1 подключен к 40третьему входу генератора б.Работает устройство следующим образом, .ЭВМ 13 через интерфейс 12 устанавливает на счетчике 3 код начальногоадреса обращения к блоку 11, в самоминтерфейсе - код конечного адресаобращения к блоку 11, на входе элемента И 7 или элемента И 8 -" разрешающий уровень логической единицы, 5 рна входах программируемых одновибраторов 9 - коды задания задержки и ;цющтельности временного сигнала иразрешенная кода выборки...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 744736

Опубликовано: 30.06.1980

Авторы: Гартаницкий, Ломанов

МПК: G11C 29/00

Метки: оперативной, памяти

...проходят через элемент 26 И через элемент 30 ИЛИ .на разрешениеформирования импульсов стробированияблока управления ОП, через элемент6 И на установку в нулевое состояниерегистра 4 и на установку в единичное состояние триггера 24, выход которого подготавливает элемент 28 Идля прохождения на опрос блока сравнения 3. При поступлении импульсов сгенератора происходит считываниенулевых кодов из ячеек первой строкинакопителя й сравнение их с нулевымикодами регистра 4. При переполнениирегистра адреса координаты Х ОП импульсы с выхода элемента 26 И проходят через элемент 7 И на установкуединичного кода в регистре 4 и сравнение его с кодами, считывае.щя извторой строки накопителя.При последующем переполнении регистра адресакоординаты Х ОП...

Устройство для связи процессора с оперативной памятью

Загрузка...

Номер патента: 750489

Опубликовано: 23.07.1980

Авторы: Аноприенко, Белалов, Лихтер, Мельниченко, Харитонов

МПК: G06F 13/00

Метки: оперативной, памятью, процессора, связи

...может потребоваться запись от одного до восьми байтов. Номера байтов, информация которых будет записана в ОП, задаются единичными значениями соответствующих разрядов маски. Восьмиразрядный код маски формируется блоком 1 и пересылается в ОП через второй выход двумя порциями по четыре разряда одновременно с информационными словами, подлежащими записи. Код маски формируется в зависимости от микрооперации записи, младших разрядов адреса, определяющих адрес байта в границах двойного слова, и дополнительного кода, который при записи переменного числа байтов указывает адрес (номер) последнего записываемого байта. Этот код формируется в устройстве управления ЭЦВМ на счетчике последнего байта при командах, которые обрабатывают операнды...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 750570

Опубликовано: 23.07.1980

Авторы: Чирков, Шевченко

МПК: G11C 29/00

Метки: оперативной, памяти

...вырабатывает последовательность управляющих сигналов вида теста, определяемого блоком 2 управления, которые в адресном блоке 3 преобразуются в сигналы записи-чтения и по определенным адресам подаются на блок 4 подключения матриц. При обнаружении элемента памяти с параметрами считанного сигнала, не соответствующими установленным требованиям, из блока 5 обнаружения неисправностей выдается сигнал в блок 2 управления для останова работы адресного блока 3. Адрес бракованного элемента проверяемой матрицы подается в блок 6 местного управления,. в который подается из блока 2 управления информация о номере проверяющего теста и из блока 5 обнаружения неисправностей - информация о характере брака. При наличии брака на один вход первого элемента И...

Устройство для управления оперативной памятью

Загрузка...

Номер патента: 752338

Опубликовано: 30.07.1980

Авторы: Безродный, Мартыненко

МПК: G06F 9/00, G11C 8/08

Метки: оперативной, памятью

...выходом триггера 5 конца цикла, входыкоторого соединены соответственно сшиной 4 и выходом формирователя 1.Устройство работает следующим образом. 25В исходном состоянии на шине 4 ина выходе формирователя 2 присутствует нулевой уровень напряжения, на выходах триггера 3 режима - единичныеуровни, на выходе элемента б И-НЕнулевой уровень, на выходе формирователя 1 - единичный уровень, на выходе триггера 5 конца. цикла - нулевойуровень и на выходе элемента 7 И-НЕединичный уровень напряжения.35При подаче по шине 4 единичногоуровня триггер 3 режима устанавливается в нулевое состояние, при этом навыходе элемента б И-НЕ формируетсяперепад напряжения единичного уровня,которым запускается формирователь 1. 40По окончании цикла работы на...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 752502

Опубликовано: 30.07.1980

Автор: Поваляев

МПК: G11C 29/00

Метки: оперативной, памяти

...быть использованыаля кодирования столбцов субматрипы, Для. образования. 8 кодовых комбинапий, содержащих каждая четное число единип, неоохоаимо 5 контрольных разрядов. Гакимобразом, субматрипа на байт содержит 6строк, причем общее число единип в каждом столбпе матрипы нечетное. Построивсубматрипу на один байт, достраиваем матрипу для остальных байтов путем перестановок строк этой субматрипы. Субматрицуна байт можно построить и другим способом.Для образования 8 кодовых комбинапий,содержащих каждая нечетное число еаинип,необходимо 4 контрольных разряда. Длякодирования каждого столбца нечетнымчислом единип необхоаимо аве строки субматрицы заполнить паритетной последовательностью этого байта, Симметричнаяматрипа аля кода ( 72, 64) на фиг....

Устройство для приема информации пункта оперативной связи

Загрузка...

Номер патента: 781869

Опубликовано: 23.11.1980

Авторы: Дорошенко, Карпенко, Левченко, Уваров

МПК: G08C 19/16

Метки: информации, оперативной, приема, пункта, связи

...4, первый дешифратор 54, второй дешифратор 5 д, цифровой индикатор 6, индикаторы 7 -75 информации, первый Формирователь 8 сигналов, элемент И-НЕ 9, счетчики 10 -10, триггеры 11-11 информации, усилитель 12 принимаемых сигналов, громкоговоритель 13, триггеры 14 -142, формирователи 15-15 длительности, кнопку 16 отключения пунктов, кнопку 17 сброса сигнализации, кнопку 18 сброса информации, блок 19 питания индикаторов, стабилизатор 20 питания устройства пункта оперативной связи, второй Формирователь 21 сигналов.Устройство работает следующим образом.При нажатии абонентом кнопки вызова диспетчера (на чертеже не показана) электрический сигнал поступает по линии связи 1 на входы линейных блоков 2и 2. С выходов этих блоков электрические...

Устройство для управления обменом между оперативной памятью и внешними устройствами

Загрузка...

Номер патента: 789988

Опубликовано: 23.12.1980

Авторы: Ванзонок, Запольский, Пронин, Рымарчук, Хамелянский

МПК: G06F 3/04

Метки: внешними, между, обменом, оперативной, памятью, устройствами

...памяти 3 производится сигналами, выдаваемыми с первого выхода блока 2. Микрокоманды, определяющие алгоритм работы блока 2 микропрограммного управления, поступают в блок 2 из управляющей памяти 3. Блок 4 коммутирует один иэ каналов, требующих обслуживания для передачи данных на первый вход основной памяти 1. При передаче данных оборудование блока 4 и основной памяти 1 разделяется на один цикл основной памяти. Работа мультиплексного и блок-мультиплексных каналов происходит под управлением управляющего слова внешнего устройства УСУ), в котором записаны режим работы и операция, запущенная на устройстве, указаны область обмена с основной памятью и обьем массива данных. Для выборки УСУ блок 4 коммутирует сигнал запроса от наиболее...

Устройство оперативной коммутацииканалов связи

Загрузка...

Номер патента: 828438

Опубликовано: 07.05.1981

Авторы: Гаврилова, Горбунова

МПК: H04Q 1/52

Метки: коммутацииканалов, оперативной, связи

...устрой ства - ПДУ), который может быть выполнен в виде совмещенного координатного поля команд и сигналов, преобразуется шифратором 6 в две команды: позиционную и групповую, которые управляют рабо той блока 7, Поступление позиционной команды вызывает формирование сигнала сброса входа, групповой - формирование сигнала сброса выхода.Эти сигналы поступают на соответствую щие цепи управления сбросом коммутационной матрицы 1, т входов и п выходов которой образуют координатную сетку, в перекрестиях которой расположены двоичные элементы, осуществляющие коммута цию.Вход и выход коммутационной матрицы 1 в состоянии соединения образуют тракт, который в общем случае может содержать любое число цепей. При поступлении сиг налов сброса...

Устройство для оперативной блокировки выдвижного элемента шкафа комплектного распределительного устройства

Загрузка...

Номер патента: 858159

Опубликовано: 23.08.1981

Авторы: Бушуев, Володарский, Маханьков, Упманис

МПК: H02B 11/02

Метки: блокировки, выдвижного, комплектного, оперативной, распределительного, устройства, шкафа, элемента

...связанного с ползуном посредством рычага с рукояткой, в корпусе шкафа выполнены пазы для стопора различнойглубины, и блок-замки размещены навыдвижном элементе. 5На фиг. 1 схематически изображена механическая и электромагнитнаяблокировка фиксированного рабочегоположения выдвижного элемента в корпусе шкафа КРУ на фиг, 2 - то же вконтрольном положении выдвижного элемента в корпусе шкафа КРУ,. Устройство механической и электромагнитной блокировки полностью размещено на корпусе выдвижного элемента 151 и состоит из ползуна 2 с отверстиями 3 для захода в них штоков блокзамков механической 4 и электромагнитной 5 блокировки, Ползун 2 установлен на направляющих втулках б и чеОрез рычаг 7 с рукояткой 8 связан сподпружиненным стопором 9,...

Устройство шахтной оперативной и аварийной беспроводной связи с подземными выработками

Загрузка...

Номер патента: 876999

Опубликовано: 30.10.1981

Авторы: Волынский, Дьяков, Калашнев, Корякин, Кушкин, Марков, Орлов, Паршин, Подвысоцкий, Самойлов, Тютюков, Чечулина

МПК: E21C 35/24

Метки: аварийной, беспроводной, выработками, оперативной, подземными, связи, шахтной

...передаче речевого сообщения микрофон 3 с помощью коммутатора 4 подключается через амплктуднык компрессор, служащий для уменьшения динамического диапа-. зона речевых сигналов, к передатчику зву- фв ковой частоты и передающей антенне,По окончании передачи речевого сообщения нажимается кнопка 2 отбоя и подается команда на вход шифратора 2, который вырабатывает сигнал отбоя в виде синусоидального колебания частоты , длительности 6 которое с выхода шифратора подается на передатчик. Кроме того, сигнал отбоя с помощью коммутатора 4 отключает ,микрофон и возвращает передающий комплект в исходное состояние. 50При работе приемного устройства в режиме дежурного приема резонансная частота р, перестраиваемой резонансной сис-.темы (кривая 1....

Устройство для контроля блоков оперативной памяти

Загрузка...

Номер патента: 888211

Опубликовано: 07.12.1981

Авторы: Корбашов, Руд

МПК: G11C 29/00

Метки: блоков, оперативной, памяти

...которое будет тем выше, чем, меньше причем выход второй схемы сравнения разница между областями устойчивой подключен к входу блока местного уп работы при ошибках различной кратности. равления, первый вход - к выходу ре- формула изобретения гистра заданной кратности ошибок,Устройство для контроля блоков второй вход - к выходу блока опреде-оперативной памяти, содержащее заления кратности ошибок, вход которо- дающий генератор импульсов, регистр го соединен с выходом первой схемы , а адреса, блок задания режимов, первую сравнения. схему сравнения и блок местного упНа чертеже изображена структурнаяравления, причем вход задающего гесхема устройства для контроля блоковнератора импульсов подключен к выходу оперативной памяти. блока местного...

Устройство для контроля блоков оперативной памяти

Загрузка...

Номер патента: 894796

Опубликовано: 30.12.1981

Автор: Рябцев

МПК: G11C 29/00

Метки: блоков, оперативной, памяти

...матрицы Адамара образуют как результат проверки а четность разрядов Кода адреса строк, при этомперебираются проверки всех разрядов кодаадреса строк во всех сочетаниях.Устройство работает следующим образом.При использовании устройства для контроляполупроводникового блока памяти емкостью16 кбит,собранного из четырех микросхем па.мяти емкостью 4 кбит, для выбора конкрат.ной микросхемы памяти используют, разрядыкода адреса а, и аг, Контроль осуществляютв два этапа. Вначале в проверяемый блок 5записывают код, полученньщ путем преобразования младших разрядов кода адреса в кодматрицы Адамара, сложенный по модулю двас первым старшим разрядом кода адреса а,.По программе блока 1 блок 2 формиру.ет код адреса, который поступает на вход бло:ка 5,...

Устройство для сопряжения оперативной памяти с процессором и каналами ввода-вывода

Загрузка...

Номер патента: 689439

Опубликовано: 07.01.1982

Авторы: Бельский, Климов, Коханов, Ломов, Цаплин

МПК: G06F 13/06

Метки: ввода-вывода, каналами, оперативной, памяти, процессором, сопряжения

...адресный вход блока 2 либо к регистру 3 адреса процессора, либо к регистру 4 адреса оперативной памяти в зависимости от сигнала по выходу 22, Ком,мутатор 7 адреса ряда подключает адресряда основной памяти к схеме сравнения 8и к регистру 9 адреса процессора.Если при обращении процессора по входу 26 на чтение информации адрес ряда ос;новной памяти сравнивается с одним изадресов, записанных в ячейке блока 2, однозначно определенной адресом колонкис выхода коммутатора 6, это означает, что требуемая информация находится в блоке1. При этом адрес соответствующей ячейки блока 1 заносится на регистр 9, По этомуадресу из блока 1 на регистр 10 считаннойинформации выбирается с выхода 23 требуемая информация и передается в процессор по...

Устройство для контроля интегральных блоков оперативной памяти

Загрузка...

Номер патента: 907586

Опубликовано: 23.02.1982

Авторы: Карягин, Рябцев

МПК: G11C 29/00

Метки: блоков, интегральных, оперативной, памяти

...блок 2формирует двоичный код адреса, преобразование которого осуществляют сумматоры 7 по35модулю два путем поразрядного сложения лвоичного кода адреса со сдвинутым вправо наодин разряд зиачением данного кода. Такимобразом получается преобразованный кол (и - 1)разрядов адреса, причем код старшего и-го49разряда адреса принимает значение нуль, ллячего вход элемента НЕРАВНОЗНАЧНОСТЬ 1 Осоединен с шивой нулевого потенциала,Преобразованный код адреса через элементы НЕРАВНОЗНАЧНОСТЬ 9 и 10 поступа.ет иа адресные входы проверяемого иптеграль фного блока 5 оперативной памяти.Формирование контрольных данных осуществляется формирователем 3 по командеблока 1. Затем записывают нуль в первуюячейку проверяемого блока 5, по команде 50блока 1 включают...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 911626

Опубликовано: 07.03.1982

Авторы: Андреев, Иванов, Коржев, Пресняков

МПК: G11C 29/00

Метки: оперативной, памяти

...3.1-3,3.Входы установки в единицу тригге- щров 11 каждой группы йодклвчены со"ответственно к адресным входам вако- .пителя 4, а выходык соответству-ющим выходам накопителя 4.Входы установки в ноль триггеров11 подключени к управляющему входу фнакопителя 4.. Колчество .тригтеров 11 групп на-копителя 4 соответствует максимальному. количеству модулей, содержащихся в проверяемой оперативной памяти.Устройство работает следующим образом.Адрес, по которому произошел сбойв контролируемой оперативной памяти,поступает на адресные входы б, ин- ЗФормация о неисправных разрядах - настробирующие входы 7 устройства.Первый блок 1. анализа адреса выявляет 1 строку, а второй блок 2анализа адреса - столбцыф проверяемой оперативной памяти, в...

Устройство для контроля блоков оперативной памяти

Загрузка...

Номер патента: 924758

Опубликовано: 30.04.1982

Авторы: Анисимов, Криворотов, Летнев, Шакарьянц

МПК: G11C 29/00

Метки: блоков, оперативной, памяти

...со вторыми управляющими входами основных коммутаторов, .На чертеже обозначены также первый вход 17,элемента И, первые 18 и вторые 19 управляющие входы основных коммутаторов. Третий счетчик 14 имеет разрядность (и +1 ).Устройство работает следующим образом,Импульсы на управляющих входах 18 и 19 основных коммутаторов 10 обуславливает выбор одного из трех применяемых в устройстве контрольных тестов : "Дождь", "Адресный код" или "Шахматный код".Рассмотрим работу устройства в режиме Формирования теста "Шахматный код". После запуска устройства блок 1 управления выдает управляющие импульсы, под воздействием которых коммутаторы 1 О подключают выходы счетного триггера 8 ко входам регистра 3. Блок 1 вырабатывает тактовую...

Устройство для контроля блоков оперативной памяти

Загрузка...

Номер патента: 934552

Опубликовано: 07.06.1982

Автор: Власов

МПК: G11C 29/00

Метки: блоков, оперативной, памяти

...необходимый период обращения к проверяемому блоку 3 934552 фгистр адреса, регистр числа, Форми-рователь управляющих сигналов, генератор сигналов, формирователь числовых сигналов, первую схему сравненияи блок управления режимами, выходыкоторого соединены соответственнос одним из входов формирователя управляющих сигналов и первым входомформирователя числовых сигналов, выходы которого подключены к одним из 1 Овходов первой схемы сравнения и первому управляющему входу регистра числа, одни выходы последнего соединеныс другими входами первой схемы сравнения, выход которой подключен к вхо зду генератора сигналов, информационные входы и другие выходы регистра,числа и выходы регистра адресаявляются соответственно информационными входами...

Устройство для контроля блоков оперативной памяти

Загрузка...

Номер патента: 940242

Опубликовано: 30.06.1982

Авторы: Дуйков, Екимов, Сайкович, Станин

МПК: G11C 29/00

Метки: блоков, оперативной, памяти

...из нее коды Хэмминга поступают на второй вход схемы 10 сравнения, на первый вход которой поступают коды Хэмминга из контролируемого блока памяти с регистра 250 (фиг. 1).Аналогично работает схема 9 сравнения, на первый вход которой с выхода формирователя 8 поступает контрольный код, выработанный из информа ции, находящейся в выходном регистре 7, а на второй вход схемы 9 сравнения - контрольный код из контроли 42 6 емого блока памяти с регистра 13(фиг. 1).Отсутствие сигналов на выходе схем9 и 1 О сравнения, следовательно, свыхода формирователя 11 соответствует тому, цто информация, хранимаяв контролируемом блоке памяти до считывания, и информация на выходе регистра 7 идентичны и при этом в режиме чтения задействованы все блокии регистры...

Устройство для управления регенерацией в блоках оперативной памяти

Загрузка...

Номер патента: 942137

Опубликовано: 07.07.1982

Авторы: Бруевич, Воробьев, Куликов

МПК: G11C 11/406, G11C 7/08

Метки: блоках, оперативной, памяти, регенерацией

...в каждом цикле формирователь 5 вырабатывает все необходимые сигналы для режима регенерации, Таким образом, при отсутствии внешних обращений к блоку. оперативной памяти происходит непрерывная регенерация информации в нем с максимально возможной частотой. Признаком режима регенерации являются отрицательные сигналы длительностьюна выходе 9 (фиг,2) триггера 1.При появлении положительного сигнала на выходе 6 (фиг, 2), передний фронт этого сигнала совпадает с моментом готовности блока памяти к приему следующего запроса), на выходе 9 вырабатывается низкий уровень напряжения, а на выходе 11 (фиг. 2) И-НЕ 3 - вь 1 сокий,который затем поступает на первый вход элемента И-НЕ 4, на втором входе которого присутствует уровень с выхода 6 формирователя...

Устройство для регистрации и оперативной обработки результатов геофизических исследований в скважинах

Загрузка...

Номер патента: 949611

Опубликовано: 07.08.1982

Авторы: Александров, Лаптев, Лукьянов

МПК: G01V 11/00

Метки: геофизических, исследований, оперативной, регистрации, результатов, скважинах

...что результаты, получаемые ат какого-то отдельного прибора неэффективны метод неэффективен, т.е. наблюдается очень малый сигнал или характер его поведения не влияет на дальнейшую интерполяцию с цельто выделения продуктивных пластов то производится ега выключение и карта настройки комплексного прибора в этом рейсе автоматически меняется. Например, вместо ГК мажет работать АК (если оба эти метода реализуются данным комплексннм прибором). Все эти переключения через блок 2 сопряжения и вычислительный 10 15 20 65 блок 5 Фиксируются в блоке б управГеофизическая информация через канальный мультиплексор 1 поступает в блок 2 сопряжения, а именно в преобразователь 3 информации, с которого через блок 13 обмена пост) - пает в вычислительный...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 955208

Опубликовано: 30.08.1982

Авторы: Анисимов, Криворотов, Летнев, Шакарьянц

МПК: G11C 29/00

Метки: оперативной, памяти

...третьего подциклакуда и будет записан код "1". Такимобразом, блок 15 оперативной памяти,:заполненный в первом подцикле всеминулями, заполняется в следующих подциклах единицами, т.е. проходит процесс "набегания" единиц, характерныйдля теста "Дождь". Когда пройдет Аподциклов, коды на нходе полусумматора 11 будут инверсными и весь блок15 будет заполнен единицами. В следующие А подциклов точно также, начиная с последнего адреса, код единиц сменится кодом нулей. Через 2 Аподциклов заканчивается .полный период теста,Рассмотрим работу устройства приФормировании теста типа "Адресныйкод". В этом случае управляющие сигналы с блока 1 подключают к входамрегистра 3 числа выходы счетчика 14(через коммутаторы 12 и 10),Работа коммутаторов 10 аналогична...

Устройство для контроля блоков оперативной памяти

Загрузка...

Номер патента: 957276

Опубликовано: 07.09.1982

Авторы: Варнаков, Вершков, Парфенов, Прокошенков, Чумакова

МПК: G11C 29/00

Метки: блоков, оперативной, памяти

...12 и далее вовнешнее устройство. Одновременно блок 4выдает во внешнее устройство через выход17 сигнал сопровождения текущего числа,свидетельствующий о наличии информациина выходах 12,После считывания первого числа внешнееустройство посылает по входу 15 в блок 4сигнал разрешения передачи числа, по которому блок 4 обеспечивает считывание информации из второй ячейки блока 11 памяти и т,д., пока не будет передан во внешнееустройство весь массив информации из блока 11, размер которого определяется такжевнешним устройством.5В контрольных режимах устройство работает следующим образом.В случае проверки операндных цепей вустройство записываются и далее считываются заранее известные эталонные массивы, 20при этом работа устройства аналогична...

Устройство для контроля блоков оперативной памяти

Загрузка...

Номер патента: 957278

Опубликовано: 07.09.1982

Авторы: Бардин, Павлюков, Штолик

МПК: G11C 29/00

Метки: блоков, оперативной, памяти

...соотношения сигналов управления задаются программой из блока 4, Это обеспечивает возможность автоматически выставлять временные параметры и. соотношения сигналов в широком диапазоне с высокой точностью, что является важным критерием при разработке контрольно-диагностических систем для проверки быстродействующих устройств. Считанная информация по входам 6 через блок 5 поступает в блок 10, где под воздействием управляющих сигналов блока 4 и блока 11 осуществляется ее обработка и поразрядное сравнение с эталонной. При считывании неверной информации вырабатывается сигнал сбоя, поступающий в блок 4, и под воздействием его происходит останов работы устройства. В индикаторе 14 регистрируется сбойный разряд считанной информации из ОЗУ, номер...