Устройство для контроля блоков оперативной памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Совет сникСоциалистическикРеспублик 1 ц 88821(5)М. Кл. 6 11 С 29/00 Государственный комитет ио делом изобретений и открытий(71) Заявитель54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ ОПЕРАТИВНОЙ ПАМЯТИИзобретение относится к области запоминающих устройств.Известно устройство, которое содержит блок управления, счетчик адреса, схему сравнения, датчик контрольных кодов, регистр числа Г 1 1.Недостатком этого устройства явявляется возможность оценить качество регулировки оперативных запоминающих устройств (ОЗУ) в том смысле, что на нем невозможно определить разброс величин области устойчивой работы отдельных разрядов и всего устройства в целом, Качество регулировки ОЗУ тем выше, чем меньше разница в областях устойчивой работы отдельных разрядов и устройства в целом.Наиболее близким техническим решением к изобретению является устройство для контроля ОЗУ, содержащеезадающий генератор импульсов, генератор одиночных импульсов, генератор многократного обращения, схему оста- нова, адресный регистр, схему задания режимов, схему сравнения, счетчик ошибок и схему растра 23В этом устройстве невозможнооценить качество регулировки ОЗУ 5в вышеуказанном смысле, так как внем происходит лишь фиксация ошибкибез указания ее кратности. Это сужает область применения устройства.Целью изобретения является расшире)ие области применения устройства тоза счет обеспечения воэможности определения разброса величин областиустойчивой работы блоков оперативнойпамяти.Поставленная цель достигается тем,что в устройство для контроля блоковоперативной памяти, содержащее задающий генератор импульсов, регистр адреса, блок задания режимов, первуюсхему сравнения и блок местного управления, причем вход задающего генератора импульсов подключен к выходублока местного управления, а выходк входу регистра адреса и одному из3 8882114 входов блока задания режимов, другой на регистре 7 и блоке 5 схемы 6 вывход которого соединен с первым вы- рабатывает сигнал ошибки, который ходом регистра адреса, второй выход поступает на вход блока 8, который которого является одним из выходов при этом запрещает выработку сигнаустройства, один иэ входов первой лов тактовой частоты генератором 1. схемы сравнения подключен к первому На регистре 2 фиксируется код адвыходу блока задания режимов, второй реса неисправной ячейки, Задавая на выход которого является другим выхо- регистре 7 коды 1, 2, и т.д., дом устройства, входом которого явля- можно определить обьем устойчивой ется второй выход первой схемы срав работы ОЗУ при ошибках кратности, нения,введены блок определения крат- рааной 1, 2, и т,д. и тем самым ности ошибок, вторую схему сравнения определить качество регулировки ОЗУ, и регистр заданной кратности ошибок, которое будет тем выше, чем, меньше причем выход второй схемы сравнения разница между областями устойчивой подключен к входу блока местного уп работы при ошибках различной кратности. равления, первый вход - к выходу ре- формула изобретения гистра заданной кратности ошибок,Устройство для контроля блоков второй вход - к выходу блока опреде-оперативной памяти, содержащее заления кратности ошибок, вход которо- дающий генератор импульсов, регистр го соединен с выходом первой схемы , а адреса, блок задания режимов, первую сравнения. схему сравнения и блок местного упНа чертеже изображена структурнаяравления, причем вход задающего гесхема устройства для контроля блоковнератора импульсов подключен к выходу оперативной памяти. блока местного управления, а выходУстройство содержит задающий ге- д 5 к входу регистра адреса и одному из нератор 1 импульсов, регистр 2 адре.- входов блока задания режимов, другой са, блок 3 задания режимов, первую вход которого соединен с первым выхосхему 4 сравнения, блок 5 определе- дом регистра адреса, второй выход ния кратности ошибок, выполненный которого является одним из выходов на основе счетчика, вторую схему 6 устройства, один из входов первой сравнениярегистр 7 заданной крат- схемы сравнения поключен к первому ности ошибок, блок 8 местного управ- выходу блока задания режимов, второй ления, служащий для пуска и останова . выход которого является другим выхогенератора 1. дом устройства, входом которого явВыход схемы 6 подключен к входу ляется второй выход. первой схемы сравблока 8, первый вход - к выходу ре-35нения, о т л и ч а ю щ е е с я тем, гистра 7,второй - к выходу блока 5,вход что, с целью расширения области прикоторого соединен с выходом схемы 4. менения устройства за счет обеспечеУстройство работает следующим об- ния возможности определения разбросавеличин области устойчивой работы40Генератор 1 вырабатывает после-блоков оперативной памяти, оно содердовательность тактовых импульсов, жит блок опеределения кратности ошикоторые поступают на вход регистра 2, бок, вторую схему сравнения и регистр который может работать в счетном ре- заданной кратности ошибок, причемна блок 3 который вырабты- выход второй схемы сравнения подклю 45вает коды для записи и проверяемом чен к входу блока местного управления, ОЗУ. в соответствии с принятым набором первый вход - к выходу регистра задан- тестов. Сигналы с выходов регистра 2 ной кратности ошибок, второй вход - и блока 3 поступают в проверяемое ОЗУ, .к выходу блока определения кратности С танная на ОЗУ информация поступа- ошибок, вход которого соединен с:сэ входов схемы 4 кото- выходом первои схемы сравнения. рая сравнивается с информацией, пос- Источники информации, тупающей на другие входы хг е входы схемы 4 от ,принятые во внимание при экспертизе блока 3, На,регистре 7 набирается код, 1. Авторское свидетельство СССР соответствующий заданной кратности й 643977, кл.С 11 С 29/001 1976 ошибок. Блокб . Б 5 производит подсчет 55 2. Китович В.В. "Оперативные заколичественных несовпаден "есовпадений в разря- поминающие устройства. на магнитных дах слова, считанного из ОЗУ, поступаю сердечниках и тонких пленках". м., вщих со схемы 4. При .совпадении кодов нЭнергия",1965,с.223-228 (прототип),888211 Составитель В.Рудаковедактор Г,Петрова .Техред Л. Пекарь Корректор М,Ш аказ филиал ППП "Патент", г,ужгород, ул.Проектная. 4 10732/16 Т ВНИИПИ Государс по делам ивоб 113035, Москва, е раж 648 Подписное венногоетений и комитета СССРоткрытийушская наб д, 4/5
СмотретьЗаявка
2855589, 14.12.1979
ПРЕДПРИЯТИЕ ПЯ Г-4677
КОРБАШОВ ЮРИЙ МИХАЙЛОВИЧ, РУД ВЛАДИМИР СЕРГЕЕВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: блоков, оперативной, памяти
Опубликовано: 07.12.1981
Код ссылки
<a href="https://patents.su/3-888211-ustrojjstvo-dlya-kontrolya-blokov-operativnojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля блоков оперативной памяти</a>
Предыдущий патент: Аналоговое запоминающее устройство
Следующий патент: Устройство для контроля запоминающих матриц
Случайный патент: Вяжущее