Реверсивный счетчик на мдп-транзисторах
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 711690
Автор: Солод
Текст
Союз СоветскихСоциалистическихРеспублик уднрственный номите а делам изобретений и аткрьпий) Заявител ЕВЕРС ИОННЫЙ ез первый проо введены про ый усилитель, о включенных Изобретен тропики, авт и вычислител пол ьзованопостроениилей,ие относится к области микрозлек,- оматики, цифровой измерительной ьной техники и может быть искачестве счетного устройства при азличных счетчиков, преобразоватеИзвестны триггеры, выполненные на МДПтранзисторах 11 1 .Недостаток известных устройств заключается в том, что они не обеспечивают режима пересчета.Известен также квазистатический триггер на МДП-транзисторах, который обеспечивает режим прямого счета, но не обеспечивает режим реверсивного счета и формирование импуль. сов переноса прямого и обратного счета на по. следующие разряды 2 .Целью изобретения является обеспечение реверсивного счета и формирования импульсов переноса на последующий разряд.Для достижения поставленной цели в устрой.ство, содержащее первый инвертор, выход ко. торого подключен ко входу второго инвертора, а вход - к выходу второго инвертора че. ЧИК НА МДП.ТРАНЗИСТОРАХ однои транзистор, дополнитель одные транзисторы, двухтакт. одержащии два последовательмежду шинами питания транзис тора, и формирователи импульсов переноса прямого и обратного счета, каждый из которыхсодержит последовательно включенные повто.ряющий и ключевой транзисторы, подключенныесоответственно между входной шиной прямогоили обратного счета и общей шиной, причемвторой проходной транзистор включен междувыходом первого инвертора и затворами перво.го транзистора усилителя и повторяющего транзистора формирователя импульсов переноса прямого счета, третий проходной транзистор включен между выходом второго инвертора и затворами второго транзистора усилителя и ключевого транзистора формирователя импульсов переноса прямого счета и затвором повторяющеготранзистора формирователя импульсов переноса обратного счета через четвертый прбходнойтранзистор, затворы первого, второго, третьегои четвертого проходных транзисторов подклю.чены ко входной шине инверсных сигналов пря.3 71 мого и обратного счета пятый и шестой проход. ные транзисторы включены между выходом усилителя и входом первого инвертора, затвор пятого проходного транзистора подключен ко входной шине прямогосчета, а затвор шестого проходного транзистора подключен ко входной шине обратного счета, выход усилителя подключен к затвору ключевого транзистора формирователя импульсов переноса обратного счета, меж. ду затворами и истоками повторяющих транзисторов формирователей импульсов переноса прямого и обратного счета включены запоминаю. щие конденсаторы, истоки повторяющих транзисторов подключены соответственно к выход. ным шинам прямого и обратного счета,На фиг, 1 представлена электрическая прин. ципиальная схема. реверсивного счетчика на МДП-транзисторах, где выход 1 первого кивер. тора на транзисторах 2, 3 подключен ко входу второго инвертора на транзисторах 4, 5, а вход - к выходу 6 второго инвертора через проходной транзистор 7; 8, 9 - транзисторы двухтактного усилителя, включенные последо. вательно между шиной питания 10 и общей шиной 11, затвор транзистора 8 подключен к выходу 1 первого инвертора через проходной транзистор 12 и к затвору повторяющего тран. зистора 13 формирователя импульсов переноса прямого счета, затвор транзистора 9 подклю. чен квыходу 6 второго инвертора через проходной транзистор 14, к затвору ключевого транзистора 15 формирователя импульсов пере. носа прямого счета и к затвору повторяющего транзистора 16 формирователя импульсов переноса обратного счета через проходной транзистор 17, выход 18 усилителя подключен к затвору ключевого транзистора 19 формирователя импульсов переноса обратного счета и через параллельно включенные проходные транзИсторы 20, 21 - к входу первого инвертора, т. е. к затвору транзистора 2, Транзисторы 13, 15 формирователя импульсов переноса прямого счета последовательно, включены между входной шиной прямого счета 22 и общей шиной 11, а транзисторы 16, 19 формирователя импульсов переноса обратного счета последовательно включены между входной шиной обратного счета 23 и общей цшной 11, Исток транзистора 13 и сток, транзистора 15 подключены к выходной шине прямого счета 24 и через запоминающий конденсатор 25 - к затвору транзистора 13. Исток транзистора 16 и сток транзистора 19 подключены к выходной шине обратного счета 26 и через запоминающий конденсатор 27 - к затвору транзистора 16. Затворы проходных транзисторов 7, 12, 14, 17 подключены ко входной шине инверсных сигналов прямого и обратного счета 28, затвор проходного транзис.15 1690 4тора 20 подключен к шине 22, а затвор транзистора 21 - к шине 23,На фиг, 2 представлены временные диаграммы, поясняющие работу устройства,5где О, - входные импульсы прямого счета,О - входные импульсы обратного счета,Оз - входные инверсные сигналы прямогои обратного счета,Оч - напряжение на выходе первого ин.1 О вертора,О - напряжение на выходе второго инвертора,Оа - напряжение на выходе двухтактного усилителя,О, - импульсы переноса прямого счета,Оа - импульсы переноса обратного счета,Устройство работает следующим образом.Пусть в начальный момент, когда нет счетных импульсов прямого и обратного счета нашинах 22, 23, 28, на выходе 1 первого инвер 30тора установится высокий отрицательный потенциал 04, а следовательно, на выходе 6 второ.го инвертора - потенциал близкий к нулю, который через открытый проходной транзистор 7будет поддерживать транзистор 2 в закрытомсостоянии, Так как в это время на шине 28высокий отрицательный потенциал Оз, то черезоткрытый транзистор 12 на затворах транзисторов 8 и 13 устанавливается высокий отрицательный потенциал с выхода 1 первого инвертора,На шине 22 потенциал близкий к нулю, поэтому запоминающий конденсатор 25 заряжаетсячерез открытый транзистор 13. На затворахтранзисторов 9, 15 и 16 устанавливаются потен 35циал близкий к нулю с выхода 6 второго инвертора через открытые проходные транзисторы 14и 17; ключевые транзисторы 9 и 15 закрыты,закрыт также транзистор 16, на выходе 18 устанавливается высокий отрицательный потенци 4 О ал 06, который открывает транзистор 19. Конденсатор 27 разряжается. Когда потенциал нашине 28 становится близким к нулю, закрываются проходные транзисторы 7, 14 и 12, вышеописанное состояние устройства сохраняется.С приходом входного импульса прямого счета45на шину 22 открывается проходной транзистор 20, высокий отрицательный потенциал свыхода 18 двухтактного усилителя поступаетна вход первого инвертора. Вследствие этого .меняется состояние на выходах инверторов, наовыходе 1 первого инвертора установится потен.циал близкий к нулю, а на выходе 6 второгоинвертора - высокий отрицательный потенциал.Импульс прямого счета через открытый повто 55ряющий транзистор 13 поступает на выходнуюшину прямого счета 24, После окончания им-пульса прямого счета через проходные транзис.торы 12, 14 на затворах транзисторов 8 и 13установится низкий отрицательный потенциал,45Реверсионный счетчик на МДП-транзисторах,содержащий первый инвертор, выход которогоподключен ко входу второго инвертора, авход - к выходу второго инвертора через пер 5 7 на затворах 9 и 15 транзисторов - высокий отрицательный потенциал, запоминающий конденсатор 25 разрядится через открытые трап. эисторы 15, 12 и 2, С приходом следующего импульса прямого счета на затворе транэнсто. ра 2 установится низкий отрицательный потенциал через проходной транзистор 20 и изменит. ся состояние инверторов - на выходе 1 перво. го инвертора установится высокий отрицатель ный потенциал, а на выходе 6 второго инвертора - низкий, т, е. установится первоначаль. иое состояние. На въ 1 ходной шине прямого счета 24 импульс будет отсутствовать, После окончания второго импульса прямого счета про цесс будет повторяться. Инверторы будут изме. нять свое состояние с приходом каждого им. пульса прямого счета, а на выходной шине 24 будут формироваться импульсы при переходе первого инвертора в состояние логического ну. ля, а второго - в состояние логической единицы.Работа устройства при поступлении входных импульсов обратного счета на шину 23 анало гична, за исключением того, что импульсы пе. реноса будут формироваться нэ выходной шине обратного счета 26 при переходе первого инвертора в состояние логической единицы, а второго - в состояние логического нуля и состояние инверторов изменяется с помощью проходного транзистора 21, а заряд и разряд за- . поминающего конденсатора 27 происходит через транзисторы 19, 5, 14 и 17.Таким образом, устройство обеспечивает де. ление на два входных импульсов как прямо. го, так и обратного счета и формирует импуль. сы переноса прямого и обратного счета. При построении многоразрядных пересчетных устройств выходные шины прямого и обратного счета предыдущего разряда подключаются соответственно ко входным шинам прямого и обратного счета последующего разряда. формула изобретения 11690 6вый проходной транзистор, отл ичаюши йся тем, что, с целыа обеспечения реверсивно.го счета и формирования импульсов переносана последующий разряд, в него дополнительно5введены проходные транзисторы, двухтактныйусилитель, содержащий два последовательновключенных между шинамн питания транзистора, и формирователи импульсов переноса прямого и обратного счета, каждый из которых10 содержит последовательно включенные повторяющий и ключевой транзисторы, подключенныесоответственно между входной шиной прямо.го или обратного счета и общей шиной, причемвторой проходной транзистор включен междувыходом первого инвертора и затворами первого транзистора усилителя и повторяющеготранзистора формирователя импульсов переноса прямого счета, третий проходной транзистор включен между выходом второго инвертора и затворами второго транзистора усилителя. и ключевого транзистора формирователяимпульсов переноса прямого счета и затворомповторяющего транзистора формирователя импульсов переноса обратного счета через четвертый проходной транзистор, затворы первого,второго, третьего и четвертого проходных тран.знсторов подключены ко входной шине инверсных сигналов прямого и обратного счета, пятый и шестой проходные транзисторы включеэО ны между выходом усилителя и входом первого инвертора, затвор пятого проходного транэис.тора подключен ко входной шине прямого счетта, а затвор шестого проходного транзистораподключен ко входной шине обратного счета,З 5 выход усилителя подключен к затвору ключевого транзистора формирователя импульсов переноса обратного счета, между затворами и истоками пОвторяюших транзисторов формировате.лей импульсов переноса прямого и обратного40 счета включены запоминающие конденсаторы,истоки повторяющих транзисторов подключенысоответственно к выходным шинам прямогои обратного счета.Источники информации,принятые во внимание при экспертизе1, Патент США У 3832573, кл. 307 - 279,1974.2. Авторское свидетельство СССР У 406298,кл. Н 03 К 3/286, 1974.
СмотретьЗаявка
2469028, 29.03.1977
ПРЕДПРИЯТИЕ ПЯ Х-5737
СОЛОД АЛЕКСАНДР ГРИГОРЬЕВИЧ
МПК / Метки
МПК: H03K 23/30
Метки: мдп-транзисторах, реверсивный, счетчик
Опубликовано: 25.01.1980
Код ссылки
<a href="https://patents.su/4-711690-reversivnyjj-schetchik-na-mdp-tranzistorakh.html" target="_blank" rel="follow" title="База патентов СССР">Реверсивный счетчик на мдп-транзисторах</a>
Предыдущий патент: Счетчик-таймер
Следующий патент: Устройство для подавления шумов
Случайный патент: 158213