Патенты с меткой «мдп-транзисторах»

Страница 3

Триггер богдановича на мдп-транзисторах

Загрузка...

Номер патента: 1234952

Опубликовано: 30.05.1986

Автор: Богданович

МПК: H03K 3/29

Метки: богдановича, мдп-транзисторах, триггер

...состояние, при котором транзисторы 2 и 16 открыты, а остальные транзисторы закрыты, на выходе 6 низкий, а ца выходе 9 - высокий потенциалы. 10 15 20 25 30 35 40 45 Если в первом состоянии триггера на вход 12 поступает положительный импульс, то открывается транзистор 4 и аналогично описанному процессу в силу симметрии схемы триггер переключается в третье устойчивое состояние, при котором транзисторы 3 и 13 открыты, а остальные транзисторы закрыты, на выходе 6 высокий, а на выходе 9 - низкий потенциалы. Если триггер находится во втором устойчивом состоянии и ца вход 12 поступает положительный импульс, то открывается транзистор 4, что приводит к установлению низкого потенциала на выходе 9 и затворе транзистора 16, который...

@ -триггер на мдп-транзисторах

Загрузка...

Номер патента: 1238204

Опубликовано: 15.06.1986

Авторы: Максимов, Петричкович

МПК: H03K 3/286

Метки: мдп-транзисторах, триггер

...2 и 3 подключенысоответственно к первому и второмуустановочным входам 8 и 9, пятый ишестой ИДН-транзисторы 10 и 1 1, стоки которых соединены с истоками соответствующих транзисторов инвертора 1, истоки - с соответствующими .шинами питания 6 и 7, затворы - со"ответственно к второму и первому установочным входам 8 и 9. Междустоками транзисторов 1 О и 11 включены последовательно транзисторы12 и 13 дополняющего типа инвертора 1.Устройство работает следующимобразом,В режиме хранения информации напервом 8 и втором 9 установочныхвходах установлен код "1 О". При этомтранзисторы 4 и 5 закрыты, а транзисторы 10 и 11 открыты. Бистабильнаясхема, состоящая из инвертора 1 иинвертора, образованного транзисторами 2 и 3, находится в...

Умножитель напряжения на мдп-транзисторах

Загрузка...

Номер патента: 1261064

Опубликовано: 30.09.1986

Авторы: Прокопенко, Сидоренко, Тальнова, Хцынский

МПК: H02M 3/155

Метки: мдп-транзисторах, умножитель

...управления - высокого. Первый нагрузочный транзистор 15 открывается,и первый зарядный конденсатор 4 первого каскада умножения заряжаетсядо напряжения Б при этом на входепервого каскада 3, будет напряжение1. =П1 ПЙТ ПОР Тр 1которое через 5 О 15 20 25 30 35 40 открытый первый форсирующий транзистор 9, передается на затвор первого зарядного транзистора 11, и происходит заряд первой форсирующей емкости 1,1,Напряжение на входе первого касП 1 -1111 ит 11 пОР тР 15, форсирующая емкость 11, заряжена, но напряжение недостаточно для открывания первого зарядного транзистора 1, .На вход управления 5 поступает напряжение высокого уровня, а на вход 8 - низкого уровня. На входе 3, напряжение становится равным=Б, +П, (где П,р - напряжение сигнала...

@ @ -триггер на мдп-транзисторах

Загрузка...

Номер патента: 1262697

Опубликовано: 07.10.1986

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: H03K 3/353

Метки: мдп-транзисторах, триггер

...с шин синхронизации. Поэтому по одному фронту синхросигналов с шин синхронизации информация на входе ключа 1 записывается в триггер 10, а по другому фронту переписывается в триггер 11И-система работает аналогично для всех комбинаций на входах К, 3 . При комбинации сигналов на входах К, 3 "11" открыты транзисторы 5 и 8 и за - крыты транзисторы б и 12 и независимо от напряжения на затворах 4 и 3 транзисторов на входе ключа 1 уровень логического нуля, который записывается синхросигналами в "1-5 триггер.При комбинации сигналов на К, 3входах "10" открыты транзисторы 6и 8 и закрыты транзисторы 12 и 5,сигнал с инверсного выхода второго0-триггера 11 через инвертор натранзисторах 4 и 3 инвертируется ипопадает на информационный вход ключа...

Регистр сдвига на мдп-транзисторах

Загрузка...

Номер патента: 1269210

Опубликовано: 07.11.1986

Авторы: Быков, Гусаков, Корягин

МПК: G11C 19/00

Метки: мдп-транзисторах, регистр, сдвига

...логическая едиципа. На интервале времеци Т 5 открываются транзисторы 4, 7 четных логических элементов, ца выходе 15 второго логического элемента устанавливается логическая едиципа, которая поступает ца затворы транзисторов 2, 5 первого логического элемецта. Таким образом ицверторы второго и первого логических элемецтов ца ицтервале Т 5 образуют триггер. На интервале Тб так же, как и на интервале ТЗ, закрыты транзисторы ключей с)сех логических элемецтов. Г 1 ри этом за счет сохрацеция заряда ца затворах транзисторов 2 и 5 ииформапия це теряется. В следующем периоде ца ицтервале Т 1 открыты транзисторы 3, 4, 6, 5 третьего логического э селецта, а ца ицтервале Т 2 открыты транзисторы 2, 4 и 7 данного логицеского элемента. При этом...

Устройство формирования импульсов на мдп-транзисторах

Загрузка...

Номер патента: 1277380

Опубликовано: 15.12.1986

Автор: Солод

МПК: H03K 19/08

Метки: импульсов, мдп-транзисторах, формирования

...и черезинвертирующие транзисторы усилителя4 и двухтактного усилителя 15 цепи.Рассмотрим процесс формирования высоковольтных импульсов на шине20, С приходом на шину 7 высокогопотенциала такой же потенциал устанавливается на входе усилителя 10, что в свою очередь устанавливает низкий потенциал на входе элемента 6 и на инвертирующем входе усилителя15 цепи. В результате этого начнет повышаться потенциал на шине 20 и синфазно с ним начнет, повышаться потенциал на выходе усилителя 15 цепи и, когда последний превысит порог срабатывания усилителя 5, на выходе установится низкий потенциал и зарядные транзисторы и инвертирующие транзисторы усилителей 4 и 15 закроются, вследствие чего начнут повышаться потенциалы на выходах усилителей 15 и...

Мостовой троичный триггер на мдп-транзисторах

Загрузка...

Номер патента: 1298862

Опубликовано: 23.03.1987

Авторы: Богданович, Грель, Прохоренко

МПК: H03K 3/29

Метки: мдп-транзисторах, мостовой, триггер, троичный

...и третью 25 входные шины, девятый 26, десятый 27 одиннадцатый 28 идвенадцатый 29 транзисторы второготипа проводимости и нагрузку 30.Функциональное назначение входнойшины 22 - включать ток через нагрузку 30 от выходной шины 19 к выходнойшине 20, входной шины 24 - включать 40обратный ток через нагрузку 30, входной шины 25 - выключать ток черезнагрузку 30.Мостовой троичный триггер на МДПтранзисторах работаст следующим образом.Допустим, в первом устойчивомсостоянии все транзисторы, крометранзисторов 28 и 29, закрыты, нашинах 25, 22 и 24 низкие потенциалы, на шинах 19 и 20 потенциалы равны между собой и примерно равны половине напряжения питания, ток в нагрузке 30 отсутствует,Формула из обретения Мостовой троичный триггер на МДП-...

Дифференциальный усилитель на мдп-транзисторах

Загрузка...

Номер патента: 1305829

Опубликовано: 23.04.1987

Автор: Брагин

МПК: H03F 3/45

Метки: дифференциальный, мдп-транзисторах, усилитель

...При этом на нагрузочных элементах - четвертом и пятомтранзисторах 4 и 5 происходит выделение выходного дифференциального напряжения, Через четвертый и пятыйтранзисторы 4 и 5 протекают и токисоответственно шестого и девятоготранзисторов 6 и 9. Токи, задаваемыешестым и девятым транзисторами б и 9,определяются напряжением источникапитания, которое подается на затворышестого и девятого транзисторов би 9 35через истаковый повторитель на седьмом и восьмом транзисторах 7 и 8,При изменении напряжения источникапитания происходит передача этого изменения с коэффициентом передачи, 40близким к единице, на затворы шестого и девятого транзисторов 6 и 9, изменение величин токов, задаваемыхэтими транзисторами, передается внагрузочные...

Операционный усилитель на мдп-транзисторах

Загрузка...

Номер патента: 1316073

Опубликовано: 07.06.1987

Авторы: Андреев, Гинзбург, Лебедев

МПК: H03F 3/45

Метки: мдп-транзисторах, операционный, усилитель

...транзистора 5 увеличилось на величину По51015 20 25 30 35 40 45 50 55 Таким образом, использование операционного усилителя на ИДП-транзисторах для области напряжений вблизи потенциала шины источника 7 питания позволяет повысить коэффициент усиления не менее, чем в 10 раз.Это достигается эа счет того, чтов качестве управляющих транзисторовдифференциального каскада используются п-канальные транзисторы, обладающие лучшими усилительными свойствами по сравнению с р-канальными,а также эа счет того, что управлениеэтими и-канальными транзисторами,находящимися в кармане, производится и по затвору, и по подложке(двойное управление),Формула изобретения Операционный усилитель на ИДП- транзисторах, содержащий первый делитель напряжения,...

Квазистатическое счетное устройство на мдп-транзисторах

Загрузка...

Номер патента: 1319255

Опубликовано: 23.06.1987

Автор: Солод

МПК: H03K 3/353

Метки: квазистатическое, мдп-транзисторах, счетное

...7 закрыты низкими уровнями на их затворах (время 1 в ), что обеспечивает высокую надежность и скорость предустановки из-за высокоимпедансного состояния входа элемента И 18.15 Транзистор 7 закрывается низким потенциалом на выходе усилителя 19. В режиме счета блокируется прохождение счетного импульса по второму входу элемента ИЛИ 4 во время действия импульса предустановки на шине 31. Аналогичным образом происходит предустановка в 1 (время 4 - ю) . Отличительным является только то, что на вход элемента И 18 перез аписы вается низкий уровень с выхода регистра 13. Во время 1 - Ь 4 на шине 30 25 низкий уровень напряжения блокирует прохождение счетных импульсов на выход усилителя 19, вследствие чего на шине 10 устанавливается низкий уровень,...

Дешифратор на мдп-транзисторах

Загрузка...

Номер патента: 1325558

Опубликовано: 23.07.1987

Авторы: Копытов, Лисица, Мерхалев

МПК: G11C 8/10

Метки: дешифратор, мдп-транзисторах

...единицы ТК и которые подклюЯ30, предзаряжается до напряжения 1, а на емкости шины 4 формируется потенциал логического нуля из-застекания заряда через открытые транэисторы 12 и 36 на общую шину. Во всех остальных ячейках устройства как на шине 13, так и на шине 4 формируется потенциал логического нуля из-за стекания заряда на шину 8 по проводящему пути, образованному открытым одним или несколькими транзисторами О, открытыми транзисторами 12 и 36, и наличия высокоимпедансного пути от источника напряженияпитания к указанным шинам. Одновременно с зарядом емкости шины 3 в первой ячейке осуществляется заряд емкостей затворов транзисторов 20 и 22 в точке 18 через открытый транзистор 16. а затворы транзисторов 16 и 17 устройства подается...

Триггер на мдп-транзисторах

Загрузка...

Номер патента: 1330654

Опубликовано: 15.08.1987

Авторы: Копыл, Рева, Торчинский, Утяков

МПК: G11C 11/40

Метки: мдп-транзисторах, триггер

...обратной полярности, как в случае, если вместо Форсирующих транзисторов 16, 17 используются емкости. Затем во время действия тактового импульса р (20) происходит заряд узлов 22 и 23, при этом неосновные носители, накопленные под затворами нагрузочных транзисторов 3 и 4, рекомбинируют на источнике тактового напряжения. При записи противоположной информации в триггер процесс симметрично повторяется. Транзисторы 12 и 13 считывания подключают выходы 14, 15 триггера к узлам 24, 25 хранения только на вре" мя действия тактового импульса Ф,(5), все остальное время информация на выходах триггера остается неизменнойТаким образом, введение в триггер зарядных транзисторов 18, 19 позволяет осуществить рекомбинацию накопленных неосновных носителей на...

Триггер на мдп-транзисторах

Загрузка...

Номер патента: 1330655

Опубликовано: 15.08.1987

Авторы: Копыл, Рева, Торчинский, Утяков

МПК: G11C 11/40

Метки: мдп-транзисторах, триггер

...потенциала приводит к уменьшению емкости между первой тактовой шиной 5 и узлом 25 до величины емкости перекрытия затвор - сток, затвор - истокПоэтому при уменьшении напряжения на тактовой шине 5 до нуля в узле 25 не будет выброса напряжения обратной полярности, как в случае, если вместо форсирующих транзисторов 17 и 18 используются емкости. Затем во время действия тактового импульса Р (12) происходит заряд узлов 24 и 25, при этом неосновные носители, накопленные под затворами нагрузочных транзисторов 3 и 4, рекомбинируют на источнике тактового напряжения. При записи противоположной информации в триггер процесс симметрично повторяется. Транзисторы 13, 14 считывания подключают выходы триггеров 15, 16 к узлам 26, 27 хранения через...

Динамический усилитель считывания на мдп-транзисторах

Загрузка...

Номер патента: 1336101

Опубликовано: 07.09.1987

Авторы: Бочков, Однолько

МПК: G11C 7/06

Метки: динамический, мдп-транзисторах, считывания, усилитель

...15 включается линейная часть усилителя - цепочка инверторов и выходной импульсный 5 каскад схемы усилителя. Тактовый сигналпроходит через открытый отсекающий транзистор 16 и предзаряжает конденсатор 22 обратной связи до напряжения Е - Ч .Тактовый импульс через корректирующий конденсатор 21 дает вольтодобавку на затвор транзистора 17, так что напряжение на его затворе превышает напряжение питания и напряжение первой 1 и второй 2 выходных шин. Согласующий 17 и ключевой 11 транзисторы образуют идентичную 15 пару, как и в инверторах цепочки инверторов, причем, так как на затворе транзистора 17 напряжение превышает входное по шинам 1 и 2, напряжение на истоках транзисторов 17 и 1 О превышает напряжение на выходе цепочки инверторов, 20 которое...

Формирователь сигнала выборки на мдп-транзисторах

Загрузка...

Номер патента: 1338024

Опубликовано: 15.09.1987

Авторы: Буй, Венгрина, Сидоренко

МПК: H03K 17/687, H03K 5/02

Метки: выборки, мдп-транзисторах, сигнала, формирователь

...шине 11 устанавливается нулевой исходный уровень сигнала. Одновременно закрытый третий транзистор 7 блокирует подачу импульсов с тактовой шины 16 на конденсатор 4. Сигнал "1" с выхода 13 инвертора 9 открывает второй транзистор 6 и разряжает узел 18, образованный затворами нагруэочного 3 и четвертого 8 транзисторов, до потенциала общей шины 15, так что эти транзисторы закрыты и изолируют вы-ходную шину 11 от первой шины питания,Когда на входную шину 14 поступает сигнал "О, на выходной шине 11 за несколько циклов действия тактового сигнала по тактовой шине 17 происходит формирование выходного единичного сигнала.В этот период нагрузочный транзистор 3, а также третий транзистор 7 открыты, а второй транзистор 6 заперт.Сигнал "1" на выходной...

Формирователь выходного сигнала на мдп-транзисторах

Загрузка...

Номер патента: 1338055

Опубликовано: 15.09.1987

Авторы: Лисица, Мерхалев, Солод

МПК: H03K 19/08, H03K 19/094

Метки: выходного, мдп-транзисторах, сигнала, формирователь

...последовательносоединенных парафаэцых каскадсв 22,23 и 24,Устройство работает с.едующим образом,При вводе информации в устройс.твоца тактовую шину 16 подается сигналнизкого уровня, который закрываетключевой трацзестар 4. Благодаря токучерез разрядцьй транзистор 9 эакрывается также раэделительцый транзистор 8. Состояние триггера 1 пр; этом це успевает заметно пзмециться,ца кондецсаторе 19 сохрацяется заряд, соответствушций цапряжецию на первом выходе 10 триггера 1 до момецта перекзцоч ция триггера. Отот заряд поддержевзет .о ичсскэе состояние зыходцой вины 18 устройства, поскольку его уте;ка через затворы МДП-трацзисторов эс.етов зыходцого усилите пя 3 крайце езцачительца. При этом к выходной шине 8 устройства может быть подключена лабая...

Динамический регистр сдвига на мдп-транзисторах

Загрузка...

Номер патента: 1341682

Опубликовано: 30.09.1987

Авторы: Копыл, Рева, Торчинский, Утяков

МПК: G11C 11/401, G11C 19/28

Метки: динамический, мдп-транзисторах, регистр, сдвига

...управляющего обнулением транзистора 3. При записи"1" с выхода предыдущего и-го разряда через его запоминающий транзистор1 поступает напряжение, превышающеепороговое, Ключевой транзистор 2 служит для передачи полной амплитудытактового напряжения, На выход и-горазряда действует обратная связь чаврез первый 4 и второй 5 компенсирующие транзисторы, Если в предыдущемтакте на вход (и+2)-го разряда, скоторого действует обратная связь наи-й разряд, записана "1", то на вход(п+1)-го разряда может быть записантолько "О". При этом обратная связьдействует на исток и затвор запоминающего транзистора 1, поэтому запоминающий 1 и первый компенсирующий4 транзисторы не могут образовать активный делитель напряжения. На вход(и+1)-го разряда поступает...

Устройство формирования импульсов на мдп-транзисторах

Загрузка...

Номер патента: 1345339

Опубликовано: 15.10.1987

Автор: Солод

МПК: H03K 19/08, H03K 19/094

Метки: импульсов, мдп-транзисторах, формирования

...который установитнизкие уровни напряжения на выходе20 51 инвертора 3 с токостабилизирующейнагрузкой и на выходах всех двухтактных усилителей, Высокий уровень напряжения установится на выходе 45усилителя 8 обратной связи и на выхо 25 де 79 предварительного усилителя 24низкого уровня, В результате на выходе 80 и на выходной шине 35 установится уровень напряжения, соответствующий уровню напряжения на шиЗО не 33, В это время происходит зарядвсех. накопительных конденсаторов доуровня питающего напряжения. Высокиеуровни напряжения установятся на выходе 74 четвертого инвертора 23, на35выходе 73 третьего инвертора 22 ина выходе второго инвертора 20, Врезультате на выходе 57 элемента2 И в И,ФЕ 21 установятся уровниянапряжения, равные уровню...

Инвертор на взаимодополняющих мдп-транзисторах

Загрузка...

Номер патента: 1352643

Опубликовано: 15.11.1987

Авторы: Балашова, Зеленцов, Красильников, Свинцицкий

МПК: H03K 19/094

Метки: взаимодополняющих, инвертор, мдп-транзисторах

...относится к импульсной технике и может быть использова-но при построении помехоустойчивыхцифровых систем,Целью изобретения является повышение надежности функционированияпутем увеличения выходного сопротивления на время переходных процессов.На чертеже представлена электрическая принципиальная схема инверторана взаимодополняющих МДП-транзисторах.Устройство содержит входную шину1, соединенную со входом инвертора 2,шину 3 питания, общую шину 4, выходную шину 5, двунаправленный ключ 6,первый информационный вход которогосоединен с выходом инвертора. 2, второй информационный вход - с выходнойшиной 5, прямой и инверсный управляющие входы - с входной шиной 1, подложка р-транзистора двунаправленногоключа 6 соединена с шиной питания...

Устройство сравнения на мдп-транзисторах

Загрузка...

Номер патента: 1365351

Опубликовано: 07.01.1988

Автор: Быков

МПК: H03K 5/24

Метки: мдп-транзисторах, сравнения

...истоки третьего, четвертого,седьмого, восьмого, десятого транзисторов подключены к выходной шине,истоки второго, шестого транзисторовсоединены, затворы седьмого, восьмого транзисторов подключены к истокам 45 второго, пятого транзисторов, затво-.ры второго, пятого транзисторов подключены к первой входной шине, затворы третьего, девятого транзисторовподключены к второй входной шине,затворы первого, десятого транзисторов подключены к третьей входнойшине, затворы четвертого, шестоготранзисторов подключены к четвертойвходной шине. ВНИИПИ Заказ 6657/56 Тираж 928 Подписное Произв,-полигр. пр-тие, г. Ужгород, ул, Проектная, 4 1 1Изобретение относится к импульсной технике и может быть использовано при построении устройств анализавходных...

Асинхронный регистр сдвига на мдп-транзисторах

Загрузка...

Номер патента: 1411829

Опубликовано: 23.07.1988

Авторы: Варшавский, Кондартьев, Кравченко, Цирлин

МПК: G11C 19/00

Метки: асинхронный, мдп-транзисторах, регистр, сдвига

...транзистор 2,2 или 3,2 первой ячейки и, поскольку в исходном состоянии транзисторы 2.3 (3.3) в первой ячейке закрыты, то на стоке транзис-. тора 2.1 (31) этой ячейки (информационный выход 14, 16) появится высокий потенциал, открывающий транзистор 8 (9) и закорачивающий затворы транзисторов 2.2 и 2.3 (3,2 и 3.3).Появление высокого потенциала на выходе 14 и 16 открывает транзистор 4,2 (5,2) или 4.3 (5.3), что приводит к появлению низкого потенциала на выходе 15 (17), чем и завершается фаза запи-си информации. Одновременно с этим информация переписывается из первойячейки во вторую (на выходе 14 (16)соответствующей цепочки установитсянизкий потенциал) и далее.Фаза стирания информации начинается подачей высоких потенциалов...

Дешифратор на мдп-транзисторах

Загрузка...

Номер патента: 1455362

Опубликовано: 30.01.1989

Авторы: Копытов, Лисица, Солод

МПК: G11C 8/10

Метки: дешифратор, мдп-транзисторах

...3, к которому подключены открытые транзисторы 7. Емкость С(емкость затвор-канал) в выбранной ячейке становится максимальной, в остальных ячейках - минимальной, Транзисторами 5, которые открыты сигналом ТК, равным логической единице, осуществляется обнуление всех нагрузочных элементов 11, т.е, всех строчных шин, подключенных к выходам ячеек дешифратора. При гоступлении сигнала ТК, равного логической единице, соответственно ТК равного логическому нулю, закрываются транзисторы 5, возбуждается выход выбранной ячейки, на нем формируется напряжение логической единицы, на выходах всех остальных ячеек сохраняется нулевой потенциал. Возбуждение выхода выбранной ячейки осуществляется в результате заряда Сн от источника сигнала Тй через...

Триггер на дополняющих мдп-транзисторах

Загрузка...

Номер патента: 1465939

Опубликовано: 15.03.1989

Авторы: Барановский, Проворов

МПК: H03K 17/22, H03K 3/286

Метки: дополняющих, мдп-транзисторах, триггер

...затвор которого поцключен к истоку 40и шине 8, затвор транэи тора 13 подключен к шине , сток - к выходу инвертора 2 и истоку транзистора 14.Прямым 15 и инверсным 16 выходамитриггера являются стоки транзисторов11 и 14 соответственно.Триггер на дополнительных МДПтранзисторах работаег следующим образом.В процессе нарастания. напряженияпитания вначале открываются транзис-,50торы 3, 5, 9, 12, что приводит к постоянному заряду внутренних узловтриггера, Размеры транзисторов 3,11 и 12 выбираются равными размерамтранзисторов 5, б, 14 и 13 соответственно, что обеспечивает симметриюемкостной нагрузки на плечи триггера,при этом суммарная ширина канала транзисторов 3 и 12 больше ширины канала транзистора 5, что приводит впроцессе нарастания...

Триггер на мдп-транзисторах

Загрузка...

Номер патента: 1465940

Опубликовано: 15.03.1989

Авторы: Дряпак, Ильченко

МПК: H03K 3/286

Метки: мдп-транзисторах, триггер

...7 триггера - нужную инфармаддддю, наг;рикер напряжение высокод о уровня. При этом инвертор 1 начнет переключаться в састсяние, саотдетствуднддее напряжению низкого уровня на выходной нине 9, логический гралзистар б инвертара 2 начнет закрываться, Одновременно с переключением инвертора 1 начинается заряд вы,ходной шины 10 прямого плеча через полностью отдрьдтьй нагрузочный транзистор 4 инвертора 2 за счет подачи на его затвор входного наыпряжения высокого уровня, Обратная связь в режиме записи информации в триггер практически не оказывает влияния ва счет значительно более высокого сопротивления транзистора 13 обратной связи па сравнению с сопротивлением открытого стробирующего транзистора 12, Аналогично производится запись информации,...

Формирователь импульсов на мдп-транзисторах

Загрузка...

Номер патента: 1473072

Опубликовано: 15.04.1989

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: H03K 19/00, H03K 5/00

Метки: импульсов, мдп-транзисторах, формирователь

...и не замедлял процесс переключения, его проводимость за счет, например, шириныканала выбирается минимальной. Обецепочки последовательно соединенныхтранзисторов 5, 7 и 6, 8 второго типа как в статическом состоянии, таки в начале процесса переключения закрыты, так как на затворах попарновключенньм транзисторов присутствуют инверсные сигналы. Поэтому эти це-пи такхе не препятствуют быстромунарастанию выходного сигнала на первой выходной шине 13. При достижениина .этой шине напряжения больше порогового напряжения транзисторов второго типа четвертый транзистор 6 вто1473072. Формула изобретения Составитель В.ЛементуевТехред Л.Сердюкова Корректор И.Муска Редактор А,Огар Заказ 1 72 7/56 Тираж 880 ПодписноеВНИИПИ Государственного комитета...

Д-триггер на мдп-транзисторах

Загрузка...

Номер патента: 1478304

Опубликовано: 07.05.1989

Авторы: Арипджанов, Бекмуратов, Маликова, Мансуров, Талипов

МПК: H03K 3/286

Метки: д-триггер, мдп-транзисторах

...на выходе инвертора 10 формируется уровень "1", который открывает и-канальные транзисторы 6 и 8, что приводит к подаче 55 уровня "0" на вторые входы вентилей 1 и 2. В результате вновь действует триггерная связь вентиля 2 через открытый ключевой элемент 3 на вход 14783Изобретение относится к вычислительной и импульсной технике и может быть использовано при построении различных устройств дискретной обработки информации. 5Целью изобретения является повьппение быстродействия Р-триггера.На чертеже представлена принципи" альная электрическая схема Э-триггера на МДП-транзисторах. 10Э-триггер содержит инвертирующие вентили 1 и 2 на элементах ИЛИ-НЕ, ключевые элементы 3 и 4, пары р- и и-канальных транзисторов соответственно 5,7 и 6,8,...

Динамический дешифратор на мдп-транзисторах

Загрузка...

Номер патента: 1478321

Опубликовано: 07.05.1989

Авторы: Бочков, Земцовский, Однолько

МПК: H03K 19/094

Метки: дешифратор, динамический, мдп-транзисторах

...приходом на первую входную шину 2 логического нуля транзисторы 8 и 10 закрыьаются. В случае прихода логической единицы на одну из адресных шин через истоковый повторитель входного адресного транзистора заряжа- е ются затворы транзисторов 9 и 12, они открываются и обнуляется затвор транзистора 11, Входной сигнал второй входной шины не проходит на выходную шину.В случае, если напряжение на всех адресных шинах равно логическому нулю, то положительный сигнал второй входной шины проходит через открытый транзистор 11 на выходную шину, При этом открывается транзистор 13 и поддерживает потенциал общей шины на затворах транзисторов 9 и 12, препятствуя открыванию этих транзисторов, при Аормировании положительного сигнала на выходной шине из-за...

Логический элемент на мдп-транзисторах

Загрузка...

Номер патента: 1480116

Опубликовано: 15.05.1989

Авторы: Заболотный, Максимов, Петричкович

МПК: H03K 19/094

Метки: логический, мдп-транзисторах, элемент

...2, На второйвыходной шине 13 реализуется функциядизьюнкции тех же сигналов У 2 = Х 1 ++ Х 2, На третьей выходной шине 14 реализуется функция сравнения УЗ= Х 1 Х 2 + Х 1 Х 2, а на четвертой выходной шине 15 - Функция отрицанияУ 4 = Х 1При подаче на входные шины набора0,0 первый 1, второй 2, третий 3,четвертый 4 и шестой 6 транзисторыпервого типа открыты, а первый 7,второй 8, третий 9 и четвертый 10транзисторы второго типа закрытыПри этом на всех выходных шинах12-15 устанавливается сигнал "1".При подаче на входные шины набора 1,1 все укаэанные транзисторыизменяют свое состояние проводимости на противоположное и на первой12, второй 13 и четвертой 15 выходных шинах устанавливается сигнал "0",а на третьей выходной шине 14 засчет открытого...

Устройство для управления ключом на мдп-транзисторах

Загрузка...

Номер патента: 1497736

Опубликовано: 30.07.1989

Авторы: Алешин, Амельченко, Бунаков, Пунгин, Ромаш

МПК: H03K 17/687

Метки: ключом, мдп-транзисторах

...1 и его большой ток, необходимо быстрое повышение напряжения на его затворе призапирании второго транзистора 2.Традиционно этот процесс осуществляется только через нагрузочный резистор 6 управляющего инвертора, однакопри этом сопротивление этого резистора должно быть низким, что, с своюочередь, обусловливает большое потребление мощности в выключенном состоянии первого транзистора 1 и, соответственно, включенном второмтранзисторе 2. Для устранения этойнежелательной взаимосвязи паралллель1497736но резистору 6 включен дополняющийтранзистор 5, который управляетсяс выхода дополнительного иивертора,образованного вторым резистором 7 и5четвертлм транзистором 4. Когдавторой транзистор 2 открыт, четвертый транзистор 4 закрыт, дополняющий...

Ключевой элемент на мдп-транзисторах

Загрузка...

Номер патента: 1497738

Опубликовано: 30.07.1989

Авторы: Громов, Игумнов, Масловский, Шишков

МПК: H03K 17/687, H03K 19/094

Метки: ключевой, мдп-транзисторах, элемент

...так и генсрд;ор импульсных илигармонических сигндлон, а также цифровой или аналоговый элементКонденсаторы 4 и 5 выполняют функцию запоминающего элемента, накапливающего заряд положительной полярностиПри отсутствии положительных сигналов на входных клеммах 6 и 7 Г 1 ЧП- транзисторы 2 и 3 по затворам здкрь 84ть, однако коЕесдтс 1 р, 45 ч розрсз ис тор 1 и прямосмс щеньс р и ир.ходы подтожк л с ток и 1 о 11 Г жк дисток перв го транзисорд 2 заряжаются до ндряжсния положитсп ной полярности сигдльной шины.11,При подаче нд вторую входную кемму 7 единичного сигндлд кон 1 еесдтор5 через второй транзистор 3 рдзряждется до потенциала общей шины 1 О,При возвращении второй входной клеммы7 н исходное состояние второй конденсатор 5 снова...