Патенты опубликованные 15.03.1991
Арифметическое устройство
Номер патента: 1635172
Опубликовано: 15.03.1991
Авторы: Изосимов, Седов, Шиллер
Метки: арифметическое
...лхотта. узл,ч 3 формирования знака .,зт.т;:твеннто, ото";.элемента 18 И-НЕ соединен со вторымвходом элемента 19 РАВНОЗНАЧНОСТ 1выход которого подклочет. к выходула 3 формирования знака,Устройство работает следующим образом.Первый и второй операнды, представленные в прямом коде, поступают навходы 7 и 15, а их знаки - на входыВ и 9 соответственно. Схема 1 сравнения определяет какое из чисел меньшеи вырабатывает соответствующий сигналкоторый поступает на управляющий вхт,коммутатора 14 чисеп. Коммутатор 14чисел коммутирует первый и второйоперанды таким образом, что большийиз них поступает на входы второй группы узла 5 и входы второй группы узла6, а иеньаий - ва первые входы группы 4 сумматоров по модулю два. Сумматор 2 по модулю два...
Устройство для вычисления модуля комплексного числа
Номер патента: 1635173
Опубликовано: 15.03.1991
МПК: G06F 7/38
Метки: вычисления, комплексного, модуля, числа
...код 3 .45Нд первый и второй иц 1)орПциоццые входь коммутатора 6 поступаэт соответствеццо результаты сяо)зсеия 11 и И 2, СНИМДЕМтсЕ С Б 1 ЬХОДСЭБ ДБОИЧЦО-ДЕС 51 цс 1- иых сумматоров з и 5, 11 д упрдвл.зо 1 сй50 ВХОД коммУтатоРа 6 постУслсет зцдсОВый разряд с выходя первого сумматора 3. Коммутатор 6 пропускает ца выход ре-, зультат сложеция М 1, если 3 ц=1, или результат сложецил М 2, если ЗНО.55Таким образом, на выходе устройства определяется приближенное зцдчециеи модуля комплексного числа Р+ т р по Формуле; ,о су 11 гг)1)д, с вхоэ,дм 5 четвер"з,ЗРЯ;,О .РСО,;он ГЕРВЫХ СЛагас;1 ЫХ с у 1 а ГО)Он )О и БТОро 1 Г 1 эупп ЗХОДЫ БТОРОГО, ТРЕП ЕГО И ЧЕтВЕРтОГОрдзрядоц 1 -й тетрдды Й 1-и) входя дейстцительпой части числа устрой ствд соединены...
Недвоичный сумматор
Номер патента: 1635174
Опубликовано: 15.03.1991
Автор: Зубков
МПК: G06F 7/49
Метки: недвоичный, сумматор
...выходов 26, единичный сигнал на котором соответствует символу 9, 27 - символу 8, и т.д., 35, единич О ный сигнал на котором соответствует символу О), Все десять входов 23 соединяются с определенными входами элемента 14 ИЛИ. Кроме того, девять из входов 23, единичные сигналы на кото рых соответствуют символам 0-8, совдиняются с первыми входами определенных элементов 24 И, оставшийся из входов 23 (единичный сигнал на нем соответствует символу 9) - с выходом 26 30 группы 5. Каждый из девяти входов 22 соединяется со вторыМ входом определенного элемента 24 ИЛИ, Таким образом, к элементу 24 ИЛИ подключены те из входов 22, 23, единичный сигнал на которых соответствует символу 1-1. Выходы элементов 24 -24 (единичные сигналы на них соответствуют...
Устройство для вычисления алгебраического выражения
Номер патента: 1635175
Опубликовано: 15.03.1991
Авторы: Мозговой, Наджар, Накалюжный, Тарасенко
МПК: G06F 7/52
Метки: алгебраического, выражения, вычисления
...Хи Х через коммутаторы 1 и2 подключатся к входам сумматора 3 ивычитателя 4, Далее работа устройст"повторится, При поступлении сигналалог, "0" с выхода блока управленияна управляющий вход 11 вычитателя 8,на его выходе 10 появится результатЕ = Х,Х=А В/С, Кроме того, на выходе14 блока управления появится лог."1",сигнализирующая о готовности результата вычислений.Влок 9 управления работает следующим образом,С приходом положительного импульса "Пуск" с входа 16 блока управленияна входы "Сброс" триггеров 17-19 наих прямых выходах, а следовательно,и на выходах 13-5 блока управленияустановится состояние лог. "0",Ло г . 1 с инверсного выхода три г г ера 1 9 раз решит прохождение тактирующихимпульсов с выхода генератора 2 1 чер е э элемент И 20 на...
Устройство для умножения
Номер патента: 1635176
Опубликовано: 15.03.1991
МПК: G06F 7/52
Метки: умножения
...волнорядный и с выходов младших разрядов блоков " (3 ) разряды этихпроизведений записываются в соответствующие регистры 5 (7),1 осле выполнения (и/2+1)-го тактаработы устройства на вход 13 устройства подается значение кода единицыв даннои системе счисления (на входе14 устройства по-прежнему нулевая информация), на вход 16 устройства подается потенциал, настраивающии коммутаторы 8 на передачу информации сосвоего второго информационного входа,т,е. с выходов регистров 7, регистра9 и с выхода переноса блока 2 п.В течение (и/2+2)-го такта работыустройства в блоке 2 производится суМмирование (и/2+1+1)-го разряда частичного произведения множимого на младшие разряды (множителя, поступающегона его вход второго слагаемого с выхода...
Устройство для вычисления сумм произведений
Номер патента: 1635177
Опубликовано: 15.03.1991
Авторы: Бисык, Ваврук, Перепичка
МПК: G06F 7/544
Метки: вычисления, произведений, сумм
...з) происходит установкарегистра 9 в нулевое состояние и регистра 13 в единичное состояние,т.е. 0001.На входе 18 (Фиг. 2 б, Т-Т )сигнал нулевого уровня, разрешающийпередачу информации с первой группывходов на выход мультиплексоров 6 ина вход квадраторов 7. На квадраторах 7 происходит вычисление (А ),значение которых поступает на входысумматора 8, где происходит вычислеКние(А , ) . На вход 23 (фиг. 2 ж,- 5) в этот момент времени поступа 1 эет сигнал нулевого уровня, разрешающии ередачу информации на выход мультиплексора 2 с первой группы входов,т.е. в данном случае нулевой информации. Но сигналу на входе 20 происходит запись информации в регистр 9(Фиг, 2 а, С). В момент времени3 Фна входе 19 устанавливается сигналнулевого уровня,...
Устройство для вычисления координат
Номер патента: 1635178
Опубликовано: 15.03.1991
Авторы: Евдокимов, Плющ, Притака
МПК: G06F 7/548
Метки: вычисления, координат
...мультиплексора 10.2 находится код 10, следовательно, открыт его второй канал и на выходе сумматора-вычитателя 12 имеем значениеХ +У +Е -с 1 -Х -У -Е которое записыг г,221 3 3 Зфвается в,регистр 3.14, а значение2(Е-Е ) записывается в регистр 3. 11,12-й такт, На информационный вход8 устройства подается значение Е 4,на входе управления первого мультиплексора 10.1 находится код 00, следовательно открыт его третий канал ина выходе вычитателя 11 имеем Е , нагвыходе квадратора 13 имеем на вйходепреобразователя прямого кода в допол1635178 10 9711 Хд Х ф у=4уау= 410 4 9 5 01= 7с 1= 9о"-63й = 12Ф 3.4 35 3.6 3.7 3.8 3.9 3. 10 3. 11 3. 12 3, 13 2, (Х-Х 1) = 2. (4-9) = -102.(Х"Х,) = 2.(7-9) = -42.(Х 4-Х 1) = 2,(11-9) = 42(Уа У ) = 2.(6-4) = 42...
Устройство для определения координат
Номер патента: 1635179
Опубликовано: 15.03.1991
Авторы: Кононенко, Хуторцев, Часнык
МПК: G06F 7/548
Метки: координат
...блока 16 деленияпоступает код с выхода блока 17 умножения.Блок 16 деления реализует операцию 5179 6 5 10 15 20 25 30 35 40 45 50 55 На выходе блока 16 деления получим код третьей координаты точки пересечения линий положения (Ху). Этот код запишется в регистр третьей координаты 18.11 араллельно с обработкой информации в блоках 15, 16 и 17 следующими азу ьаи - -т - -Х (а-О+к а-(-к) импульсами запускается ги ратор линейно изменянйцегося напряжения (Г 1 ИН) 2, начинает работу аналого-циФровой преобразователь (АЦП) 5, а коммутатор 6 подключает выход АЦ 1 5 иа первые управляющие входы дефлекторои 7 и 8. Далее импульсом с формирователя 27 импульсов включается первый модулятор 3, и луч от источника 1 света через первый модулятор 3 и первый...
Устройство для вычисления квадратного корня
Номер патента: 1635180
Опубликовано: 15.03.1991
Автор: Иващенко
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...алгорит ного ко 4) УСТРОЙСТВОТНОГО КОРНЯ СЛ ЕНИЯ яды содерруппа элемование не 57) Изобретени ельной технике ано в системах кода при ни вующем вых к вычи тноси моиет ь использотоматики. ровой ер 8, элеменры 11 (фиг.2) 13 и вход 14 алгоритм выения, содержащийты И 9 и ИЛИ 10, ти элементы И 12,Устройство реалчисления: вычисли л ть испольэвтоматики численнои ение быст м упроще" э(56) Авторское свидетельствУ 1084788, кц. С 06 Г 7/552Оранский А.И. Аппаратныецифровой вычислительной техг. Минск, 1977, рис 6.1. Изобретение относится к тельной технике и может бы вано в системах цифровой а для ускорения операций цел арифметики,Цель изобретения - повию родеиствия при одновременн нии устройства. На фиг. 1 представлена схема устройства; на фиг....
Цифровой обратимый квадратор
Номер патента: 1635181
Опубликовано: 15.03.1991
Авторы: Алиев, Вердиев, Кулизаде, Тургиев
МПК: G06F 7/552
Метки: квадратор, обратимый, цифровой
...о кода 2 И - на выходах счетчик(+ (ка 4, Устройство может быть реализоВано на микросхемах среднего уровня интеграции. формула изобретения Цифровой обратимый квадратор, содержащий двоичные счетчик и умножитель, реверсивный двоичный счетчик, генератор импульсов, элемент И, выход которого соединен с объединенными входами двоичного счетчика и двоичного умножителя, о т л и ч а ю щ и й с я тем, что, с целью упрощения, он содержит коммутатор, причем выход генератора импульсов подключен к первому входу коммутатора, второй и третий входы которого соединены соответственно с числоимпульсным входом квадратора и информационным выходом двоичного умножителя, разрядные входы которого, с первого по п-й, подключены к разрядным выходам, с и-го по...
Устройство для вычисления модуля вектора
Номер патента: 1635182
Опубликовано: 15.03.1991
Автор: Козлов
МПК: G06F 7/552
Метки: вектора, вычисления, модуля
...2 /2 с выходов ре" гистра 10. Образованная трехстрочная 45 кодовая матрица Й=(2(/2 + 72//8 преобразуется, как показано на фиг,2, до двухстрочной ЕМ, которая затем сумматором 13 преобразуется в однорядный коц результата. На фиг. 2 точ" 50 ками обозначены двоичные разряды кодов соответствующего веса. Рамки окружают разряды, подаваемые на входы сумматоров.Значения кодов (2 1( и К сравнива ются в блоке 14, в результате чего на выходе 17 образуется значение 1. Устройство для вычисления модуля вектора, содержащее блок выделениямаксимума, сумматор и преобразовательмногорядного кода, содержащий и+ одноразрядных трехвходовых сумматоров(где и-разрядность аргументов), первыеьхо,ы, с первого по и-й, которых соединены с соответствующими...
Устройство для деления
Номер патента: 1635183
Опубликовано: 15.03.1991
Авторы: Прохоров, Шатилло, Явиц
МПК: G06F 11/00, G06F 7/52
Метки: деления
...рабочая зона устройстваограничена рядами с (1+К+1)-го поИ -1)-й, нерабочая зона - рядами с1-го по (1+К)-й ряд, являющийся нижним рядом нерабочей зоны (неисправныхсумматоров не содержит).В исходном состоянии на входы блокировки 4.(1+К+1) - 4.(1-1) подаютсясигналы "1", на вход блокировки 4,14.(1+К) - сигналы "О", Как и в описанном выше случае, подача сигнала"О" на вход 4,(1+К) обеспечивает исключение влияния нерабочей зоны навычисления в рабочей, так как независимо от сигналов, появляющихся напервых трех информационных входахсумматоров (1+К)-го ряда, на их выходах суммы после подачи на матрицусумматоров делимого и делителя устанавливаются соответствующие разрядыделимого что необходимо для вычислений в рабочей зоне, а также подачу на...
Сигнатурный анализатор
Номер патента: 1635184
Опубликовано: 15.03.1991
Авторы: Козлов, Савченко, Терехов
МПК: G06F 11/00
Метки: анализатор, сигнатурный
..."1"на входе 3 состояние и-го триггера5 через элемент И 9 поступает на(и+1)-й вход сумматора 8. Сформированная на выходе сумматора 8 сверткапоступает на информационный вход триггера 10, Синхросигнал с входа 2, задержанный на элементе 13, поступаетна тактовый вход триггера 10Таким образом, в триггер 10 записывается первая контрольная сумма.По отрицательному уровню сигналана входе 2 полученная текущая сигнатура с выходов триггеров 5 поступаетна вторую группу входов мультиплексора 7 и передается через него на входы сумматора 8, на выходе которого 20формируется вторая контрольная сумма,При этом на (п+1)-й вход сумматора 8поступает "0". На сумматоре 11 осуществляетея сравнение первой и второй. контрольных сумм. 25В случае появления какой-либо...
Резервированное устройство
Номер патента: 1635185
Опубликовано: 15.03.1991
МПК: G06F 11/18
Метки: резервированное
...который черезэлемент НЕ 3 снимает сигнал обнуления с нулевого входа счетчика 4, Счетчик 4 заполняется тактовыми импульсами, причем сигнал с его первоговыхода подается на тактовые входытриггеров 2, устанавливая их в положения, определяемые сигналами на ихинформационных входах, Сигнал с еговторого выхода обнуляет счетчики 6сбоев, а сигнал с третьего выходаподается на его управляющий вход изапрещает счет, При поступлении следующего бита следующей кодограммы163снимается сигнал на выходе дешифратора 14 и через элемент НЕ 3 счетчик4 снова устанавливается в нулевоеположение, При неисправности какоголибо из блоков 9, например блока 9 - 1,биты информации на входах схемы 8-1сравнения не совпадают и схема 8-1формирует единичный сигн,л,...
Устройство для управления переключением резервных блоков
Номер патента: 1635186
Опубликовано: 15.03.1991
Авторы: Станиславский, Столяр
МПК: G06F 11/20, H05K 10/00
Метки: блоков, переключением, резервных
...ца элементы И 31 и ИЛИ34, ца выходе которого формируется"0", На выход устройства выдаетсяицфармация подблока основного блока1. На индикаторные выходы 21 и 22отказов блока 5 выдаются сигналы "0"и "1" соотнетстнеццо, указывая на отказ в подблоке "2" резервного блока 1цд текущий момент времени, Аналогичноработает блок 5 управления коммутацией и при отказе в каком-то из И подблоков основного блока 1, Если РУК25.2 цаходится н состоянии "00" или"11", то он це влияет на работу элементов И 31 и ИЛИ 34, поэтому пере 15 30 строика осуществляется от сигналовс входов 17 и 18. Ф о р м у л а из обретения 1. Устройство для управления переключением резервцых блоков, содержащее основной и резервный блоки с узцами встроенного контроля, выходной...
Формирователь тестов
Номер патента: 1635187
Опубликовано: 15.03.1991
Автор: Гремальский
МПК: G06F 11/26
Метки: тестов, формирователь
...выхода 10генератора 1 це является кодом команды (код С, лддбо Сцл временддой диаграмме Фиг, 4),При этом ца всех Выходлх дешифратора 3 устанавливается значение 15"0", Содержимое регистра 5 сдвига висходном состоянии бддло нулевым, поэтому после импульса сдвига с выхода2.1 содержимос регистрл также Остается нулевым. При этом дда Выходе элемента ИЛИ 7 устанавливается значение"0", ца выходе элемецтл НГ 10 - зцлчецие "1", ца Выходе элемента или 6значение "0", Импульс с Вьдхода 2.2блока 2 через элемент И 9 поступаетна управляющий Вход "Прием регистра5 сдвига, одддакс содержимое регистра5 остается нулевым, так клк все выходы дешифраторл 3 устацовлецы в "0",Поскольку цл выходе элемента ИЛИ 6 30установлено значение "О", цл Вьдходеэлемента И 8...
Устройство для сопряжения эвм с периферийной системой
Номер патента: 1635188
Опубликовано: 15.03.1991
Автор: Снегирев
МПК: G06F 13/00
Метки: периферийной, системой, сопряжения, эвм
...передается непосредственно с линий адреса 5интерфейса ЭИ 1 а код функции выУбирается из РУС. Последовательностьдействий при этом следуннцая (Фиг.11).После срабатывания дешифратора 8 поадресу, соответствующему внешнемуустройству периферийной системы, выполняется захват управления интерФейсом периферийной системы, длячего в магистраль 6 выдается сигналзапроса. В случае отсутствия в данньщ момент более приоритетного устройства, требующего управления интерфейсом периферийной системы, этотсигнал возвращается в устройство сопряжения по линии магистрали 6 в виде 20 сигнала разрешения доступа, которыйпоступает из блока 3 по линиям 26в блок 11, злее из блока 11 по линиям 24 в блок 10 поступает командачтения РУС ца лшцш 30. Разряды кода 25...
Устройство для сопряжения эвм с периферийным устройством
Номер патента: 1635189
Опубликовано: 15.03.1991
МПК: G06F 13/10
Метки: периферийным, сопряжения, устройством, эвм
...причем код номера адресуемого регистра устройства записывается в блок 6Формирования адреса по стробирующемусигналу ЗАПИСЬ АДРЕСА (в счетчик 27),а поступающий позже сигнал ЗАПИСЬДАННЫХ (шина 30 или 31) стробирует50соответствующий выход демультиплексора 26Появившийся на выходе демульт пиексора 26 сигнал по шине 20записывает побайно получаемые изканала 8 данные в блок 5 регистров,где они объединяются в исходное шест-,надцатиразрядное слово. Передачаполученных данных в периферийноеустройство происходит по шине 22. Сигнал начальной установки транслируется из канала 8 обмена через распределитель 3 импульсов и блок 25 оптронов по шине 23 в периферийное устройство.Чтение операнда из устройства осуществляется во время канального цикла ВВОД....
Коммутационное устройство
Номер патента: 1635190
Опубликовано: 15.03.1991
Авторы: Гулида, Понеделко, Филиппенко
МПК: G06F 15/16
Метки: коммутационное
...1 выбора1появляются единичные потенциалы, коОторые поступают на соответствующиевходы 17 поиска каждого блока 3, Предположим, что оба единичных потенциала поступили на 1-ю ячейку 34 первойгруппы каждого блока 3. На выходах обоих элементов И-НГ 35 и 36 Г-й ячейки 34 первой группы 3 -го блока 3 стремятся установиться единичные потенциалы, запрешая друг другу прием сигнала поиска. В результате гоноч-. ной" борьбы один из этих элементов, обладающий меньшей инерционностью, подавив активность другого, подключается к приоритетному направлению, "Гоночная" борьба может развиваться в любой ступени 1-го блока ЗВ любом случае ячейка 36, в которой происходит "гоночная" борьба, выдаетна выход 13 поиска единичный потенциал, который, распространяясь...
Устройство для моделирования систем массового обслуживания
Номер патента: 1635191
Опубликовано: 15.03.1991
Автор: Васильев
МПК: G06F 15/20
Метки: массового, моделирования, обслуживания, систем
...через элемент ИЛИ 7 прекращаетформирование импульса обслуживания навыходе 17. В то же время откроетсяпуть для запуска генератора 5 черезэлемент И 2, если генератор не выработал импульса отказа второго канала.Имитация обслуживания во втором, резервном, канале аналогична имитациив первом основном канале.Таким образом, на выходе 17 получаются импульсы, соответствующиеполному и частичному обслуживанию заявок всем устройством, причем их длительность соответствует длительностиобслуживания,На выходах 15 и 16 получаются импульсы, соответствующие полностьюобслуженным заявкам в соответствующихканалах, а на выходе 14 - полностьюобслуженным заявкам устройством. Заявкам, приходящим в момент занятостиодного из каналов обслуживания илипри...
Устройство для реализации подстановок слов
Номер патента: 1635192
Опубликовано: 15.03.1991
Авторы: Довгаль, Керекеша, Корольков, Старков, Шевелев
МПК: G06F 15/20
Метки: подстановок, реализации, слов
...- в единичное состояние по команде УСТ: = 1. По сигналу ТИ: = 1в узле 4 осуществляется сдвиг вправо,в результате которого битовый срез,представляющий собой букву-слово, поступает на коммутатор 5, затем черезузел 6 - в узел 7 сравнения, где потому же сигналу ТИ: = 1 (с задержкой) происходит параллельное сравнение двухбуквенного обрабатываемогослова с левыми частями формул подстановок заданного нормального алгорифма. В этом же такте состояние счетчика 12 уменьшается на единицу, а также осуществляется подстановка и регистрируются ошибки. При нулевомсостоянии счетчика элемент ИЛИ-НЕ 11выдает признак конца списка обрабатываемых однобуквенных слов (ПКС = 401).Таким образом, в автономном режиме работы устройства в одном тактеосуществляется...
Вычислительное устройство в поле галуа gf (2 )
Номер патента: 1635193
Опубликовано: 15.03.1991
Авторы: Дудкин, Зиновьев, Мигунов, Савельев, Толов
МПК: G06F 15/31, G06F 7/60
Метки: вычислительное, галуа, поле
...элемент 0(, а на регистр 4 - элемент К". В следующий момент С 4 в умножителе 6 получается произведениеф 0 0(, которое складывается в сумматоре 8 с К. К, В результате навыходе Е получается.0 М + 0(" С,Укаэанные операции нужно производить при кодировании и декодированиипомехоустойчивыми кодами,2, Возведе,ие в степень М элемента поляУкаэанную операцию опишем на примере поля СГ (2 ). Степень И в двоичВном представлении записывается какоВ = Ь 0 2 + Ъ 2 + Ъ;2 + + + Ьт 27, (2) 25Таким образом,и ь,а" ь, га, г+,+ь, аЬ Ъ 2 Ь 2 Ъаоэффициенты Ьо Ь . Ьт принимают значение 0 или 1.Из выражений (2) и (3) видно, чтовозведение в степень И можно заменить, перемножением сомножителей52 35Каждйй из сомножителейполучают путем сдвига содержимого регистра...
Процессор для обработки и анализа сигналов
Номер патента: 1635194
Опубликовано: 15.03.1991
Авторы: Баранов, Будников, Солдатов, Федотовский, Фельдман, Фидельман
МПК: G06F 15/332
Метки: анализа, процессор, сигналов
...(4) и (1) в матричной форме:Б = ехр - - Г Я(1)1Кеехр - - )хх%(6) откудар е,К: - ех р ( -- )Е ,Я ) ) Е ц- -К)еи )ЕеЕ Кц)Аналогично, домножая последнее вы+ражение на тГ, получим): -и ( т )е(в )г х)т,Можно показать, что дляехр х2х (1 - шп размером И (2 М+1) псевдоМ иобратной будем матрица - ехр(- - шпСуществует вариант представления для энтропии Нл Е = -1 п 8,ь-о Применение метода Лагранжа дает из (1) и (2) 1.(9) -. (."., -К К и) =-ИСвойство сопряженности корреляционной функции К) делает целесообразным использование в выражениях (3),551635194 суммы не только с нулевыми, но и сненулевыми нижними значениями, т.е,(8) Вычисления в предлагаемом устройстве осуществляются следующим образом15 На вход блока 1 по входу 2 подаются...
Процессор дискретного преобразования фурье
Номер патента: 1635195
Опубликовано: 15.03.1991
Авторы: Белоус, Бондарь, Гриневич, Демидов, Подрубный, Седухин, Семашко
МПК: G06F 15/332
Метки: дискретного, преобразования, процессор, фурье
...вычислений элемен ты вектора С 0, (и,) = (1, Я Я Ьр ) р вр ее ф Я, ), причем ца вход 10 подаетсяо первый элемент Ы, = 1, на вход 10 5 второй элемент Я, и т.д. Каждый элемент 9 группы 8 (фиг.3)10 15 20 25 30 35 10 45 50 55 реализует следующие Функции:0)вых = (й) вх р2 рых (= 2 вхвьх= ьхвх + 2 вк причем элементы Увх поступают на вход 24 и ца регистр 28 элемента, элемент (0 в - ца вход 25 и на регистр 27, элемент 2 вх - ца вход 2 б и на регистр 29.С выходов 32, 33 и 34 выдаются соответственно элементы Увыхр СЗ р 2 врхвьор т;игвйцй ) стопбец тй = О, и -7) промежуточной матрицы 2(п,п ) потактнопоступает ца информационный вход первого регистра 7 и ца входы группы 8,цачи):ая с 2, -го элемента. Проходя через строки элементов 9 группы 8,...
Цифровой фильтр
Номер патента: 1635196
Опубликовано: 15.03.1991
Авторы: Боз, Заковоротнов, Теплицкий
МПК: G06F 15/353
...блоке 1 памяти после каждого импульса дискретизации по адресам, на-,чиная с адреса, следующего за тем,по которому произведена последняя запись, хранятся последние (в порядкепоступления) И/2 отсчетов входногосигнала, причем в порядке убыванияиндексов, т,е, отсчеты с индексами- И/2, 1 - М/2-1, , -И+1, а., 1 - 1, 1,Таким образом производится "сдвиг"отсчетов входного сигнала относительно весовых коэффициентов Фильтра.В интервале между импульсами дискретизации н каждом из И/2 тактовиз блоков 1 и 2 памяти одновременчосчитывается по два отсчета входногосигнала, симметричных относительноцентРа Х( 2) Х- М/2Х(,- М/2- ) фХЪ пгниг)фХ 1- "Эти отсчеты поступают на входысумматора 3, а сумма с его выходана вход умножителя 4, на второй вход 20которого...
Устройство для измерения дисперсии
Номер патента: 1635197
Опубликовано: 15.03.1991
Авторы: Василевский, Сколыгин, Смирнов
МПК: G06F 15/36
Метки: дисперсии
...А поступаюУщие на блок 1 сравниваются с тем жепороговым уровнем Н , Если в результате сравнения в блоке 1 выполняетсяусловие А 1Бо, то вырабатываетсяимпульс, который затем поступает наключ 2. Ключ 2 на втором этапе измерения открывается строб-импульсомдлительности Т, который также формируется в синхроннзаторе 9. Количество подсчитываемых счетчиком 3 импульсов в этом случае обозначим через и.Для подсчета количества опросньйвыборок (И) за время Т служит счетчик 1 О, на счетный вход которого сблока 9 поступает пачка импульсов спериодом повторения импульсов в пачлке А . Время появления пачки определяется импульсом конца работы. Информация с выхода счетчика 3 параллельным двоичным кодом поступает на входыделителя 6, причем на один вход...
Устройство для формирования функции принадлежности
Номер патента: 1635198
Опубликовано: 15.03.1991
Авторы: Анисимов, Галимзянов, Ескин, Кулайчук, Шевчик
МПК: G06F 15/36
Метки: принадлежности, формирования, функции
...еуУ соответственно. При этом на выходе блоков 6-1 и 6-2 появляются сигналы, соответствующие значениям У иЪУ , а на выходе счетчика 2 - сигнал,соответствующий значению (О(У/Х). Устройство останавливается, кода переполняется счетчик 2, т.е. р(У/Х)1,а также когда на выходе "Больше илиравно" блока 5 или 7 сравнения появляется сигнал,Блок 6 непосредственно реализуетвычисления по формулам (1)-(4).формула из обретения)ратор тактовых импульсов, счетчик, счетный вход которого соединен с выходом генератора тактовых импульсов, первый блок сравнения, два блока формирования границ нечеткой переменной, каждый из которых содержит первый генератор линейного напряжения, первый аналого-цифровой преобразователь, информационный вход первого...
Аналого-цифровой интегратор
Номер патента: 1635199
Опубликовано: 15.03.1991
МПК: G06G 7/186
Метки: аналого-цифровой, интегратор
...Однако на выходе элемента ИЛИ25 логическая единица сохраняется засчет нахождения компаратора 24 в сработанном состоянии. Поэтому напряжение 04 И продолжает изменяться до техпор, пока напряжение на выходе усилителя 19 не окажется близким к нулю,При этом происходит выключение компаратора 24, на выходе элемента ИЛИ 25появляется логический нуль первыйпереключатель 9 переходит в верхнееположение, а блок 15 слежения-хранения переключается в режим слежения,в результате чего начинается новый 20цикл работы устройства,За каждый цикл работы в счетчике2 фиксируются величина и знак приращения входного напряжения У, т,е.осуществляется квантование интеграла 25входного сигнала по уровню, В счетчике 2 формируется цифровой код, который с...
Многоканальное аналоговое логическое устройство
Номер патента: 1635200
Опубликовано: 15.03.1991
Автор: Зарукин
МПК: G06G 7/25
Метки: аналоговое, логическое, многоканальное
...на входы 8 - 3 поданы токи1, 1, , 1и пусть наибольшим изних Гдет ток 1 = 1лщ ксЛацные токи вызывают появление чапряжеций между входами 8 - 8 и шицой 9, Эти напряжения прикладывают 10ся к средним точкам ОПТ 14 что вызывает появление выходных, а следова-.тельно, и входных токов. Эти токивызывают падение напряжения на суммарном входном сопротивлении преобразователей 13- 13, напряжения в токи паралллельцо им подключенном резисторе 18,Появление напряжения на входахпреобразователей 13 вызывает появле 20 агнце их входных токов, Данные токи вычитают из соответствующих входныхтоков. При этом напряжение на входахпреобразователей 13 возрастает дотех пор, пока ток преобразователя25 13 не станет равным входному, Приэтом другие преобразователи...
Устройство для выбора медианного сигнала
Номер патента: 1635201
Опубликовано: 15.03.1991
Автор: Зарукин
МПК: G06G 7/25
Метки: выбора, медианного, сигнала
...из которых выполнен натранзисторе с эмиттером 2, базой 3и коллектором 4, токостабилизирующиедвухполюсцики 51, 5 и 5, амплитудные селекторы 6, 62 и бмаксимальиого тока, информационные входы которых подключень к коллекторам 4 соответстнующих одцополярцых повторитеией тока, а выходы - к блоку 7 задания вида функции, который может бытьвыполнен ца дешифраторе 8 и схемахсовпадения 9, 9 и 9, источники 251 О, 10 и 10входных напряженийи ключи 11, 11 и 11 З,Устройство. работает следующим образом.На базы, 3 транзисторов одцополярных повторителей тока подаются напряжения от источников 10, 10 и 10 звходных напряжений, при этом эмиттеры транзисторов однополярных повторителей тока объединены парами 1и 1, 1 и 14 1 и 16 и соединены с35соответствующими...