Устройство для вычисления модуля комплексного числа

Номер патента: 1635173

Авторы: Дрозд, Полин, Сотова

ZIP архив

Текст

(54) УСТРОИСТВО ЮКОМПЛЕКСНОГО ЧИСЛА 2278/2406.8903.91. Вюлсский пол ЫЧИСЛЕНИЯ МО УЛ и инстииче 1 олиэдДрозд, Е.Л. 1 ова и Ю,В, Дро .33(088,8)орское свидетельс 2, кл. Ь 06 Е 7/3 ское свидетельств 6, кл, С 06 Р 7/3 во СССР 1984. СССР 1987. на схема ус одуля компивторои уппы, ,с 2 вто- третий а вхо- ветст- оично- Ж и ного установлены соо ные значения в д е действительной авляющих комплек ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМпРи Гкнт сссР(21) 470 (22) 06 (46) 15 (71) Оде тут (72) А. К.Г. Со (53) 68 (56) Ав В 11936Автор И 15082 Изобретение относится к вычислительной технике и может быть испольвано в ариФметИческих блоках ЭВМ,Цель изобретения - повышение точности вычислений,На чертеже представлеройства для вычисления млексного числа для М=3).Устройство содержит первыйсумматоры 1-1 и 1-2 первой грпервый и второй сумматоры 2-1рой группы, первый, второй исумматоры 3-5 и коммутатор 6,Устройство работает следующим образом.В начальный момент времени ндах устройства твенно М-тетрад вдесятичном кодмнимой Р состс(57) Изобретение относится к вычислительной технике и позволяет вычислять модуль комплексного числа в двоичнодесятичной системе счисления по приближенной Формуле. Цель изобретенияповышение точности вычислений. Устройство содержит первую и вторую группь сумматоров, первый, второй и третий сумматоры и коммутатор с соответству ющими связями. 1 ил,На входы разрядов второго слагаемого второго сумматора 4 подается 1/4 ф(, (четверть действительной составляющей комплексного числа), Для этого на входы первого и второго разрядов М-й (старшей) тетрады входы второго слагаемого второго сумматора 4 подаются соответственно второй и первый разряды входа действительной части числа устройства. На входы раэ" рядов К-й тетрады входа второго слагаемого второго сумматора 4 поступают соответственно разряды со второго, третьего и четвертого выходов разрядов суммы и выхода переноса К-го сумматора 1 первой группы, на входы первого, второго и третьего разрядов вхо а первого слагаемого К-го сумматора первой группы подаются соответствено входы второго, третьего и четвертоо разрядов К-й тетрады входа действи 1635113тельцои исти числ;устройства, Бдвходы пс 1)БОГОсгье 10 1 дзрядОВвхода второго слагаемого 11- 1.-го суиМатора пе 1)Бой групнь Под,ется входИЕР 1.ОГО (;1, Я. 10. РДЗР.Дз . . татРаДЫ 1)510 дд, с ..,,с;йСУгСТ 1)0 С .;,.сЧс БОРЭ э01 ЕРС,С.,З,;. ,;:с)1,у тст О- тЕтРаДЬ. Д й.;Т ,1 Пой .с.С.11 1 СЛД,,ос зсО"г сс:, с.БС 1 сяу.Ь" я 3031/ , . г" Ы.,ОДС,БЭЧ 110";го я"с., Ч ЧП 010 С.у, МСГЭд 5 ОП)ЕдгЗястсяГС, с. с11 с сгсоэ ., 0 . эт г;.угьдос). 3л3) 10 оР,1. : ."С-. 1 сР 0 0 Эг ЗГсдэ 3 ц т,;.; -,)гэ г еБО Код)в гсдЛ 5 3 ЛЭ ССгрдля 311-1 . 6,3,гз 0На вход пер.ого слагаемого суз)1 д" тсра 3 пстулдг т 1;Од " ) д пд и 1 версньп вход второго слагаемого постулает код 3 .45Нд первый и второй иц 1)орПциоццые входь коммутатора 6 поступаэт соответствеццо результаты сяо)зсеия 11 и И 2, СНИМДЕМтсЕ С Б 1 ЬХОДСЭБ ДБОИЧЦО-ДЕС 51 цс 1- иых сумматоров з и 5, 11 д упрдвл.зо 1 сй50 ВХОД коммУтатоРа 6 постУслсет зцдсОВый разряд с выходя первого сумматора 3. Коммутатор 6 пропускает ца выход ре-, зультат сложеция М 1, если 3 ц=1, или результат сложецил М 2, если ЗНО.55Таким образом, на выходе устройства определяется приближенное зцдчециеи модуля комплексного числа Р+ т р по Формуле; ,о су 11 гг)1)д, с вхоэ,дм 5 четвер"з,ЗРЯ;,О .РСО,;он ГЕРВЫХ СЛагас;1 ЫХ с у 1 а ГО)Он )О и БТОро 1 Г 1 эупп ЗХОДЫ БТОРОГО, ТРЕП ЕГО И ЧЕтВЕРтОГОрдзрядоц 1 -й тетрдды Й 1-и) входя дейстцительпой части числа устрой ствд соединены соотвественцо с Бхог 11; ЛСРБОГО, 1 ЗТ РОГО И ГРЕТЬ . О Раэ",011 ход;Срого слагаемого 1 с-гозуюторяр 1 о: г)у1)хгэ Б 1 второог 1 э"1 с ГО 11 е р 010 рсярядов1 с- тетрдты 11:,)г 1 лимои часди числаустро 1 сзд соедицепы соответственнос входами первого, второго и третьего разрядов входа первого слагаемого1-го сумматора нторой груглы, входпервого разряда 1,1 с 4 1-й тетрады входа действительной части числа устройства сосдинеи 1. входами перво 0 итретьег,) 1;д.рядов входа второго с5 163 гаемого К-го сумматора первой группы, вход первого разряда (К+1)-й тетрады входа мнимой части числа устройства соединен с входами первого и третье-го разрядов входа второго слагаемого 1-го сумматора второй группы, о т л ич а ю щ е е с я тем, что, с целью повышения точности вычислепй, вход нулевого потенциала устройства соединен с входами третьих разрядов щ-х тетрад входов второго слагаемого второго и третьего сумматоров, входы третьего и четвертого разрядов ш-й тетрады входа действительной части числа устройства соединены соответственно с входами первого и второго разрядов щ-й тетрадывхода второго слагаемого второго сумматора, входы третьего и четвертого разрядов ш-й тетрады входа мнимой части числа устройства соединены соответственно с входами первого и второго разрядов ш-й тетрады входа второ" го слагаемого третьего сумматора, вход второго разряда ш-й тетрады входа действительной части числа устройства со-. единен с входами второго и четвертого разрядов входа второго слагаемого (ш)-го сумматора первой группы,5173 бвход второго ра ряда щ-й тетрады входа мнимой части числа устройства соединен с входами второго и четвертого 5разрядов входа второго слагаемого(щ)-го сумматора второй группы, входы второго и четвертого разрядов входа второго слагаемого р-го сумматорапервой группы (р=1 ш) соединеныс выходом первого разряда выхода суммы (р+1)-го сумматора первой группы,входы второго и четвертого разрядоввхода второго слагаемого р-го сумматора второй группы соединены с выходом первого разряда выхода суммы(р+1)-го сумматора второй группы, выходы второго, третьего и четвертогоразрядов выхода суммы и выход переноса 1-го сумматора первой группы сое динены соответственно с входами спервого по четвертый разрядов К-йтетрады входа второго слагаемоговторого сумматора, выходы второго,третьего и четвертого разрядов выхо да суммы и выход переноса 1 с-го сумматора второй группы соединены соответственно с входами с первого почетвертый разрядов 1-й тетрады входавторого слагаемого третьего сумматора.1635173 Составитель А. КлюевТехред Л.Олийнык Корректор С. Черни РЮДактор А. Д и ГКК 7 СССР Пройзводственно-издательский комбинат "Патент", г. Ужгород, ул, Гагарина, 10 ЗЙМз 756 Тираж 396 Под ВВВЙИ Государственного комитета по изобретениям и113035, Москва, Ж, Раушская наб фее сноеоткрытия

Смотреть

Заявка

4702278, 06.06.1989

ОДЕССКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

ДРОЗД АЛЕКСАНДР ВАЛЕНТИНОВИЧ, ПОЛИН ЕВГЕНИЙ ЛЕОНИДОВИЧ, СОТОВА КАРИНА ГЕННАДИЕВНА, ДРОЗД ЮЛИЯ ВЛАДИМИРОВНА

МПК / Метки

МПК: G06F 7/38

Метки: вычисления, комплексного, модуля, числа

Опубликовано: 15.03.1991

Код ссылки

<a href="https://patents.su/4-1635173-ustrojjstvo-dlya-vychisleniya-modulya-kompleksnogo-chisla.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для вычисления модуля комплексного числа</a>

Похожие патенты