Патенты опубликованные 07.11.1986
Узел формирования переноса в сумматоре
Номер патента: 1269123
Опубликовано: 07.11.1986
Авторы: Заболотный, Косоусов, Максимов, Петричкович, Якушев
МПК: G06F 7/50
Метки: переноса, сумматоре, узел, формирования
...имеющий прямой 7 и инверсный 8 управляющие входы. Элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 1 имеет прямой 9 и инверсный 10 входы, двунаправленный ключ 6 - информационный вход 11, соединенный с входом 12 переноса узла, выход 13 двунаправленного ключа соединен с выходом переноса узла, Кроме того, узел содержит МДП-транзисторы 14 и 15 соответственно р- и и-типа.Узел формирования переноса работает следующим образом.При поступлении на входы 4 (а,) и 5 (Ь, ) разрядов операндов раз,ных логических уровней на прямом 9 (с; ) и инверсном 10 (с;) выходах элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 1 устанавливаются уровни "1" и "0" соответственно, открывающие двунаправленный ключ 6, который пропускает информацию с входа 12 (р; ) входного переноса на выход 13 (р.,) узла....
Вычислительное устройство
Номер патента: 1269124
Опубликовано: 07.11.1986
Авторы: Карпенко, Криворучко
МПК: G06F 7/544
Метки: вычислительное
...вход триггера 49. По этому импульсу триггер 49 устанавливается в нулевое состояние, в результате открывается элемент И 46 и закрывается элемент И 47.Импупьс сопровождения,пройдя через элемент 39 задержки, элемент ИЛИ 44 и через выход 54 блока синхронизации, поступает на вход синхронизации регистров 20. По переднему фронту этого импульса в ш-й регистр 20 (т = 2,4И) с информационных выходов -го регистра 20 Ь = 1,3И) записывается значение предыдущей промежуточной 1 О суммы произведений, а в 1-й регистр 20 с выходов .сумматоров 22 записывается получившаяся сумма произведений. Так, в первый регистр 20 записывается х,.а + х а во вто рой регистр 20 - О, в третий - х а + х а , в четвертый - х а1г ьфи т.д.Одновременно с выхода элемента 39...
Устройство для вычисления суммы произведений
Номер патента: 1269125
Опубликовано: 07.11.1986
Авторы: Андреев, Васильев, Максячкин, Орлов
МПК: G06F 17/16, G06F 7/544
Метки: вычисления, произведений, суммы
...(старших) разрядов регистров 4 и 5В каждом такте в зависимости от содержимого младшего (старшего) разряда регистров 4 и 5 коды на выходахсумматоров 11 и 12 могут приниматьзначения а, или -а, и а или -а,соответственноПри этом код на выходе сумматора 13 может приниматьодно из значений: (а+ а ) (а а)р,(ат - а, ), (-а, - а) . Выходными сигналами дешифратора10 через соответствующую группу 6-8элементов И на вход накапливающегосумматора 1 подаются коды с выходоводного из сумматоров 11-13 либо нулевой код,Значение кодов а, или -а, на выходе сумматора 11 и а или -а на2выходе сумматора 12 формируются путем суммирования с нулем, либо путем инверсии и суммирования с единицей содержимого регистров 2 и 3,Пример вычисления для величин,заданных в...
Логарифмический преобразователь
Номер патента: 1269126
Опубликовано: 07.11.1986
Авторы: Литвин, Хохлов, Циделко, Шантырь
МПК: G06F 7/556
Метки: логарифмический
...- ч ь (х) - 42 (х) хЕ - -)2 которую необходимо учитывать при определении Ч,(х) через Фз (х) на сегменте-- в ,), Тогда итого 1 142вые уравнения преобразований можно записать следующим образом:3 1269функции Р,(х), ду (х) и Ф, (х),равны соответственно й у (к) = (и - 5) 2" ; (5)5 ЯьУ (к)=(п - 6) 2 2 = (и - 6) 2" ; (6) 126вом и втором выходах разрядов регистра 1, что соответствует сегменту1 3--- -), Супса х + Р (х) х +441 У + %1 (х) - Ю,(х) или х + р, (1-х), х + Р (1-х) - %(1-х) образуется на(9) 25 Из итоговых уравнений преобразований (1) - (4) видно, что корректирующая Функция а у(х) на сегменте1) не используется а в качест-1 302Уве аргумента функций Ф,(х), 41 з (х) %л(х) для х12 берется дополнение х до единицы, т.е. его обратный код....
Генератор случайных импульсов
Номер патента: 1269127
Опубликовано: 07.11.1986
Авторы: Гвоздев, Девочкин, Пасынков
МПК: G06F 7/58
Метки: генератор, импульсов, случайных
...временного интервала. В процессе работы на выходе блока 3 памяти (третий выход генера - тора) формируется г;оследовательность случайных уровней напряжения со случайными периодами следования, Регулируя длительность выходного импульса первого формирователя 7 импульсов, можно регулировать длительность импульсов на выходе ключа 8, случайных как по моментам появления, так и по амплитуде.При нормально разомкнутом положении контактов переключателя 12 генератор работает в другом режиме. Временная диаграмма для этого режима приведена на Фиг. 3. Сигнал нормального белого шума, идущего с генератора 1 шума,так же, как в первом режиме, поступает на вход блока 2126 С 1задания закона распределения вероятностей, на выходе которого Формируется...
Устройство для случайного перебора перестановок
Номер патента: 1269128
Опубликовано: 07.11.1986
Авторы: Глушан, Пупков, Щербаков
МПК: G06F 7/58
Метки: перебора, перестановок, случайного
...в пятую, из пятой в шестую номер 3, циклический сдвиг кодов из шестой позиции во вторую, иэ второй в третью, из третьей в четвертую, из четвертой в пятую, из Пятой в шестуюномер 4, циклический сдвиг кодов из шестой позиции в первую, из первой позиции во вторую, из второй в третью, из третьей в четвертую, из четвертой в пятую, из пятой в шестую - номер 5. 1 - 2-3-4 5 6 В позициях 1 - б будет зафиксирована такая последовательность двоичных кодов: 1 2 3 4 5 Ь. Случайным образом выбирается номер циклического сдвига (например, номер четыре), это приводит к сдвигу двоичных кодов иэ шестой позиции во вторую, из второй в третью, из третьей в четвертую, из четвертой в пятую, из пятой в шестую одновременно ГТ(-Д 2 31-45 ) - Д 6 В позициях...
Генератор импульсов со случайной длительностью
Номер патента: 1269129
Опубликовано: 07.11.1986
Авторы: Борицкий, Горюнова, Кочетова, Крылов
МПК: G06F 7/58
Метки: генератор, длительностью, импульсов, случайной
...ИЛИ9 появляется единичный сигнал, так 55как на первом входе элемента И 7 присутствует уровень логической единицы,Единичный сигнал с выхода элемента 1 И 9 поступает через элемент И 8 ца:ыход генератора. .Зто пркводп к появлению единичного сигнала нд зторомвходе элемента ИЛИ 9 поэтому скгцдлего выходе це исчезает после окончдция здпускдющегс импульса. На первом входе элемента И 7 через время,,.пределяемое .злемецтом 10 задержки,единичный сигнал исчезает,Кроме того, едкцкчцый сигнал с выхода элемента ИЧИ 9 поступает ца управляющий вход ключа 12 к через элемент НЕ 3 яа вход ключа 13. Ключ 13закрывается ключ 12 открывается, Положительное напряжение с выхода источника 2 опорного напряжения черезключ 12 и резистор :5 оказываетсяприложенным...
Вычислительное устройство для реализации логических функций
Номер патента: 1269130
Опубликовано: 07.11.1986
Авторы: Диденко, Конарев, Перекрестов, Ручинский, Черепаха
МПК: G05B 19/02
Метки: вычислительное, логических, реализации, функций
...сокращается время цикла сканирования.Диагностика памяти 7 осуществляется параллельной работой с ним контрольной памяти 8, Выходная информация этих памятей сравнивается на схеме 19 сравнения.Диагностика таймера 9 осуществляется путем сравнения на схеме 20 сравсравнения значений счетчика 40 таймера и контрольного счетчика 10. устройства, работающих по одним и тем же. условиям.Диагностика блока 15 ввода-вывода при выводе информации операнд У)1269осуществляется путем сравнения на схеме 21 сравнения информации, подаваемой на первый информационный вход блока, с информацией, выдаваемой на выход 25 устройства, а при вводе (операнд Х) - путем сравнения на схеме 22 информации, присутствующей на . входе 24 устройства, с информацией, поступающей...
Устройство микропрограммного управления
Номер патента: 1269131
Опубликовано: 07.11.1986
Авторы: Галкин, Минутин, Попов
МПК: G06F 9/22
Метки: микропрограммного
...синхровходы регистров 2-4 синхроимпульсов с второго выхода блока 7 синхронизации, период повторения которых больший, чем при безусловных переходах (фиг.2 5 и Р ), Необходимость увеличения длительности такта при условных переходах вызвана тем, что достоверное состояние признаков на входах логических условий устройства, по которому будет сформирован новый адрес, устанавливается (в общем случае) только по выполнении предыдущей микрокоманды.Рассмотрим работу устройства на примере микропрограммы, приведенной на Фиг. 3, В таблице, показанной на Фиг. 4, прецставлено размещение микроинструкций в блоке памяти (правая часть таблицы) и возможные состояния признаков при соответствующих масках, устанавливаемых при выполнении микро- команд у. Переход...
Двухвходовое устройство приоритета
Номер патента: 1269132
Опубликовано: 07.11.1986
Автор: Березкин
МПК: G06F 13/376, G06F 9/50
Метки: двухвходовое, приоритета
...на выход 11, так как наих управляющие входы с выхода порогового элемента 3 поступает логическая единица, Одновременно с выходаблока 5 управляемой задержки сигналс уровнем " 1" поступает на входэлемента ИЛИ-НЕ 2, запрещая прохождение сигнала запроса с входа 8 устройства ца выход 10,Рассмотрим режим соревнования,возникающий, когда интервал между поступлением запросов цо входам 8 и 9 соизмерим с временем срабатывания элементов. В этом случае возможна ситуация когда сигналы на входах элемента ИЛИ-НЕ 1 почти одновременно меняются на противоположные, в результате чего на его выходе формируется короткий импульс с уровнем логической "1" либо с уровнем, це достигшим полного уровня "1". Если этот импульс не приводит к срабатыванию порогового...
Устройство формирования сигнала прерывания и обмена
Номер патента: 1269133
Опубликовано: 07.11.1986
Автор: Кулаков
МПК: G06F 9/48
Метки: обмена, прерывания, сигнала, формирования
...на его тактовый вход и формируется элементом И 23 по совпадению значений средних разрядов счетчика 5 и строба, присутствующего на четвертом выходе генератора 1 1 импульсов.Генератор 11 импульсов обеспечивает синхронную работу узлов устройства, вырабатывая на своих выходах импульсы так, что импульс на первом выходе начинается раньше, чем на втором, на второй выходе - раньше,чем на третьем, и на третьем выходе раньше, чем на четвертом. Генератор импульсов построен на основе регистра сдвига, управляемого младшими разрядами счетчика 5,При включении питания узлы устройства находятся в неопределенном состоянии. Поэтому в объекте управления существует сигнал сброса по включению питания. Этот сигнал поступает на вход 35 устройства и далее...
Устройство приоритета
Номер патента: 1269134
Опубликовано: 07.11.1986
Авторы: Ларченко, Фурманов, Холодный, Ялинич
МПК: G06F 9/50
Метки: приоритета
...своих з выходов, соответствующем старшему запросу в подгруппе. При этом сигнал старшего запроса через соответствующие элементы ИЛИ-НЕ 13 обеспечивает единичные сигналы на выходах всех элементов И-НЕ 14, соответствующих младшим запросам.Сформированный таким образом нулевой сигнал старшего запроса в подгруппе с выхода обнаружителя 7 через соответствующий элемент ИЛИ-НЕ 9 подгруппы, соответствующей старшей подгруппе запросов и определяемой нулевым сигналом с выхода соответствующего элемента НЕ 8, подается с инверсией на соответствующий выход 2 устройства. В результате сигнал старшего запроса выделяется на соответствующем выходе 2 устройства. Формула изобретения Устройство приоритета, содержащее группу из и элементов ИЛИ-НЕ (и - число...
Устройство приоритета
Номер патента: 1269135
Опубликовано: 07.11.1986
МПК: G06F 9/50
Метки: приоритета
...12- 14 последовательность тактовых импульсов. В рассматриваемом случае работа распределителя 9 импульсов состоит из трех циклов. В начале первого цикла на его выходе 12 формируется единичный импульсный сигнал, который поступает на первый информационный вход мультиплексора 3. Таккак на адресных входах мультиплексора 3 в это время присутствует нулевой код, то указанный сигнал коммутируется на его первый выход. В результате триггер 4,сбрасывается в нулевое состояние. В конце первого цикла работы распределителя 9 им- пульсов на его выходе 11 появляется единичный опросный сигнал, который, поступая на тактовые входы тригге-. ров 5, сбрасывает триггер 5, в нулевое состояние и подтверждает прежнее состояние этих триггеровТаким образом,...
Устройство для распределения заданий процессорам
Номер патента: 1269136
Опубликовано: 07.11.1986
Авторы: Дроник, Карловский, Макарчук, Матов, Якуб
МПК: G06F 9/50
Метки: заданий, процессорам, распределения
...И 3 . Единичный сигнал с прямого выхода триггера 4 поступает на управляющий вход блока элементов И 12, группы, разрешая перепись кода задания в первый процессор.Второе задание, поступающее на вход устройства, аналогичным образом передается на обслуживание второму процессору и т.д. После выполнения задания процессор устанавливает соответствующий триггер регистра готовности в нулевое состояние, Очередное задание назначается в один из свободных процессоров, начиная с первого. Если все процессоры заняты, на входах элемента ИЛИ 11 будут нулевые сигналы, на инверсном выходе этого элемента - единичный сигнал. Этот сигнал поступает на вход элемента ИЛИ 13, с инверсного выхода которого нулевой сигнал поступает на входы группы элементов И...
Многоканальная система для контроля и диагностики цифровых блоков
Номер патента: 1269137
Опубликовано: 07.11.1986
Авторы: Баранов, Гобжила, Гроза, Иваненко, Карабаджак, Касиян, Кац, Кошулян
МПК: G06F 11/22
Метки: блоков, диагностики, многоканальная, цифровых
...для проверки изделия 3 (в исходных данныхзадаются имя изделия, режим контроля и другая информация), нажатиемна клавишу программного прерыванияустройства 5 выставляет требованиена обслуживание данного поста состороны ЭВМ 1.На дешифратор 94 коммутатора 2(фиг. 2) поступает слово состояния из устройства 5 с идентификатором "Внимание", При этом опрос прекращается и узел 90 управления Формирует сигнал прерывания, поступающий через интерфейсные усилители 37 75 в ЭБМ 1. Б дальнейшем выполняется последовательность выборки устройства, в процессе которой через усилители 75 в ЭВМ 1 с генератора 76передается адрес коммутатора 2, сосчетчика 77 адрес устройства, затребовавшего обслуживание от ЭБМ, срегистра 89 байт состояния.Из ЭВМ 1 через...
Устройство для контроля распределения ресурсов в вычислительной системе
Номер патента: 1269138
Опубликовано: 07.11.1986
Авторы: Герасименко, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/177
Метки: вычислительной, распределения, ресурсов, системе
...потенциалы с единичныхвыходов соответствующих триггеров15.х поступают на первые входы соответствующих элементов И 13.1.По единичному импульсу с выхода 29 блока 4 синхронизации, поступающему на входы синхронизации формирователей 16 и мультиплексоров 7, срабатывают те формирователи 16, которые имеют на своих входах единичные потенциалы. Единичные импульсы с выходов соответствующих элементов И 10. поступают на 1-е входы элемента И 22, Единичные импульсы с выхо 50 5 12691Таким образом, по первому рабочему такту анализа выявляются и фиксируются номера тех ресурсов, которыев анализируемый момент времени С втупик не вовлечены. Следовательно,5если в результате анализа установлено, что 1-й ресурс в тупик не вовлечен, значит он не входит и...
Устройство для контроля цифровых узлов
Номер патента: 1269139
Опубликовано: 07.11.1986
Авторы: Рейзин, Рубинштейн, Солдатенко
МПК: G06F 11/25
...содеркжащее 2 ячеек (к - разрядность сигнатуры), В блоке 8, в ячейке ЗУ, адрес которой соответствует правильной сигнатуре первого контролируемого сигнала записана "1", а в остальных ячейках памяти ЗУ, соответствующего первому контрольному сигналу, записаны "0", Если исправному состоянию первого контролируемого сигнала соответствует несколько возможных сигнатур, "1" записана в нескольких соответствующих ячейках ЗУ.Соответственно, если сигнатура правильная, с выхода 32 блока 8 сравнения сигнатур считывается сигнал "1", в противном случае "0", Этот сигнал поступает на Р-вход триггера 9. Запись информации в триггер 9 производится задним фронтом измерительного строба.Если сигнатура первого контролируемого сигнала правильная, триггер 9...
Устройство для контроля интерфейса
Номер патента: 1269140
Опубликовано: 07.11.1986
Авторы: Барков, Ковригин, Ярмоленко
МПК: G06F 11/26
Метки: интерфейса
...в этот момент другихсигналов ПУ: УПРА (состояние абонента), ИНФА (информация абонента),5 10 5 20 25 30 35 40 50 55 ная выборка) является ошибочным. Ошибочным, кроме того, является отсутствие ожидаемого сигнала АДРА в течение времени, превьпцающего допустимое установленное соглашением об интерфейсе ввода-вывода.В качестве примера рассмотрим работу устройства для контроля интерфейса в состоянии Е автомата блока сопряжения В этом состоянии ожидается сигнал АДРА. Если приходит ожидаемый сигнал, автомат переходит в состояние Г. Если приходит ложный сигнал, например УПРА, конъюнкция Е и этого ложного сигнала приводит к установке в "1" четвертого разряда регистра 6 кода ошибки, что приводит к появлению на шинах 12-16 кода 00010...
Устройство для контроля логических блоков
Номер патента: 1269141
Опубликовано: 07.11.1986
Авторы: Жихарев, Могутин, Тимонькин, Ткаченко, Улитенко, Харченко
МПК: G06F 11/26, G06F 9/22
Метки: блоков, логических
...выходе появляется тогда,когда на его входы с выхода переполнения счетчика 24 и с выходов блока25 поступает хотя бы один единичныйсигнал.Блок 12 анализа функционирует следующим образом.На его входы поступают выходныереакции контролируемого блока 15 иблока 16 хранения эталона, Блок25 поразрядно сравнивает их и формирует на своем выходе код, которыйпоступает на входы элемента ИЛИ 26и на информационные входы регистра23, куда он записывается по заднему фронту импульса, поступившего свыхода цифрового элемента 5 задержки.Если выходные реакции не совпадают,12691 5код, сформированный на выходе блока25, содержит хотя бы одну единицу,и на выходе элемента ИЛИ 26 появляется единичный сигнал, который является сигналом "Ненорма" блока 12анализа, Код,...
Многоканальная система управления распределением ресурсов в вычислительном комплексе
Номер патента: 1269142
Опубликовано: 07.11.1986
Авторы: Солохин, Степченков, Филин
МПК: G06F 13/00
Метки: вычислительном, комплексе, многоканальная, распределением, ресурсов
...канала соединены с периферийным выходом разрешения прямого доступа и входом запроса прямого доступа блока реконфигурации этого же канала соответственно, выход запрета ко. торого соединен с входами запрета первого и второго блоков элементов запрета этого же канала, первый и второй информационно-управляющие входы-выходы которых соединены с первым и вторым информационно-управляющими входами-выходами двунаправленного коммутатора этогоперийерийного канала.2,Система по и. 1, о т л и ч а ю - щ а я с я тем, что блок реконфигурации каждого периферийного канала содержит две схемы сравнения, пять триггеров, три переключателя, два элемента 2 И.-ИЛИ, пять элементов ИЛИ, семь элементов И, пять элементов задержки, десять элементов НЕ, при-...
Устройство для ввода информации
Номер патента: 1269143
Опубликовано: 07.11.1986
Авторы: Вертлиб, Гордон, Царев
МПК: G06F 13/00
Метки: ввода, информации
...устройства к выдаче информации. По сигналу нГотовность" ЭВМ выдает на первый анализатор 3 сигнал считывания,который, через открытый ключ 11 поступает на стробирующий вход блока 2Формирователей. При этом информацияоб адресе и данных выдается на шиныадреса и данных (ША и ЩЦ). В качестве блока 2 формирователей могут использоваться, например, шинные формирователи, которые при отсутствии стробирующего сигнала (сигнала считывания) находятся в высокоимпедансном состоянии и не влияют на работу других модулей и устройств, подключенных к шине ЭВМ, Импульс считывания на другие модули 18 не проходит благодаря ключу 12, закрытому нулевым потенциалом с второго выхода триггера 10. После считывания информации об адресе и состоянии датчиков,...
Устройство для ввода информации
Номер патента: 1269144
Опубликовано: 07.11.1986
Авторы: Гайдук, Дорофеев, Шпиньков
МПК: G06F 13/00
Метки: ввода, информации
...10 автоматически обнуляется после выдачи в ЭВМ последнего слова из данного блока памяти.После, переключения триггера 7 (в том числе и во время выдачи информации в ЭВМ) данные, поступающие в устройство, записываются в блок 2 па- мяти. Адрес записи поступает с выхода счетчика 9 через второй выход коммутатора 4 на адресный вход блока 2 памяти, Импульсы стробирования с входа 16 через второй выход коммутатора 5 поступают на вход записи блока 2 памяти, 126914411 ри заполнении блока 2 памяти вторично обнуляется счетчик 9 меняется состояние триггера 7, а следовательно, и всех коммутаторов. При этом в ЭВМ вторично выдается сигнал 5 "Прерывание по заполнению блока памяти". Поступающие в устройство данные записываются в блок 1 памяти, а ЭВМ...
Микропроцессорное вычислительное устройство
Номер патента: 1269145
Опубликовано: 07.11.1986
Автор: Табашников
МПК: G06F 15/00
Метки: вычислительное, микропроцессорное
...опе- .рации записан на место исходного (первого) операнда в буферную память 7,а в регистре 27 находится признак результата операции,По пятой микрокоманде формируетсяадрес следующей команды, а по шестой - чтение команды иэ основной памяти (не показана) на регистр 1 команд и сброс триггеров 10-12,Блок 3 формирует начальный адресмикропрограммы, соответствующийвновь принятому коду операции, и циклработы устройства повторяется.Выполнение вычитания отличаетсяот выполнения сложения только первоймикрокомандой. В операции вычитанияпо первой микрокоманде значение второ,го операнда, определяемого полем А 2команды, передается в аккумулятор блока 8 в дополнительном коде, а в триггер 11 через элементы И 20 и ИЛИ 24записывается прямое значение...
Устройство для вычисления систем логических функций
Номер патента: 1269146
Опубликовано: 07.11.1986
МПК: G06F 17/16
Метки: вычисления, логических, систем, функций
...4 триггеры первой.и второй ступени блока 14 хра,нения номеров вычисляемых функций, регистры входных и выходных сигналов в блоке 1 ввода-вывода, регистр 2 но вых значений входных сигналов, регистр 3 новых значений выходных сигналов, регистр 4 старых значений входных сигналов, регистр 5 старых значений выходных сигналов, первый 30 6 и второй 7 блоки сумматоров по модулю два, регистры измененныхсостояний входных 10 и выходных 11 сигналов, устанавливается в единичное состояние триггер 18 признака Я . В начале каждого нового шага в регистре 3 новых значений выходных сигналов записаны значения выходных сигналов, соответствующиеокончанию предшествующего шага, 40а в регистре 4 старых значений входных сигналов и в регистре 5 старых значений...
Устройство для предварительной обработки операндов переменной длины
Номер патента: 1269147
Опубликовано: 07.11.1986
Авторы: Запольский, Лопато, Мойса, Орлова, Подгорнов
МПК: G06F 13/10
Метки: длины, операндов, переменной, предварительной
...в группе, поступающим по входу 5, этот триггер сбрасывается, разрешая модификацию адресов байтов,Считанные иэ внешней памяти три старших байта второго слова записываются в три старших байта заданного в Микрокоманде двадцать первого слова, а младший третий байт записывается в двадцатое слово местной памяти на место третьего "чужого байта.В третьей микрокоманде считывания иэ внешней памяти запись в двадцать второе и двадцать первое слова памяти операндов производится аналогично. В двадцать третье слово записывается только три старших чужих байта, а третий младший байт записывается в третий байт двадцать второго слова местной памяти. Таким образом, первый операнд размещается в трех словах памяти операндов.При считывании...
Устройство для моделирования систем массового обслуживания
Номер патента: 1269148
Опубликовано: 07.11.1986
Авторы: Будников, Денисов, Жуков, Тарасов
МПК: G06N 7/08
Метки: массового, моделирования, обслуживания, систем
...импульса, свидетельствующе+Б 2Р 2.тот к 11р2 М где. И,11 И, Б показания к концу экспери-.мента счетчиков 2, 3, 14и 19;К-е показание реверсивногосчетчика 6, заФиксированноеМ раз во время,эксперимента,3 1269 го об окончании максимально возможного времени пребывания заявки в очереди, он через открытый элемент И 10 поступает на вычитающий вход ре - версивного счетчика 12 и считывает ранее записанный импульс. При этом на выходе многовходового элемента ИЛИ 13 появляется нулевой потенциал, который открывает элемент ЗАПРЕТ 11 и закрывает элемент И 10. Через слу чайное время, равное времени обслуживания заявки в приборе, на выходе ге, нератора 18 случайного потока импульсов появляется импульс, который подсчитывается счетчиком 19, а также пе-(5...
Устройство для обработки данных сейсмических колебаний (его варианты)
Номер патента: 1269149
Опубликовано: 07.11.1986
Авторы: Балюк, Каневский, Самофалова
МПК: G06F 17/00
Метки: варианты, данных, его, колебаний, сейсмических
...степени упорядоченности сейсмической записи; 57 -запись установленных начального иконечного значений временных интервалов в счетчиках 21 и 6 соответственно; 58 - ввод данных через коммутатор 3 в сейсмостанцию и их оцифровкаАЦП 3 59 - уменьшение содержимогосчетчиков 21 и 6 на единицу по синхроимпульсу, поступающему из коммутатора 3; 60 - проверка на нуль содержимого счетчика 21; 61 - установка триггера 10 при равенстве нулюсодержимого счетчика 21; 62 - установка триггера 8, если с выхода коммутатора поступает признак работы 40первого канала; 63 - запись информации в регистры 12-15 и одновременные сдвиги их содержимого, которыеосуществляются по синхроимпульсу, поступающему с выхода коммутатора 3; 4564 - подсчет числа импульсов совпадения...
Процессор программируемого контроллера
Номер патента: 1269150
Опубликовано: 07.11.1986
Авторы: Андерсон, Катков, Хохлов
МПК: G06F 9/22
Метки: контроллера, программируемого, процессор
...состояние совпадает со значением, указанным на лестничной диаграмме, и имеется сигнал "Ответвление справа вниз , если,действительное состояние аргумента3не совпадает со значением, указаннымна лестничной диаграмме и отсутствует сигнал "Ответвление справа вниз ,то на выходе сумматора по модулю двапоявляется сигнал, увеличивающий на"1" через элементы ЗИ-ИЛИ 18 и 2 И-ИЛИ 150 Ь19 значение содержимого узла 17 подсчета числа ответвлений диаграммы,а значение сигнала Ответвление спра"ва вниз" запоминается в триггере 16.Когда значение содержимого узла17 подсчета числа ответвлений диаграммы становится отличным от исходного, то значение его выходного сигнала, а следовательно, и функции становится равным 0",При этом элементы ЗИ-ИЛИ 18 и2...
Устройство для решения дифференциальных уравнений
Номер патента: 1269151
Опубликовано: 07.11.1986
Авторы: Кириллова, Петров, Степанов
МПК: G06F 17/13
Метки: дифференциальных, решения, уравнений
...задач с шагом и) из процессоров 5 -5 ц через блоки 3, -3 1 ,двунаправленной передачи данных последовательно передается в узел 21 памяти блока 2 управления, который через блоки 3-3 р,щ двунаправленной передачи данных последовательно пересылает значения на дополнительных границах в блоки 4, -4 ь конечнораэностных моделей, где осуществляется расчет поля итерационным мето 151 бдом по алгоритму, приведенному на фиг, 9. Результат расчета поля из процессоров 19 пересылается в блок 2 управления для вывода в блок 1,Формула из обретенияУстройстводля решения дифференциальных уравнений, содержащее ЗИ процессоров, где М - порядок локально-одномерной схемы, с первого по ЗИ-й блоки двунаправленной передачи данных первой группы, с второй по Ц.+1)-ю...
Двумерный линейный интерполятор
Номер патента: 1269152
Опубликовано: 07.11.1986
Авторы: Захаренков, Козлов, Корнеев, Красных, Шумилин
МПК: G06F 17/17
Метки: двумерный, интерполятор, линейный
...сумматора подается уровень логического "0", на выходе трехвходового сумматора отбрасываются два младших разряда, т.е. происходит деление на 2 , в результате чего навыходе интерполятора в соответствиис выражением (5) получается значе-ние 2 . Так как в это время сигналС 4=1, значение Е записывается в регистр 4,В третьем такте сигнал С 4=0, чтозапрещает в дальнейшем запись врегистр 4, положительный фронт импульса С 2 снова устанавливает насчетчике 1 значение , а на счетчике 2 - значение 3 + 1. Так как вэтом такте сигнал СЗ=1, выбранноеиз блока 8 памяти значение Е;44 4записывается в регистр 3. В четвертомтакте положительный фронт импульсаС 1 устанавливает на счетчиках 1 и2 значения+ 1, 1 + 1, что приводит к извлечению из блока 8...