Архив за 1983 год

Страница 1382

Устройство для последовательного выделения нулей из разрядного двоичного кода

Загрузка...

Номер патента: 1037245

Опубликовано: 23.08.1983

Авторы: Витер, Гурьянов, Мищенко, Терешко

МПК: G06F 7/06

Метки: «нулей», выделения, двоичного, кода, последовательного, разрядного

...введены группа элементов И и группа элементов ИЛИ, первыевходы которых соединены с соответствуюцими информационными входамиустройства, второй вход каждогоэлемента ИЛИ группы соединен с прямым выходом триггера соответственно разряда регистра, выход каждогоэлемента ИЛИ группы соединен с входом соответствуюцего элемента НЕгруппы, выходы элементов НЕ группы 40соединены с первыми входами соответствующих элементов И группы, выходкаждого элемента ИЛИ группы соединен с соответствующими входами всехпоследующих элементов И группы, тактовый вход устройства соединен с соответствующим входом каждого элемента И группы, выход каждого элемента И группы соединен с единичным входом триггера одноименного разОряда регистра и с...

Устройство для сортировки чисел

Загрузка...

Номер патента: 1037246

Опубликовано: 23.08.1983

Авторы: Крылов, Соколов

МПК: G06F 7/06

Метки: сортировки, чисел

...со входом и -го кольцевогорегистра, выход которого подключен к 10 М-му входу второго управляющегоэлемента И-ИЛИ, выход каждого К-гокольцевого регистра, где К =2.(й -1, соединен с К +1,И) входомвторого управляющего элемента И-ИЛИ, 15 выход которого подключен ко второмуинформационному входу схемы сравне-,ния и к первому входу второго элемента И, выход которого соединен совторым установочным входом регистра, второй вход которого подключенк четвертым входам 2,3и) входных элементов И-ИЛИ и ко второмувходу и-го элемента И-ИЛИ, первыйвыход схемы сравнения соединен совторыми входами элементов И, с первым управляющим входом узла синхронизации, второй выход которого подключен к информационному входу регистра и ко вторым установочным входам...

Устройство для умножения

Загрузка...

Номер патента: 1037247

Опубликовано: 23.08.1983

Авторы: Иванченко, Молчанов, Прокопьев, Щечкин

МПК: G06F 7/52

Метки: умножения

...из (и+1)и сумматоров, позволяющее умножать числа, представленные в дополнительном коде 3 , ЭОНедостатком известного устройстваявляется низкое быстродействие, связанное с реализацией алгоритма получения цифры знакового разряда результата, 35Цель изобретения - повышение быстродействия устройства,Поставленная цель достигаетсятем, что в устройстве, содержащемматрицу из(и и ) элементов и (и и и - 4 Очисло информационных разрядов первого и второго сомножителей соответственно), первую группу из И элементов И-НЕ, вторую группу из И элементов И-НЕ, матрицу из (и +1)И сумматоров, при этом первые входы элементов И каждой строки матрицы объединены и являютСя входами соответствующих разрядов первого операнда устройства, вторые входы...

Логарифмический преобразователь

Загрузка...

Номер патента: 1037248

Опубликовано: 23.08.1983

Авторы: Дудыкевич, Мороз

МПК: G06F 7/556

Метки: логарифмический

...и 7 и число-импульсный умножитель 5 находятся в нулевом состоянии,Пускай нд вход устройства поступает поток импульсов, заданный в виде приращений д . Поскольку блок 1 вычитания закрыт по управляющему входу, то импульсы поступают только на вход счетчика 6Если на вход счетчика 6 поступит(1) импульсов; где К - основание системы счисления (для двоичного счетчика . К=2, длядвоично-деСятичного счетчика К=10); Р - число разрядов двоичного счетчика, либо число декад двоично-десятичного счетчика соответственно, то счетчик. б переполнится и импульс переполнения включит триггер 2 в единичное положение. Следовательно, откроется блок 1 вычитания, а на управляющий вход делителя 3 частоты со стороны счетчика 7 поступит единица.Поток импульсов с выхода...

Генератор случайного процесса

Загрузка...

Номер патента: 1037249

Опубликовано: 23.08.1983

Автор: Якубенко

МПК: G06F 7/58

Метки: генератор, процесса, случайного

...наличие триггера 14 являетсяпринципиальным для работы устройства, независимо от реализации блока 10 памяти, Применение-предложенной структуры блока 13 управления возможно при использовании дляпостроения блока 10 памяти элементов 155 РУ 2,155 РП 1 и др с аналогичной организацией записи. В случае использования элементов с болеесложной диаграммой записи, например188 РУ 2, необходимо применение болеесложного блока управления.Датчик 11 случайных чисел предназначен для формирования равномерно-распределенных случайных чисел,Можно использовать любой известныйдатчик случайных чисел, обладающийдостаточным быстродействием,Работу устройства можно представить как последовательность повторяющихся циклов, на каждом из которых формируется отрезок...

Генератор случайного потока импульсов

Загрузка...

Номер патента: 1037250

Опубликовано: 23.08.1983

Автор: Анишин

МПК: G06F 7/58

Метки: генератор, импульсов, потока, случайного

...высокочастотный генератор импульсов, триггер, первый и второй элементы И,первые входы которых объединены иявляются входом днухполюсника,выход генератора импульсов подключен к счетному входу триггера,прямой и инверсный выходы которогосоединены с вторыми входами первого и второго элементов И соответственно, а ныходы элементов И явля;ются выходами двухполюсника,В предложенном генераторе задача разделения первичного потока Лимпульсов на а независимых потоковс требуемым для цифрового управления соотношением интенсивностейЛ = (431) Л., где =0 л,у,рт-л(3)решается в следующей последовательности: разделение первичного пуасонон-ского потока импульсов интенсивнос=тью Л .на два независимых друг отдруга пуассоновских потока .с равными...

Устройство управления последовательностью операций

Загрузка...

Номер патента: 1037251

Опубликовано: 23.08.1983

Авторы: Насыров, Фрид

МПК: G05B 19/042, G06F 9/48

Метки: операций, последовательностью

...(-И) - с вторым входом умножителя, выход которого соединен с нторым входом сумматора, выход которого соединен с вторым входом второго буферного регистра, выход которого соединен с вторым выходом блока, выход третьего бу Ферного регистра соединен с третьим выходом блока, второй вход узла возведения в степень -И) и третий вход умножителя соединены с ъторым входом блока.На Фиг. 1 представлена блок-схема предлагаемого устройства, на фиг. 2 - структурная схема одной из возможных реализаций блока вычис-.яения временных уставок. Устройство управления последовательностью операций содержит блок 1 Аормирования команд, блок 2 памяти временных уставок, счетчик .3 пере.ключения программ, регистр 4 микро- команды, регистр 5 кода длительности...

Многоканальное устройство динамического приоритета

Загрузка...

Номер патента: 1037252

Опубликовано: 23.08.1983

Авторы: Мелешко, Молчанов, Щечкин

МПК: G06F 9/50

Метки: динамического, многоканальное, приоритета

...причемвыходы дешифраторов каналов,.кромепоследних выходов, соединены с первыми входами соответствуюших элементов И группы своего канала, вторыевходы элементов И группы каждого канала соединены с выходами элементовИЛИ-НЕ группы своего канала, запросные входы устройства соединены ссуммируюшими входами счетчиков соответствующих каналов, ответные входыустройства соединены с вычитаюшимивходами счетчиков соответствующихканалов, первые входы элементов55ИЛИ-НЕ группы каждого канала соединены с последними выходами дешифраторов последуюших каналов, вторые иследующие входы элементов ИЛИ"НЕгрупп каналов соединены с выходами 6 Оодноименных элементов И групп последуюших каналов, последние выходы дешифраторов каналов и выходы элементов И групп каналов...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 1037253

Опубликовано: 23.08.1983

Авторы: Дикмаров, Литвинов, Лысенко, Чикин

МПК: G06F 13/364, G06F 9/50

Метки: многоканальное, приоритета

...источников з.про. сов), каждый иэ которых содержит элемент ИЛИ-НЕ, а также элемент И, первый элемент ИЛИ и первый элемент НЕ, причем первый вход элемента И в каждом канале соединен с информационным входом канала, второй вход соединен с.выходом первого элемента ИЛИ, а выход соединен с первымвходом первого элемента ИЛИ и,через первый элемент НЕ - с первымвходом элемента ИЛИ-НЕ, выход кото рого соединен с выходом канала,а второй вход соединен со вторым входом первого элемента ИЛИ, кроме того, второй вхОд первого элементаИЛИ в первом канале соединен с опросным входом устройства, а в каждом -ом канале (где 1 = 2,й) с выходом первого элемента,ИЛИ (-1 )-гоканала, введен элемент ИЛИ, а в каждый канал дополнительно введеныэлементы ИЛИ и НЕ, а...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 1037254

Опубликовано: 23.08.1983

Авторы: Крылов, Полищук

МПК: G06F 9/50

Метки: многоканальное, приоритета

...что в многоканальное приоритетное устройство, содержащее каналы, 40а в каждом канале группу триггерови две группы элементов И, причемединичные входы триггеров группыкаждого канала соединены с первымивходами соответствующих элементов Ипервой группы своего канала, выходыэлементов И первой группы каждогоканала являются выходами устройства,единичные входы триггеров группы каждого канала являются заПросными входами устройства, установочные входытриггеров групп всех каналов соединены с установочным входом устройства, нулевые выходы триггеров группыкаждого канала соединены с первымивходами соответствующих элементов Ивторой группы своих каналов, второйвход каждого элемента И второй группыкаждого канала, кроме первого элемента И,...

Отказоустойчивый многофункциональный логический модуль

Загрузка...

Номер патента: 1037255

Опубликовано: 23.08.1983

Авторы: Аспидов, Гурьянов, Мищенко, Семашко, Терешко

МПК: G06F 11/07

Метки: логический, многофункциональный, модуль, отказоустойчивый

...с первыми входами десятрго иодиинадцатого элементов равнознач 5 10 15 20 25 30 Э 545 50 55 В исправном состоянии модуля на его первый, второй и третий информационные входы 21-23 поступают сигналы Х,Х, УЗ соответственно. Одновременно указанные сигналы соответственно поступают и на информаности, вторые, третьи и четвертыевходы которых соединены соответственно с выходами первого, второгои третьего элементов равнозначности,выход девятого элемента равнозначности соединен с первыми входами двенадцатого и тринадцатого элементовравнозначности, вторые, третьи ичетвертые входы которых соединенысоответственно с выходами четвертого, пятого и шестого элементов равнозначности, выход десятого элементаравнозначности соединен с первымивходами первого и...

Устройство для выбора работоспособной структуры вычислительного комплекса

Загрузка...

Номер патента: 1037256

Опубликовано: 23.08.1983

Авторы: Богданов, Золкин, Невский

МПК: G06F 11/18

Метки: выбора, вычислительного, комплекса, работоспособной, структуры

...1 структур, Выходы счетчика 5подключены к дешифратору 6, первыйвыход которого соединен шиной запуска комплекса 7 с блоками 2 .управления связями и элементом ИЛИ 10,выход которого соединен с входомсчетчика 5 шагов, второй вход дешифратора 6 - со входом селектора 8и третий - с элементом И 4. Выходыселектора 8 соединены первый совходами элементов ИЛИ 10 и 23, второй со входами элементов И 23 и 25,Выход элемента И 25 соединен с первым входом элемента ИЛИ 26, второйвход которого соединен с выходомэлемента И 4, а его выход соединенс компаратором 9. Второй вход селектора 8 соединяется с шиной сигнала "Готовность ЦВИ" 12. В устройстве предусмотрена шина сигнала"Сброс" 15, которая подключена ксчетчику 1 структур, счетчику 5 шагов гг регистру 19....

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1037257

Опубликовано: 23.08.1983

Автор: Ткачук

МПК: G06F 11/08

Метки: блоков, логических

...соответствующего реле, блок уп-.: равления дополнительно содержит два триггера, одновибратор, элемент И и счетчик, причем выход первого триггера соединен с входом одновибратора й с первым входом элемента И, инверсный выход одновибратора соединен с вторым входом элемента И, первый выход счетчика соединен с входом установки в единицу ворого триггера, второй выход счетчика соединен с входом установки в ноль первого триггера, прямой выход одновибратора блока управления соединен свходами установки в ноль счетчикаи второго триггера блока управления,регистра сдвига и триггера каждогоиз (и+1) блоков вычисления остаткови с первым входбм определителей вхо-дов блока коммутации, прямой выход,второго триггера блока управлениясоединен с вторым...

Устройство для определения количества единиц в двоичном коде

Загрузка...

Номер патента: 1037258

Опубликовано: 23.08.1983

Авторы: Крылов, Попов

МПК: G06F 11/10

Метки: двоичном, единиц, коде, количества

...И,вторая группа элементов И содержит( и +А) апементов И, причем каждый1 -ый информационный вход устройства( 1 1,2 о ) соединен с входомустановки в единицу 1 -го триггера, входначальной установки устройства соединенс входами установки в нопь й триггеров,тактовый вход устройства соединен с первыми входами ( о -1) эпементов И первой группы, вход чтения устройства соединен с первыми входами ( л +1) алементов И второй группы, единичный выход1 -го триггера соединен со вторым входом ( 1 -1)-го элемента И первой группы и с вторым входом ( 1+ 1)-го элемента И второй группы, нулевой выход1 -го триггера соединен с третьим входом 1 -го энемента И первой группы ис третьим входом 1 -го элемента И второй группы, кроме первого, выходы элементов И второй...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1037259

Опубликовано: 23.08.1983

Авторы: Новиков, Танцюра

МПК: G06F 11/16

Метки: блоков, цифровых

...блока,вход которого соединен с шиной входных и выходных сигналов интегральных схем модуля, выход регистра длины теста соединен с первым входомвторого блока сравнения, второй входкоторого соединен с одноименным входом регистра длины теста и первым выходом счетчика тактов, второй входи первый вход которого соединен с четвертым входом и вторым выходом основного Ьлока управления соответственно,дополнительные входы - выходы счетчика тактов, регистра длины теста,регистра результата, дополнительногои основного блоков управления соедикоторого соединен с первым входом блока индикации, первая группа входовкоторого соединена с второЙ ".группойвыходов блока управления, третья группа выходов которого соединена с первой группой входов блока...

Трехканальное резервированное устройство с перестраиваемой структурой

Загрузка...

Номер патента: 1037260

Опубликовано: 23.08.1983

Авторы: Бланк, Заломаев, Смирнов

МПК: G06F 11/18

Метки: перестраиваемой, резервированное, структурой, трехканальное

...первый вход первого элементаИ соединен с выходом резервного блока данного канала, первый вход2 О второго элемента И соединен с пер"вым входом элемента И-НЕ данногоканала и с первым выходом блока коммутации питания, второй вход - свыходом резервного блока последующего канала, при этом второй вход элемента И-НЕ соединен с выходом эле"мента ИЛИ-НЕ последующего канала,авыходы первого и второго элементови подсоединены к первым входам элеЭО мента ИЛИ-НЕ.Устройство позволяет осуществлятьтри режима работы: режим постоянного мажоритарного резервирования сподачей питания одновременно на всерезервные каналы, режим независимо"го функционирования трех каналов иодноканальный режим работы Г 2 1.Недостаток известного устройствасостоит в том, что в нем...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1037261

Опубликовано: 23.08.1983

Автор: Барашенков

МПК: G06F 11/26

Метки: блоков, цифровых

..."расстояние" между соседними разрядами регистра 2 сдви".га, с которых снимается информация,определяемое .минимальным количеством разрядов регистра, эаключенныхмежду этими разрядами.Например, для получения двухраэрядных тестовых наборов ( 2) с по"рядком "1" системы переходов (1 )на выходы 13 коммутатором группы5 подается информация с первого итретьего разрядов регистра 2 сдвига,При этом в каждом такте сдвиганабор 1 еоо 1 оереходнт а набор 2 бкоторый определяется содержаниемвторого и четвертого разрядов регистра 2 сдвига.Так как регистр 2 сдвига образует все возможные (и)-элементныекомбинации, указанные наборы могутбыть любыми, что и обеспечивает пол"ноту системы переходов 1-го порядкатестовых наборов. з 1037вок регистра сдвига, регистра...

Микропрограммный процессор

Загрузка...

Номер патента: 1037262

Опубликовано: 23.08.1983

Авторы: Гутылин, Сидоренко, Тимонькин, Ткачев, Ткаченко, Харченко

МПК: G06F 15/00

Метки: микропрограммный, процессор

...адреса, а выход - с входом регистра микрокоманд, первый, второй, третий, четвертый, пятый, шестой, седьмой и восьмой выходы которого подключены соответственно к второму входу шифратора адреса, входу дешифратора, третьему, четвертому и пятому выходам блока, первому входу памяти признаков, второму входу регистра адреса и вторым входам элементов И группы, выходы дешифратора соединены с первым и вторым выходами блока, третьи входы элементов И группы подключены к второму входу блока, третий вход блока соединен с первым входом счетчика,62 6 3 10372первым входом схемы сравнения, третьим входом регистра адреса, первымвходом элемента ИЛИ и вторым выходомблока, выходы элементов И группы подключены к третьему входу шифратораадреса и вторым входам...

Микропроцессор

Загрузка...

Номер патента: 1037263

Опубликовано: 23.08.1983

Авторы: Полонский, Пушкарев

МПК: G06F 15/00

Метки: микропроцессор

...34 является входом 21 переноса блока 1, а выход переноса сумматора 34 соединен с информационным входом триггера 59, Выходысумматора 34 и групп элементов И 35 45 ИЛИ 36 и НЕ 37 соединены соответственно с входами групп элементовИ 38, И 39, И 40 иИ 42.Выходы групп элементов И 38, И 39,И 40, И 41 и И 42 соединены с входами группы элементов ИЛИ 43, выход которой соединен с информационными входами счетчика 44 и регистра 45. Входсдвига регистра 45 является входом22 сдвига блока 1. Выход сдвига регистра 45 соединен с входом элемен та И 62. Синхронизирующий вход триггера 59 соединен с выходом элементаИ 56, а выход - с входом элементаИ 61. Выходы элементов И 61 и И 62И 78, ИЛИ 79. Первые входы группыэлементов И 78 являются информационным входом...

Микропрограммный процессор

Загрузка...

Номер патента: 1037264

Опубликовано: 23.08.1983

Авторы: Полонский, Пушкарев

МПК: G06F 15/00

Метки: микропрограммный, процессор

...входом 16 блока8 управления полярностью. Выход элемента НЕ 50 соединен с входом элемента И 52, инверсныйвход которогосоединен с входом элемента И 51 и суправляющим входом 15 блока 8 управления полярностью. Выходы элементовИ 51 и И 52 соединены с входами эле"мента ИЛИ 53, выход которого является выходом блока 8 управления полярэостью,На фиг, 6 показан алгоритм микропрограммы, где символами И .,М 1,Г (1= 1,2,3пМ ) обозначейы последовательности микрокоманд,асимволом А - проверяемое логическоеусловие.На фиг. 7 показана временная диаграмма работы устройства, где: 54 сигнал начальной установки на входе 13; 55- импульсы на входе 2 синх,ронизации; 56 - коды микрокомандна выходе блока 1 памяти микрокоманд; 57 - коды микрокоманд на выхо"де...

Устройство для моделирования процесса обслуживания заявок

Загрузка...

Номер патента: 1037265

Опубликовано: 23.08.1983

Авторы: Адерихин, Васильев

МПК: G06F 9/455, G06F 9/50

Метки: заявок, моделирования, обслуживания, процесса

...но при этом проводят лищь частичное обслуживание втоРОЙ заявкиЦелью изобретения является расши Орение функциональных возможностейза счет имитации частичнаго обслуживания заявок,Указанная цель достигается тем,что в устройство для моделированияпроцесса обслуживания заявок, содержащее генератор случайных импульсов,выход которого подключен к информационным входам первого и второго эле.ментов запрета, управляющий входкоторого соединен с выходом первогоэлемента ИЛИ, второй и третийэлементы ИЛИ, введены первый ивторой генераторы импульсов случайной длительности и Ю-триггер, 25нулевой выход которого подключен кпервому входу втррого элемента ИЛИ,выход которого соединен с управляющим входом первого элемента запрета,выход которого...

Устройство для линеаризации характеристик измерительных преобразователей

Загрузка...

Номер патента: 1037266

Опубликовано: 23.08.1983

Авторы: Бурковский, Кобрин, Сохрин, Шкамарда

МПК: G06F 17/00

Метки: измерительных, линеаризации, преобразователей, характеристик

...вециничное состояние, Логическая ециницв, поступающая на вхоц триггера 23с выхоцв триггера 24 разрешает переключение триггера 23 в ециничноесостояние,При этом уровень логического нуля,поступающий с инверсного выхоца триггера 23 на вхоц триггера 24, сбрасывает триггер 24 в нулевое состояние.Сформированный на инверсном выхоцетриггера 23 импульс в течение периоцв входной частоты запрещает прокожцение оцного импульса е третьего вхоца блока 1 через элемент И 21 на вкоц. триггера 25, Лвгический уровень навтором вхоце блока 1 вычитания и суммирования опрецепяет режим работы блока. Если нв втором вхоце логическийнуль (режим вычитания), то сформировавная на выхоце триггера 25 импульсная.послецовавательность через элементИЛИ 26...

Устройство для управления вычислительной системой

Загрузка...

Номер патента: 1037267

Опубликовано: 23.08.1983

Автор: Мазаник

МПК: G06F 9/48, G06F 9/50

Метки: вычислительной, системой

...задержки, выходы элементов ИЛИпервой группы соединены с входами третьего элемента ИЛИ,выход которогоподключен к первому входу первогоэлемента И и через элемент НЕ и второй элемент задержки - к выходу конца обслуживания устройства и входамсброса первого и третьего счетчикови счетчиков группы, выход каждой схемы сравнения группы соединен с первым входом одноименного элемента Ивторой группы, выход которого подключен к нулевому входу одноименноготриггера группы, к первому входу од 40ноименного блока элементов И первойгруппы и к соответствующему входутретьего элемента ИЛИ, выход которогосоединен со счетным входом третьегосчетчика, выход первого элемента за 45держки подключен к входу запускапервого распределителя импульсов,каждый выход...

Стохастическое устройство для моделирования двухканальной системы массового обслуживания

Загрузка...

Номер патента: 1037268

Опубликовано: 23.08.1983

Авторы: Адерихин, Калинкин, Карасев, Яковлев

МПК: G06N 7/08

Метки: двухканальной, массового, моделирования, обслуживания, системы, стохастическое

...вход 40 которого поцкпючен к выходам соответствующих моцепей обслуживающих приборов и первыми входами шестого и сецьмого элементов И, выходы которых соецинены с входами моделей обспуживакюих приборов, а вторые вхоцы - с выходами соответственно первого и второго эпементов ИЛИ 2 3 . Недостатком известных устройств является сложность технической реализации.1 епью изобретения явпяэтся упрощение устройства,Эта цепь цостигается тем, что в стохастическом устройстве цля модепирования двухканапьной систвмы массового,обспужявания, содержащем эпементы И, управляющий триггер, две моцепи обспуживакзцего прибора, первые входы первого и второго эпементов И соецинены соответственно с прямым и инверсным выходами управпяюшего триггера, входы которого...

Вычислительное устройство для формирования маршрута сообщения

Загрузка...

Номер патента: 1037269

Опубликовано: 23.08.1983

Авторы: Горностай, Любинский, Синявин

МПК: G06F 15/173

Метки: вычислительное, маршрута, сообщения, формирования

...последова"тельно. соединенных элементов задержки, к второму входу .триггера и кпятому выходу блока, выходы второ-.го и третьего элементов задержки являются соответственно третьим и четвертым выходами блока, выход первогоэлемента задержки является шестымвыходом блока, выход четвертогоэлемента задержки соединен с вторыми входами пеового и второго элементов И,На фиг. 1 представлена схема устройства;. на фиг. 2 - схема блока срав.нения; на фиг, 3 " схема блока управления; на фиг. 4 - схема первогокоммутатора; на фиг, 5 - схема второго коммутатора; на фигб - пример, поясняющий процедуру выборамаршрута передачи,Устройство содержит группу регистров 1 адресов, группу элементов И 2,группу блоков 3 сравнения, генератор 4 тактовых импульсов,...

Цифровой функциональный преобразователь

Загрузка...

Номер патента: 1037270

Опубликовано: 23.08.1983

Авторы: Глущенко, Дудыкевич, Отенко, Стрилецкий

МПК: G06F 17/10, G06F 17/13

Метки: функциональный, цифровой

...функций. сумматор 9 с первым 10 и вторым 11Наиболее близким,по технической сущ входами, блок 12 умножения и ключ 13, ности к предлагаемому преобразователю Сумматор состоит из элемента ИЛИ, является цифровое устройство для вычис- выход котоРого является выходом сумма ления логарифмов чисел, представленных тора, первый вход элемента ИЛИ являеъчислоимпульсными кодами, содержащее Ся первым входом сумматора, второй первый и второй счетчики, блок умноже" 20 вход элемента ИЛИ подключен к выходу ния, элемент задержки, элемент ИЛИ, элемента задержки, вход которого явгруппу импульсно-потенциальных элемен- ляется вторым входом импульсного сумматов И со схемой сборки на выходе 21, тораНедостатком известного устройства Рассмотрим работу схемы, когда...

Анализатор частотных характеристик

Загрузка...

Номер патента: 1037271

Опубликовано: 23.08.1983

Авторы: Долгодров, Кабанов, Петушков, Трихонюк

МПК: G06F 17/14, G06G 7/19

Метки: анализатор, характеристик, частотных

...цифровых интеграторов, триггер счетчик, управляю щий вход которого соединен с выходом триггера, а тактовый - с выходсм управляемого тактового генератора, формиро ватель сигнала Начало измерениями выход которого соединен с усюановонным входом триггера, второй установочныйвход триггера соединен с выходом счсг 45В момент нажатия на кнопкуНачало измерения триггер изменяет свое состояние, при этом на вход счетчика с юыхода триггера приходит сигнал Разрешение счета а на управляющий вход щь 50 теграторов - сигналРазрешение вычисления интегралов . По окончании периода измеряемого сигнала, который определяежя временем заполнения счетчика на его выходе формируется сигнал перепол кения, который возвращает триггер в исходное состояние, при этом...

Функциональный преобразователь

Загрузка...

Номер патента: 1037272

Опубликовано: 23.08.1983

Авторы: Корень, Рубчинский, Трахтенберг

МПК: G06F 17/17

Метки: функциональный

...блока памяти узловых точек ординат соединен с входом уменьшаемого :,блока вычитания ординат, введены 37272 4второй управляемый делитель частоты,элемент ИЛИ и реверсивный счетчик аргумента, счетный вход которогосоединен с выходом второго управляемого5 делителя частоты, управляющий исчетный входы которого соединены свыходами соответственно блока вычитания абсцисс и элемента И, второй входкоторого соединен с выходом эле",мента ИЛИ и входом синхронизации ре 1 О гистра аргумента, вход стробирования второго управляемого делителя.частоты соединен с выходом обнуления блока вычитания ординат и первым15 входом элемента ИЛИ, второй вход которого соединен с выходом обнуленияблока вычитания аргумента, выход знака которого соединен с управляющим...

Устройство для определения моментов

Загрузка...

Номер патента: 1037273

Опубликовано: 23.08.1983

Авторы: Гондарев, Компанищенко, Мирвода, Федоренко

МПК: G06F 17/18

Метки: моментов

...Р вукщего счетчика. и подключены к выхо авм препыпушего савигатепя, третий , вход первого савнгвтеля является входом поступления тактовых импуль сов.Ф37273 4моменты, которые дают цополнительную информацию об исследуемом сигнале.Устройство выгодно отличается от базового варианта тем, что Использование новых алементов н связей позволяет зна чительно повысить точность и расширить функциональные возможности устройства за счет получения дополнительных моментов исследуемого сигнала. Так, например, 10 на выходе первого яруса имеем одиндополнительный момент, на выходе второго яруса - двана выходе и го яруса по , пучим и дополнительных моментов, кото , рые несут расширенную информацию об 5 ,исследуемом сигнале. 3 10Входные сигналы х; с входа...

Статистический анализатор

Загрузка...

Номер патента: 1037274

Опубликовано: 23.08.1983

Авторы: Адерихин, Батуев, Калинкин, Малай, Можаев

МПК: G06F 17/18

Метки: анализатор, статистический

...первый элемент ИЛИ, блок регистрации иизмерительных каналов, каждый из ко55торых содержит накопительный счетчик,элемент И, цифровой компаратор, выходкоторого подключен к выходу элемента 74 2задержки своего канала и к соответствую шему входу первого элемента ИЛИ, выход элемента задержки в каждом канапе подключен к первому входу триггера памяти своего канала, вторые входы триггеров памяти всех каналов объединены и подключены к выходу первого элемента ИЛИ, введены второй элемент ИЛИ, счеч- чик импульсов, дополнктельный элемент задержки и в каждый измерительный ка"нал - формирователь импульсов, вход которого соединен с выходом триггера памяти своего канала, а выход формирователя импульсов соединен с информационным входом...