Лопато

Страница 2

Устройство для умножения

Загрузка...

Номер патента: 1137463

Опубликовано: 30.01.1985

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: умножения

...разрядных переносов и с возможностью.45 их сквозной передачи на последнем щаге умножения путем подачи соответствующего сигнала на его управляющий вход. Блок 1 выделения младшего разряда предназначен для последовательного выделения единиц о -разрядного двоичного кода множителя, начиная с его младших разрядов, хранимого в регистре 2 множителя. Он содер жит (фиг.2) 0 элементов И 15 н функционирует в,соответствии со следующими логическими выражениями 55 го регистра 4, информационный.вход седьмого разряда которого подключен к выходу четвертого элемента И 8 четвертой строки матрицы 7,выходы разрядов второго буферногорегистра 4 подключены к входам соот-.ветствующих разрядов накапливающегосумматора, прямые и инверсные выходы разрядов регистра...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 1129608

Опубликовано: 15.12.1984

Авторы: Лопато, Шостак

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...третьего, шестого, седьмого элементов И, первый, второй, третий, четвертый входы второго элемента ИЛИ соединены соответственно с выходами третьего, второго, седьмого,пятого элементов И, первый, второй, третий, четвертый входы третьего элемента ИЛИ соединены соответственно с выходами пятого, шестого, четвертого, седьмого элементов И, вторая группа выходов блока формиро", вания цифр является выходами элементов ИЛИ с первого по третий.На фиг. 1 изображена структурная схема предлагаемого устройства (рассматривается случай, когда число одновременно формируемых в цикле двоичных цифр результата равно трем); на фиг.2 и 3 - функциональные схемы двух узлов элементов ИЛИ на фиг.4 - один из воз29608 тельного процесса определения трехдвоичных цифр...

Устройство для деления чисел

Загрузка...

Номер патента: 1119006

Опубликовано: 15.10.1984

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: деления, чисел

...5,вычитателя 8, сумматора 6, вычитателя 9, сумматора 7 и вычитателя 10подключены к информационным входамузла 12 образования частного, пер"вая группа выходов которого подключена к управляющим входам коммутатора 11, а вторая группа выходов подключена к входам трех младших разрядов регистра 3, частного, входыприема информации регистров 1 и 2делимого и делителя и вход приема и сдвига информации регистра 3частного соединены с управляющимвходом 13 устройства.Узел 12 образования частногосодержит (фиг. 2) семь элементовнеравнозначности 23, восемь элементов И 24 и два элемента ИЛИ 25.Один разряд коммутатора 11 содержит (фиг. 3) четыре элемента И26 и один элемент ИЛИ 27,В устройстве регистры 1-3 могутбыть построены на двухтактных синхронных...

Множительное устройство

Загрузка...

Номер патента: 1116427

Опубликовано: 30.09.1984

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: множительное

...блока 4, коммутаторов 8 и сумматора 9 соединены с входом 10 режима работы устройства. Регистры 1 и 2 множимого Х и множителя У предназначены для хранения я -разрядных десятич. ных и п -разрядных двоичных сомно-. жителей (предполагается, что г 1=-4 е). В регистр 3 результата записывается 2 м-разрядное десятичное или же 2 иразрядное двоичное произведение. Эти регистры могут быть построены, например, на двухтактньв синхронных Э-триггерах (цепи синхронизации на чертеже не показаны).В блоке 4 кратных Формируются двухкратное 2 х, четырехкратное 4 х и восьмикратное 8 х множимые. Получение этих кратных в двоичной системе счисления не вызывает никакого труда и все они могут быть образованы простым сдвигом информации соответственно на один, два...

Генератор случайного процесса

Загрузка...

Номер патента: 1113800

Опубликовано: 15.09.1984

Авторы: Беляев, Еловских, Костюк, Кузьмич, Лопато, Якубенко

МПК: G06F 7/58

Метки: генератор, процесса, случайного

...суммирование осуществляется по модулю2 М, Состояние сумматора 3 увеличивается от цикла к циклу на величину р,код которой хранится в регистре 9,суммирование осуществляется по модулю2 Й, при этом на выходе сумматора 3.формируется циклически линейная последовательность кодов. Коды случайныхфаз формируются датчиком случайныхчисел 17, смена фазы отрезка базовойфункции -го наслоения осуществляется на 1 -ом такте вычисления некоторого отсчета формируемого процессазаписью в 1-ю ячейку блока памяти 14нового случайного числа в момент равенства кодов состояний счетчиков 11и 12 при единичном состоянии триггера 16,Особенностью устройства являетсяиспользование базовых функций с центральной симметрией, а именно полигармонических функций с...

Устройство для умножения -разрядных чисел

Загрузка...

Номер патента: 1111153

Опубликовано: 30.08.1984

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: разрядных, умножения, чисел

...для случая и =6; на фиг. 2 - функциональная схема . блока выделения младшего значащего разряда; на фиг. 3 - функциональная 20 схема коммутатора.УстройстВо содержит 6-разрядный регистр 1 множимого, 6-разрядный регистр 2 множителя, 8-разрядный регистр 3 утроенного множимого, 25 12-разрядный накапливающий сумматор 4, первую группу 5 из восьми элементов ИЛИ 6, вторую группу 7 из трех элементов ИЛИ 8-8 , группу 9 из восьми коммутаторов 1 О, матрицу 11 ЗО из 24 элементов И 12, группу 3 из трех дешифраторов 4, - 14, первую 3-разрядную группу 15 элементов И, вторую 3-разрядную группу 6 элементов И, первый элемент ИЛИ 17, второй элемент ИЛИ 18, элемент ИЛИ-НЕ 19, блок 20 выделения младшего значащего разряда, выход 21 индикации окон.чания...

Генератор случайного процесса

Загрузка...

Номер патента: 1100622

Опубликовано: 30.06.1984

Авторы: Костюк, Кузьмич, Лопато, Якубенко

МПК: G06F 7/58

Метки: генератор, процесса, случайного

...собой последовательность "склеенных" отрезков периодической . полигармонической Функции (базовой функции процесса) со случайными от отрезка к отрезку фазами. Базовая функция представляет собой сумму синусоид с частотами, кратными частоте первой (самой низкочастотной) с определенными соотношениями амплитуд и соотношениями Фаз, равными нулю или 7 , что обеспечивает центральную симметрию базовой функции на йериоде ее повторейия. Причем в точке симметрии и в точках, отстоящих от нее на интервалах, кратных половине периода повторения, базовая функция равна нулю. Поэтому в блок 5 памяти устройства записывается только половина дискретных отсчетов периода базовой функции начиная с отсчета 5 1 О 15 20 25 ЗО 35 равного нулю. При...

Устройство для деления чисел

Загрузка...

Номер патента: 1056183

Опубликовано: 23.11.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: деления, чисел

...трем); на фиг. 2 - функциональная схема узла образования цифр частного; на фиг. 3 - Функциональная схема 1-го разряда первого коммутатора.устройство для деления чисел фиг. 1 содержит сумматоры 1-7, регистры 8 и 9 делимого и делителя соответственно, регистр 10 частного с цепью однотактного сдвига информации на три двоичных разряда в направлении старших разрядов, коммутатор 11, коммутатор 12, узел 13 образования в одном цикле работы устройства трех двоичных цифр частного, вход 14 устройства (на этот вход поступают синхроимпульсы, управляющие приемом информации в регистры 8-10, а также ее сдвигом в регистре 10 частного), вход 15 знака делимого на этот вход постоянно подается значение знакового разрядаделимого). Выход регистра 8...

Множительное устройство

Загрузка...

Номер патента: 1053104

Опубликовано: 07.11.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: множительное

...разрядность буферного регистра б. Она должна определяться приусловии; что устройстно обрабатываетдвоичные операнды, так как при умножении десятичных чисел разрядностьбуферного регистра может быть и меньшей. В верхнем узле 7 тетрадного умножения, расположенном на второй весовой позиции, в течение первых трехтактов работы устройства формируютсяследующие максимально возможные значения тетрадных произведений 1111,1111 и 1111 (сугма этих произведенийравна 101101), в то время, как в нижнем узле 4 образуются произведения1111, 1110 и 1100 (их сумма равна 10101001), Здесь не учитывались тетрадные произведения, которые формируются в последнем (четвертом) тактеработы устройства, так как в этомтакте в буферный регистр б не производится...

Устройство для выявления сердечной аритмии

Загрузка...

Номер патента: 1042732

Опубликовано: 23.09.1983

Авторы: Лопато, Никитин, Сидоренко, Усачев, Якубович

МПК: A61B 5/04

Метки: аритмии, выявления, сердечной

...женудочков и нормального синусового ритма. Результаты сравнения измерений величины интервалов К Я с контрольными величинами в виде потенциалов триггеров Т 1 - Т 8 (фиг. 5) блока 4 анализа длительности интервалов 8 В подаются на блок 9 формирования знака (фиг.1 фиг.7), с помощью которого,(в зависимости от30 потенциалов на триггерах Т 1, Т 2, Т 5, Т 6, Т 7 блока 4) формируется 4-разрядный код знака в соответствии с таблицей истинности (фиг. 7). На основании предварительного анализа ритма по35 интервалам врачом выбирается и устанавливается начальное усповие анализа, нарушения ритма, т.е, определяется первый знак анализа (О+,О, либо общий анализ, т,е, любой первый знак), начиная с 4 О которого должен осуществляться анализ, нарушений ритма...

Устройство для умножения

Загрузка...

Номер патента: 1038937

Опубликовано: 30.08.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: умножения

...3 первой группы и и буферных регистров 4 второй группы, вход 5 множителя устройства, вход 6 коррекции устройства и выход 7 устройства. Первый вход -го блока выцисления разрядных значений произведения :,= 1,2, ,и ) соединен с выходом 8 -го разряда регистра 1 множимого, второй вход - с входом 5 множителя устрой" ства, третий вход - с выходом -го буферного регистра 3 первой группы, четвертый вяод - с выходом 1-го буферного регистра 4 второй группы и пятый вход соединен с выходом 9 младшего разряда (1+1)-го блока 2 вычисления разрядных значений произведения. Первый 10 и второй 11 выходы -го блока 2 вычисления разрядных значений произве дения соединены с входами 1-ых буферных регистров 3 и 4 первой и второй групп соответственно. Пятый вход...

Устройство для умножения

Загрузка...

Номер патента: 1038936

Опубликовано: 30.08.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: умножения

...регистр 1 6 проиэводится с разрешения сигнала на входе11 устройства только в режиме умножениячисел в дополнительном коде. Когда жеустройством производится умножение чисел в беззнаковой форме, т.е. без учетазнаков, го запись информации в буферный регистр блокируется. Буферныйрегистр выполняет в блоке 5 роль однотакгной задержки ийформации и поэтомув тех случаях, когда не требуется такаязадержка, он должен быть заменен специальной комбинационной схемой выборки.Итак, с помощью блока 5 формируетсяв каждом такте работы устройства 3 с двоичных цифр коррекции (если в устройствеосуществляется умножение чисел в дополнительном коде) .Ж тройство для умножения чисел работает следующим образом.Работу устройства для умножения чиселрассмотрим...

Устройство для умножения

Загрузка...

Номер патента: 1035601

Опубликовано: 15.08.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: умножения

...10, Блок 5 преобразования множителяв дополнительный код осуществляетпоследовательное Формирование дополнительного кода множителя, начинаяс младших разрядов, и содержит 15( Фиг.2 ) К-разрядный двоичный комбинационный счетчик 14, К-разрядныйрегистр 15 и триггер 16, причем выход триггера 16 подключен к счетномувходу счетчика 14, информационный вы 26ход которого подключен к информационному входу регистра. 15, выходкоторого является и выходом блока 5,информационный вход блока 5, являющийся входом 6 множителя устройства, Зсоединен с информационным входомсчетчика 14, выход переполнения которого соединен с информационным входомтриггера 16,установочный вход которого соединен с установочным входом 30регистра 15 и вторым управляющимвходом блока...

Шликер для изготовления керамических изделий

Загрузка...

Номер патента: 1033480

Опубликовано: 07.08.1983

Авторы: Лопато, Рубан, Ткаченко, Шевченко

МПК: C04B 33/28

Метки: керамических, шликер

...связка для З 5термопластичного шликера, включающая,вес.3: парафин 66-73, церезин 18-22,полиэтилен 2-3, воск 8" 12. При смешивании связки с огнеупорным наполни"телем получают шликер для огнеупорных.керамических изделий, включающий, вес.3: огнеупорный наполнитель.90; парафин 7,2, цереэин 1,8еоск 0,8, полиэтилен 0,2 3 2.Недостатком известного шликера 45является низкая устойчивость с керамическим наполнителем плотностьюболее 5,0 г/см против расслаивания,большая усадка иэделий при обжигеи недостаточно высокая прочность пО"лучаемых изделий,Цель изобретения - повышение устойчивости шликера на основе наполнителя с плотностью более 5,0 г/смсодержащего оксиды лантана, неодима,гафния, циркония и иттрия, снижениеусадки изделий при обжиге и...

Устройство для умножения

Загрузка...

Номер патента: 1032453

Опубликовано: 30.07.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: умножения

...группы и входом 7 коррекции устройства, выход первого буферного регистра 4 второй группы подключен к выходу 8 устройства, Совокупность-го блока 2 вычисления разрядных значений произведения,-го сумматора 5 и ) -ых буферных регистров 3 и 4 может быть конструктивно выдолнена в виде единого модуля 12, 55 реализованного, например, как большая интегральная схема, Йе составляет никакого труда включение в этот модуль, если это будет признано целесообразным, соответствующего 60 разряда регистра 1 множимого в качестве его третьего буферного регист ра. Этим обеспечивается лучшая однародность структуры устройства. 65 В устройстве регистр 1 множимогои буферные регистры 3 и 4 могут быть построены на двухтактных синхронных )3 -триггерах (цепи...

Устройство управления виртуальной памятью

Загрузка...

Номер патента: 1023336

Опубликовано: 15.06.1983

Авторы: Заблоцкий, Лопато, Пыхтин, Цесин

МПК: G06F 13/06

Метки: виртуальной, памятью

...открывает элемент И 147 блока 8, по сигналу с выхода 40 о которого производится запись логическогонуля в группы элементон памяти 60,61, бб и 67 блоков 9, а по сигналус выхода 434 элемента ИЛИ 179 блока 8 производится запись логическогонуля в группу элементов памяти 109блока 14. Сигнал с выхода 400 блока8 через элементы ИЛИ 194, 200 и 201узла управления занесением 78 каждого из блоков 9 поступает на управляющие входы групп элементов памяти 4060,61,66 и 67.Такие же действйявыполняютсядля каждой из и +1 ) строк группэлементов памяти блоков 9 и 14.К группам элементов памяти 66 и 67блоков 9 и к группе элементов памяти 109 блока 14, имеющим и -1 ) строк,обращение производится четыре разапо одному и тому же адресу,Во время выполнения...

Устройство для умножения

Загрузка...

Номер патента: 1022156

Опубликовано: 07.06.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: умножения

...(каждаягруппа состоит из И одноразрядныхрегистров), регистр 9 сдвига (он содержит ( И + 1) двоичных разрядов независимо от того, в какой системе счисленияпредставлены перемножаемые в устройстве И -разрядные числа), одноразрядныйрегистр 10 задепжки, одноразрядныйпоследовательный сумматор 3.3.; вход1.2, множителя устройства, вход 13 мно-.жимого устройства, первый 14 и второй1.5 входы коррекции устройства, выход1.6 устройства,Устройство работает следующим образом.В иеходном состоянии все регистрыустройства обнулены, за исключениемрегястра 9 сдвига, в первом разряде которого записана единица. Множимое Х фХп ,.Х Х Х 4 и множитель УА ю Р-"- Уи , У, У У,представлейныев М -нчиой системе счислениядополнительным кодом или дополнением(под...

Устройство для умножения -разрядных чисел

Загрузка...

Номер патента: 1022155

Опубликовано: 07.06.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: разрядных, умножения, чисел

...8 комбинационный сумматор 9, блок из четырех элементов И 101" 104., четырехразрядный буферный регистр 1 -. 11,1, четыре бло" ка 121- 124. из десяти коммутирующих узлов 13 каждый, управляющий вход 14, 30 выход 1 индикации окончания операции умножения и шину 16 синхронизации, причем первж информационные входы первых восьми коммутирующих узлов 13 каждого из блоков 12 - 12 соединены . с соответствующими разрядными выхо" дами регистра 1 множимого, вторые информационные входы коммутирующих узлов 13 со второго по девятый каждого из блоков 12 - 12,соединены соот ветственно с разрядными выходами регистра 1 множимого, третьи информационные входы коммутирующих узлов 13 с первого по десятый каждого из блоков 12-12 4,соединены соответственно с...

Устройство для вычисления квадратного корня

Загрузка...

Номер патента: 1015380

Опубликовано: 30.04.1983

Авторы: Лопато, Шостак

МПК: G06F 7/552

Метки: вычисления, квадратного, корня

...с третьим входом Ьлока формирования цифр результата, первый вход Ьлока формирования ,циФр результата соединен с его пер,вым выходом, первый вход элемента ИЛИ соединен с выходом второго элемента И, второй вход элемента ИЛИ соединен с выходом четвертого элементаИ, выход элемента ИЛИ является вторымвыходом блока формирования цифр результата, выходы первого, второго,третьего и четвертого элементов И соединены соответственно с первым, вторым, третьим и четвертым входамиэлемента 4 И-ИЛИ, пятый, шестой,седьмой, восьмой входы которого соединены соответственно с четвертым, пятым, шестым и седьмым входами блока формирования цифр результата, выход элемента 4 И-ИЛИ является третьим входом блока формирования цифррезультата, выходы первого,...

Устройство для умножения -разрядных чисел

Загрузка...

Номер патента: 1003077

Опубликовано: 07.03.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: разрядных, умножения, чисел

...удвоения содержимого накапливающего сумматора 3 производится путем З 5подачи соответствующего управляющегопотенциала на вход 14 запрета суммирования. Работа устройства начинается с 4 О момента прихода первого синхроимпульса на вход 12 синхронизации устройства. По этому синхроимпульсу фор-. мируется управляющий сигнал на выходе элемента И 9 а группы 8 элементов И (так как только С У 1), который 45 производит передачу соответствуниаимобразом сдвинутого множимого с выходов элементов И 5 второй строки матрицы 4 через группу 6 элементов ИЛИ 7 в накапливающий сумматор 3, 50 а также осуществляет установку восьмого разряда регистра 2 множителя в нуль с разрешения синхроимпульса поступающего на его синхровход с входа 12 синхронизации устройства,...

Устройство для умножения -разрядных чисел

Загрузка...

Номер патента: 993255

Опубликовано: 30.01.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: разрядных, умножения, чисел

...1 множимого соответственно соединены с первой группой входов матрицы 4 .элементов И 5, выходы (2, , 2 п)-го разрядов которой соединены с соответствующими входами элементов ИЛИ 7 блока б элементов ИЛИ, выходы элементов ИЛИ 7 которого соответственно соединены с (2. . . 2 п)-ми входными разрядами накапливающего сумматора 3, первый и (2 п)-й разрядные входы на" капливающего сумматора 3 соответственно соединены с первым и и -м выходами матрицы 4 элементов И 5, вторая группа входов которой соответственно соединена с выходами элементов И 9 блока 8 элементов И и с входами установки в ноль и разрядов регистра 2 множителя, первые вхоцы элементов И 9 блока 8 элементов И соответственно соединены с прямыми выходами регистра 2 множителя инверсные...

Устройство для умножения п-разрядных чисел

Загрузка...

Номер патента: 985783

Опубликовано: 30.12.1982

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: п-разрядных, умножения, чисел

...13,а третьи входы объединены и соединеныс шиной 14 синхронизации устройствапрямые выходы буферного регистра 12соответственно соединены с первыми вхо+дами элементов ИЛИ 9 второго блока 8элементов ИЛИ 9, вторые входы которых соответственно соединены с инвероными Выходами регистра 2 множителя,а выходы соответственно соединены свходами комбинационного сумматора 13,шина 14 синхронизации устройства соединена с входом разрешения записи буферного регистра 12 и с управляющимВходом накапливающего сумматора 3,управляющий вход 15 устройства соедин+0001=0000 и возникает перенос Ср 1, Но так как С ф 1 то на вЫходе 16 устройства присутствует сигнал, который означает окончание операции умножения чисел. Таким образом,в рассмотренном примере умножение...

Устройство для определения уровней физических нагрузок

Загрузка...

Номер патента: 964496

Опубликовано: 07.10.1982

Авторы: Кацыгин, Лопато, Сидоренко, Станкевич

МПК: G01L 5/00

Метки: нагрузок, уровней, физических

...перемещается по направляющему от верстию 13, изменяя величину упругости элементов 5 подвески, например усилие напряжения пружин.Устройство работает следующим образом,вперед началом работы при помощи подвиж- З 0 ной втулки 12 устанавливают определенную силу упругости элементов 5 подвески, выбирая, тем самым, необходимые границы уровней физических нагрузок, Для точного определения границ на корпусе устройства могут быть на35 несены риски, против одной из которых и устанавливаютриску подвижной втулки, Корпус 1 устройства помещают на поясе человека и.включают источник 11 питания прибора выключателем 10, При этом загорится40 элемент 7 индикатора 6, так как замкнут нормально разомкнутый контакт геркона 2 (сейсмомасса находится в его...

Генератор случайного импульсного процесса

Загрузка...

Номер патента: 955047

Опубликовано: 30.08.1982

Авторы: Костюк, Кузьмич, Лопато, Якубенко

МПК: G06F 7/58

Метки: генератор, импульсного, процесса, случайного

...с требуемым законом распределения. Преобразоватепь 2. может быть пюбым известным решением, обеспечивающим нужное быстродействие и заданную точность, имеет вход равномерно распредепенных чисел и вход запускаемого импупьса, В регистре 3 хранится код коэффициента постоянной составляющей А, а в регистре 10 - код масштабного коэффициента М,Первый коммутатор 4 по сигнапу на управляющем входе 1 подключает выход блока к входу 3 или входу 4, Вход 1 и вход 2 объединены по функциям ИЛИ, Первый счетчик 5 имеет вход 1 кода начапьного состояния, вход синхронизации счета 2 и выход перепопнения, Анапогично построен второй счетчик. Запись на-чального состояния в обоих счетчиках производится сигнапом их переполнения.Блок 9 буферной памяти имеет вход...

Устройство для динамического преобразования адресов

Загрузка...

Номер патента: 903878

Опубликовано: 07.02.1982

Авторы: Заблоцкий, Лопато, Цесин

МПК: G06F 9/36

Метки: адресов, динамического, преобразования

...элемента ИЛИ соединен с выходом третьего элемента И, выход седьмого элемента ИЛИ соединен с пятым выходом блока и с первым входом восьмого элемента ИЛИ, выход четвертого элемента И соединен с третьим выходом блока, выход девятого элемента ИЛИ соеди" нен с четвертым выходом второй группы выходов блока, пятый выход второй группы выходов блока соеди,нен с первым входом первого элемента ИЛИ, первый и второй выходы седь" мого и девятого элементов ИЛИ соединены соответственно с первым и четвертым входами группы входов блока, второй вход восьмого элемента ИЛИ соединен с выходом девятого элемента И, выход пятого элемента ИЛИ соединен с шестым выходом блока, выход шестого элемента И соединен с седьмым выходом блока и с шестым выходом второй...

Устройство для моделирования графов

Загрузка...

Номер патента: 879594

Опубликовано: 07.11.1981

Авторы: Баканович, Лопато, Мельник, Новиков

МПК: G06F 15/173

Метки: графов, моделирования

...на выходе элемента ИЛИ-НЕ 14 вырабатывается единичный сигнал, устанав. ливающий в счетчике 16 код 1Одновременно по сигналу с выхода элемента ИЛИ-НЕ 14 сбрасывается триггер 11 модели, из первой ячейки блока памяти 9 считывается код ф 5. На входы запрета первой и второй модели 8 поступают единичные сигналы, следовательно, на выходах элементов ИЛИ-НЕ 14 этих моделей присутствуют нулевые сигналы, и считывание кодов 4 О из блоков 9 не выполняется. Единичный сигнал с выхода первой модели 8 поступает на вход генератора 4 и запрещает его работу.Код ф 5 поступает на вход де шифратора 7, который вырабатывает сигнал на пятом выходе. В датчик б из пятой страницы блока памяти 5 считываются значения Г( . Датчик б вырабатывает случайное число 1,...

Способ изготовления окисного высокотемпературного нагревателя сопротивления с переменной электропроводностью

Загрузка...

Номер патента: 862400

Опубликовано: 07.09.1981

Авторы: Лопато, Нигманов, Оболончик, Рубан, Ткаченко, Шевченко

МПК: H05B 3/14

Метки: высокотемпературного, нагревателя, окисного, переменной, сопротивления, электропроводностью

...окисного нагревательного сопротивления, особенно в случае эксплуатации его при температурах выше 2000 С,Кроме того, ресурс службы нагревательного сопротивления в условиях многократных переменных включений и выключенийдополнительно повышается за счет увеличения термостойкости, достигаемой его слоистым строением, включающим чередованиеслоев тонкодисперсной и грубозернистойструктуры.Пример реализации способа.В качестве подложки для формировйниятела нагревателя использовались картонныецилиндры диаметром 20 мм, на которыенаносили слои суспензии окисного наполнителя. В качестве окисного наполнителя суспензии и обсыпочного материала использовали твердые растворы высокоогнеупорных окислов составов: 1 - для концевых участков нагревателя (50...

Огнеупорный термостойкий материал

Загрузка...

Номер патента: 833872

Опубликовано: 30.05.1981

Авторы: Валяев, Гончаренко, Коваленко, Лопато, Оболончик, Тресвятский, Шевченко

МПК: C04B 35/00, C04B 35/488, C04B 35/76 ...

Метки: материал, огнеупорный, термостойкий

...После тщательного перемешивания шихты, методомполусухого прессования при давлении5 т/см 2 изготавливают тигли для вакуумного испарения металлов. Промежуточный обжиг в водороде проводят при1450 аС в течение 3-х ч, окончательный обжиг - в вакууме (1 10 45 10 мм рт.ст.) при 2100 С в течение 2-х ч.П р и м е р 2. Получение термостойкого материала состава, вес.Ъ:но 2, 75,9ЕгО 19,9Ур.о 5 3,6Мо (волокна) 0,6осуществляют аналогично описанномув примере 1, но вместо вольфрамовыхволокон для приготовления изделийвводят молибденовые волокна диаметром 0,03 мм, длиной 2-3 мм. Прессование и спекание термостойкого материала на основе окислов редкоземельныхметаллов производят аналогично описанным в примере 1.П р и м е р 3. Для получения термостойкого...

Устройство для испытания логичес-ких блоков

Загрузка...

Номер патента: 832565

Опубликовано: 23.05.1981

Авторы: Баканович, Беляев, Лопато, Попов

МПК: G06F 11/22

Метки: блоков, испытания, логичес-ких

...00 01.После этого передается вторая тестовая комбинация и т.д.Таким образом осуществляется запись в память 8 остальных тестовыхкомбинаций входных сигналоь, При передаче последней тестовой комбинациисинхроимпульс переводит счетчик б изсостояния 1111 в состояние 000.Информационное слово, пришедшее впамять 8, записывается в ячейку садресом 000. Единичный сигнал сосчетчика б поступает на триггер 2 иустанавливает его в нулевое состояние. Тем самым разрешается прохождение синхроимпульсов из блока 1 через элемент И 4 и запрещается ихпрохождение через элемент И 3.Сигнал через элемент И 4 поступает на коммутатор 9. Кроме того,синхроимпульа пост;пает на счетчик 7и переводит его в состояние 0001.Таким образом на формирователи 12поступает...

Способ дискретного сложенияразнесенных сигналов

Загрузка...

Номер патента: 824461

Опубликовано: 23.04.1981

Авторы: Згура, Лопато

МПК: H04B 7/12

Метки: дискретного, сигналов, сложенияразнесенных

...реализующегот предлагаемый способ.Устройство состоит иэ й каналов, каждый из которых содержит элемент 1 срав-:с нения, интегратор 2, блок 3 преобразованияв весовой сигнал, перемножитель 4 и1сумматор 5,В каждом канале последователыто производят сравнение на элементе 1 сравнения принимаемых двоичных регенерирован 29 .ных сигналов ( 1 р 2,Й ) с сигналомефе, получаемым в результате суммирования в сумматоре 5 сигналов всех канадов,с целью выделения ошибочно принятыхсимволов, интегрирование в интеграторе 1Изобретение относится к устройствамприема и обработки дискретных радиосигналов, разнесенных в пространстве, почастоте или по времени и может использоваться в передающих системах с разнесением частот.Известен способ дискретного...