H03M 9/00 — Параллельно-последовательное преобразование или наоборот
Устройство преобразования параллельного кода в последовательный
Номер патента: 1474853
Опубликовано: 23.04.1989
Авторы: Абаджиди, Гераськов, Огороднийчук, Харько
МПК: H03M 9/00
Метки: кода, параллельного, последовательный, преобразования
...прохождение разрядов преобразуемого кода с выхода регистра 11 сдвига через элемент И 3 и, далее, через элемент ИЛИ 10 на информационный выход 16 устройства. При этом в случае передачи единичного разряда триггер 8 меняет свое состояние на противоположное. 2Инверсным значением тактового им.пульса с выхода элемента НЕ 15 добавляется единица в счетчик 12 исдвигается код, находящийся в регистре 11 сдвига. Счетчик 12 осуществляет суммирование Н + 1 импульсов.Единичные сигналы на выходах Ии Б + 1 дешифратора 13 определяютсясоответствующими значениями на выходах счетчика 12. Число выходов счетчика 12 и входов дешифратора 13определяется по формулеп=1+СЕ , Ц,Единичный сигнал с выхода И дешифратора 13 запрещает прохождениетактовых импульсов через...
Преобразователь последовательного кода в параллельный
Номер патента: 1481901
Опубликовано: 23.05.1989
МПК: H03M 5/18, H03M 9/00
Метки: кода, параллельный, последовательного
..."1",т.е. маркера, который является сиг -налом готовности для приема внешнимустройством, например ЭВИ, преобразованного п-разрядного слова с выходов регистра 5 через выходы 40 преобразователя и сопровождающего этослово адреса через выходы 39 преобразователя. Информационные разрядыпреобразованного слова поступают также на блок 3 контроля нечетности,анализирующий правильность принятогокода. Подключение блока 3 контролянечеткости осуществляется поступлением на его управляющий вход логической "1" с (и+1)-го разряда регистра 5, т.е. по окончании преобразования, Сигнал контроля с выходаблока 3 через выход 42 преобразователя также передается во внешнее устройство, По окончании преобразованияпо какому-либо из каналов 12 маркерприема,...
Преобразователь двоичного кода
Номер патента: 1496008
Опубликовано: 23.07.1989
Авторы: Гасумян, Иванов, Майоров, Ротнов
МПК: H03M 9/00
...выход 17 параллельного вывода информации. После вылполнения в регистре 1 ш сдвигов происходит обмен функций, выполняемыхрегистрами, и подключение на выход17 другого информационного входа коммутатора 3. Подобная циклическаясмена функций, реализуемых регистрами 1 и 2 и коммутатором 3, выполняется до момента окончания приемаи-разрядного последовательного двоичного кода,В режиме 2 работа устройства происходит следующим образом.На вход 5 преобразователя поступают информационные слсйа в видеш-разрядного параллельного двоичного кода. Параллельный прием такогокода осуществляется при поступлениисинхроимпульса на вход 7 в один изрегистров, например в регистр 1,после чего этот регистр переводится в режим хранения двоичной информации. Во время...
Преобразователь последовательного кода в параллельный
Номер патента: 1501282
Опубликовано: 15.08.1989
Автор: Касьян
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...что сигналы по информационномувходу и П-входу регистра 1 сдвигадолжны быть поданы раньше, чем СИпо синхровходам триггера 2 и регистра 1.В случае низкого уровня на входережима в исходном состоянии на выходе триггера 3 имеется также низкийуровень. Таким образом, прохождениепервого СИ на выход элемента И-НЕ 6заблокировано. Триггер 3 вэводитсяпо спаду инвертированного первогосинхроимпульса, разрешая прохождение СИ на синхровходы три гера 2 ирегистра 1,В регистр 1 сдвига информация записывается по переднему фронту свторого СИ. К этому времени на выходе три гера 2, а значит, и на входе регистра 1 сдвига процессы имеют установившийся характер и записываемая информация является достоверной, По спаду инвертированного СИ триггер 2 записи...
Преобразователь последовательного кода в параллельный
Номер патента: 1510099
Опубликовано: 23.09.1989
Авторы: Ивашинников, Ковнир, Ходжаев
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...4, должна быть ьше или равнатаким образом, бы на выходе формирователя 4 при ичии частоты синхронизации все мя бып установлен потенциал, запрещающий в момент прохождения частоты синхронизации прохождение частоты. генератора 2 с входа элемента И 8 на е 1 о выходы, т.е. формирователь 4 импульсов должен выделять паузу между информационными словами биполярного кода.Таким образом, каждое тридцатидвухразрядное информационное слово, поступающее на шестой информационный вход канала, выставляется на выходе регистра 6 и устанавливается на входе регистра 28. При этом коде слово сопровождается импульсом синхронизации, который поступает с тридцать третьего выхода регистра 6. Передний фронт указанного импульса формируется после установки тридцать...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1520668
Опубликовано: 07.11.1989
Автор: Демьянов
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...находящиеся на входах регистра 2, переписываются навыходы, и на выходах 6 и 7 появляется код "00", свидетельствующий о правильном приеме информации,Если в процессе сдвига "1" предварительно записанной в первый разрядрегистра 1 сдвига, в последнем происходит сбой типа лишний сдвигто "1" перемещается с (п+1)-го разряда регистра 1 сдвига в (и+2)-йразряд. При этом сигнал "1", появившийся в (и+2)-и разряде, через элемент ИЛИ-НЕ 5 запрещает дальнейшеепрохождение тактовых импульсов на регистр 1 сдвига. Состояние "1" вформула изоб ретенияУстройство для преобразования последовательного кода в параллельныйсодержащее первый регистр сдвига,информационный вход которого являетсяинформационным входом устройства,второй регистр сдвига, первый и...
Преобразователь последовательного знакоразрядного кода в параллельный дополнительный код
Номер патента: 1522412
Опубликовано: 15.11.1989
Авторы: Леурдо, Поваренко, Черная
МПК: H03M 9/00
Метки: дополнительный, знакоразрядного, код, кода, параллельный, последовательного
...на первом, втором, третьеми четвертом выходах блока 1.Пусть в исходном состоянии все выходы счетчика 1 находятся в единичном Осостоянии,По фронту первого тактового импульса, поступающего на тактовый вход 9устройства, на информационные входы 6 и 7 устройства одновременно поступает единица - признак начала числа А, На выходе элемента ИЛИ-НЕ 2 устанавливается нуль, который поступаетна вход разрешения счета счетчика 1;на выходе элемента И 3 устанавливается единица, на выходе элемента ИЛИ-НЕ4 - нуль, который поступает на входразрешения записи счетчика 1, на входвыбора направления счета которого поступает единица с информационного 25входа 6 преобразователя. С приходомфронта первого тактового импульса навход синхронизации счетчика 1 с...
Преобразователь кодов
Номер патента: 1527715
Опубликовано: 07.12.1989
Автор: Редькин
МПК: H03M 9/00
Метки: кодов
...поступает 4 О через элементы ИЛИ 6 и 7 на выходы положительного 9 и отрицательного 8 чисел преобразователя, формируя маркер по которому определяется начало последовагельного знакораэрядного числа, Сигнал с выхода триггера 13, эквивалентный знаковому разряду,входного кода, подключает выход сдвигового регистра 2 к выходам отрицательного 8 либо положительного 9 чисел преобразователя соответственно через пары элементов 4, 6 и 5, 7.В каждом последующем такте под действием импульсов с второго выходараспределителя 1 импульсов происходит 55 сдвиг кода в сдвиговом регистре 2 на один разряд в сторону старших разрядов. Очередные разряды последовательного кода с выхода сдвигового регистра 2 поступают на выбранный в первом такте выход. Второй...
Преобразователь параллельного кода в последовательный
Номер патента: 1547076
Опубликовано: 28.02.1990
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...слов становится равным числу слов, записанных в блок 6 при программировании. На выходе схемы 4 сравнения, сравнивающей выходные коды первого и второго счетчиков 2 н 3, появляется сигнал, устанавливающий триггер 13 в исходное состояние, соответствующее режиму программирования, т.е. преобразователь кодов устанавливается в исходное состояние. 5 1547076 чика 2 и подключая их к выходам второго счетчика 3. Так как второй счетчик 3 импульсом сброса обнуляется по выходам, то на выходы выборки адресов через блок 6 поступает нулевои код,5 соответствующий адресу нулевой ячей" ки блока 6 памяти. Таким образом, на вход регистра 10 сдвига с блока 6 подается параллельный код, соответствующий первому слову, а также "0" в нулевом...
Преобразователь кодов
Номер патента: 1566487
Опубликовано: 23.05.1990
Авторы: Барбаш, Смоляницкий
МПК: H03M 13/09, H03M 9/00
Метки: кодов
...сигнал контроля четности единичных сигналов в информационной части кодограммы. Если число единичных сигналов окажется четным, то на выходе третьего триггера 7 формируется нулевой сигнал. В результате подготавливается к работе блок 8 элементов И. Если число единичных сигналов окажется нечетным, то на выходе третьего триггера 7 формируется единичный сигнал. В резуль 1566487тате подготавливается к работе элемент И 14 и блокируется блок 8 элементов 11,По окончании действия маркера конца кодограммы единичный сигнал форми 5 руется иа втором выходе 4,2 дешифратора 4. В результате второй триггер 6 переходит в единичное состояние. Гдиничный сигнал с выхода второго триггера 6 поступает на соответствующий вход блока 8 элементов И, элемент...
Преобразователь параллельного кода в последовательный
Номер патента: 1587643
Опубликовано: 23.08.1990
Авторы: Владыченский, Гладков
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...байта, поступившего навход 16 преобразователя. При этом код31 н1 проходит через прямой выход мультиплексора 1, а код "0" - через инверсный выход мультиплексора 1. Припередаче кода "1" любого разряда сначала появляется сигнал на выходе 20,а затем - на выходе 21. При передачекода "0" сигнал сначала появляетсяна выходе 21, а затем - на выходе 20. 55В момент действия импульса на вто ром выходе генератора 5 единичный сигнал с прямого выхода мультиплексора 1 проходит через элемен. 10, тригг р 24 и элемент 23 на информационный выход 25, а сигнал с инверсного выхода мультиплексора 1 проходит через элемент 12, элемент 23 также на третий информационный выход 25, Длительность. сигналов на выходе 25, соответствующихн 1коду 1 , приблизительно в...
Преобразователь кодов
Номер патента: 1599916
Опубликовано: 15.10.1990
Авторы: Петунин, Самойленко, Шурыгин
МПК: H03M 9/00
Метки: кодов
...Б-входы триггеров 6 и 7, перебрасывая их по заднему фронту импульса в единичное состояние, на вход элемента ИЛИ 22, С выхода элемента ИЛИ 22 импульс подается на суммирующий вход счетчика 2, записывая в нем единицу. Если маркер кнца еще не закончился, а счетчик 3 нулей или 4 единиц уже обнулился, то единичный сигнал с выхода элемента 21 через элемент 18, открытый управляющим сигналом с элемента 16 (маркер конца), и элемент 23 поступает на первый управляющий выход 27 устройства (сигнал "Ненорма ). Если маркер конца уже закончился, а обнуление счетчика 3 нулей,и счетчика 4 единиц не произошло, то за счет нулевых сигналов 1 на выходе элементов 21 и 16 на выходе элемента 19 формируется единичныйснгнал, который через элемент 23 поступает на...
Преобразователь параллельного кода в последовательный
Номер патента: 1603529
Опубликовано: 30.10.1990
Авторы: Елисеев, Сакал, Самчинский, Смук, Танасийчук
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...максимальной частоты с выхода первого генератора б импульсов поступают на входсдвига регистра 1 через элементИЛИ 9. Сдвиг продолжается до тех пор,пока с выхода 10-го разряда регистра1 сдвига через коммутатор 5 на счетный вход триггера 8 поступает "1"(старший разряд преобразуемого кода),При этом триггер 8 устанавливаетсяв единичное состояние. На вход останова первого генератора б импульсовпоступает "О" с инверсного выходатригге;.а 8, а на вход запуска второго генератора 7 импульсов - "1"с прямого выхода триггера 8, Эта жегг1 поступает на первый управляющийвыход 13 (начало формата) и свидетельствует о том, что на выходе 12устройства находится старший разрядпреобразуемого кода.С выхода второго генератора 7 импульсов тактовые и 1...
Преобразователь последовательного двоичного кода в число импульсный код
Номер патента: 1605312
Опубликовано: 07.11.1990
МПК: H03M 9/00
Метки: двоичного, импульсный, код, кода, последовательного, число
...работает следующим образом.На информационный вход 10 поступает. входной последовательный двоичФный код Тактовые импульсы, поступаю"щие по входу 7 на тактируемык С-входрегистра 1, записывают входной двоичный код в регистр 1. Короткий импульс, поступающий по входу 9 записиустройства записывает в счетчик 2 кодс выходов регистра 1, На выходе зае"ма счетчика 2 появляется лог."1", которая разрешает работу генератора 3.Если на вход 8 знака подан сигналлог,"0", который характеризует обработку входной информации в прямом коде, то.импульсы с выхода генератора.3 через элемент И 5 поступают на вычитающий вход счетчика 2.Еслина вход 8 знака подан сигналлог. 1 , который характеризует обработку входной информации в дополнительном...
Реверсивный регистр сдвига
Номер патента: 1608751
Опубликовано: 23.11.1990
Авторы: Квитка, Кожемяко, Короновский, Стратиенко
МПК: G11C 19/00, H03K 17/76, H03M 9/00 ...
Метки: реверсивный, регистр, сдвига
...код с основанием /2, если четные разряды данного кода записаны в первый регистр 1 сдвига, а нечетные - во второй регистр 2 сдвига. Для выдачи кода ./2 необходимо к шине 11 приложить нулевой сигнал, а к шине 12 - единичный сигнал. В случае формирования 2 п разрядного двоичного кода к шинам 11 и 12 прилагаются нулевые сигналы. Аналогичные сигналы обеспечивают выдачу двух независимых двоичных кодов Ф 1 и Лг. Причем 2 л-разрядные коды присутствуют на выходах 10 о - 10 г, л-разрядные У и Ц соответственно на выходах 100 - 1 О и 10 - 10 г. . Сдвиг вправо происходит синхронно при подаче фронта импульса синхронизации на шину 13, когда на входе 5 о высокий уровень (единичный сигнал), а на входе 5 низкий уровень (нулевой сигнал) регистров 1 и 2...
Преобразователь последовательного кода в параллельный
Номер патента: 1615891
Опубликовано: 23.12.1990
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...счетчика 7, Импульсы, соответствующие положительным входным сигналам, с выхода блока 18 сравнения и отрицательным - с выхода блока 19 сравнения подаются на входы элемента ИЛИ 4 и далее на инФормационный вход сдвигающего регистра 5, в котором накапливается параллельный код нходного слова, и на вход счетчика б по модулю дна, После выдачи числа импульсов, состветствующих количеству разрядон слова, дешиФратор 11 Формирует сигнал, который запрещает счет импульсон в счетчике 7, через инвертор 21 закрынает элементы 9 и 10 и прекращает сдвиг инФормации в регистре 5, В последнем Формируется параллельный код принятого слова.Кроме того, сигнал с выхода дешиФ- ратора 11 через элемент 12 задержки опрашивает элемент И 8, При правильной четности...
Преобразователь параллельного кода в последовательный
Номер патента: 1615892
Опубликовано: 23.12.1990
Авторы: Афиногенов, Богод, Галактионов, Гасумян, Голубев, Факидова
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...длительности, которые могут реализовать 2" различныхкомбинаций. Эти импульсы подаются науправляющие входы мультиплексора 1,который последовательно считывает инФормацию с П-триггеров 3 и 4 регистра 2, Задача состоит в том, чтобы зацикл опроса всех триггеров 3 и 4 ре" 40гистра 2 считать с каждого из них информацию, а эачем записать новую,Ллярешения этой задачи в качестве тактирующего импульса регистра 2 используется дизьюнкция тактового импульсаи импульсов, формируемых на выходахсчетчика 5. Это позволяет сократитьдлительность тактирующего импульса регистра 2, что позволяет сократить число П-триггеров регистра 2, тактируемых фронтом, до одного.Предлагаемый преобразователь палИраллельного 2 -разрядного кода в последовательный...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1615893
Опубликовано: 23.12.1990
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...запускаетсяформирователь 1. Положительным Аронтом третьего импульса в регистр 2 20записывается второй бит информации,а отрицательным Аронтом в триггер 4 -третий бит инАармации, Тридцать вто,рым импульсом н тридцать первом разряде регистра 2 устанавливается тридцать первый бит инАормации и в триггер 4 записывается тридцать второй,последний бит. Далее следует пауза.На входе формирователя 1 импульсовустанавливается нулевой потенциал, а 30с его выхода ня вход элемента И 6поступает потенциал логической "1",разрешающей прохождение частоты свхода элемента И 6 на выход, Положительным Аронтом первого импульсачастоты, поступающей с выхода элемента И 6 на вход элемента ИЛИ 9 и с еговыхода,на счетный вход регистра 2тридцать второй бит...
Преобразователь параллельного кода в последовательный
Номер патента: 1619407
Опубликовано: 07.01.1991
Авторы: Коротынский, Куница, Лукаш
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...отсчитать одну единицу счетчику 13 и, пройдя через элемент НЕ 5, снимает разрешающий сигналс выхода элемента И 6, чем блокируетпрохождение сигнала с второго выхода 25дешифратора 3 через элемент И 6, исчетчик 1 не устанавливается в исходное состояние. Поступление очередногоимпульса на счетный вход счетчика 1устанавливает на его разрядных выходах код, по которому дешифратор 3 вырабатывает сигнал на третьем выходе.Этим сигналом счетчик 4 сбрасываетсяв исходное состояние и далее черезэлементы И 11 и ИЛИ 7 поступает наинформационный вход триггера 16. Очередной импульс, поступающий на счетный вход триггера 16 устанавливаетего в единичное состояние. Счетчик 1сбрасывается в исходное состояние,сигнал с первого выхода дешифратора 3сбрасывает...
Преобразователь кодов
Номер патента: 1626386
Опубликовано: 07.02.1991
Авторы: Барбаш, Здоровцов, Поляков, Смоляницкий
МПК: H03M 9/00
Метки: кодов
...элемента И 2 посгупает на вход одновибратора 9 и с его выхода через время, равное длине синхроимпульсов, поступает на Ч- вход и через элемент ИЛИ 4 на Г-вход регистра 5 преобразователя кодов, обеспечивая запись в данный регистр информации с программно-логической матрицы 6. В результате на выходе элемента ИЛИ-НЕ 14 форм,руется нулевой сигнал, который блокирует прохождение синхроимпульсов через элемент И 2, снимает с выхода 17 сигнал готовности к приему очередной кодограммы и подготавливает элементы И 3 и 12 к работе.По окончании записи информации в регистр 5 начинается этап формирования маркера начала кодограммы. Он сводится к следующему. Очередные синхроимпульсы генератора 1 поступают через элемент И 12 (на выходе элемента ИЛИ 13,...
Преобразователь параллельного кода в последовательный
Номер патента: 1640828
Опубликовано: 07.04.1991
Автор: Ермаков
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...информации на выходе счетчика 4, поступающей на входы элемента 9 сравнения, с информацией управляющего кода на входах 22 преобразователя, поступающей на55 вторые входы элемента 9, на выходе элемента 9 устанавливается высокий уровень напряжения, Первый же после сравнения тактовый импульс 4через элемент И 13 проходит на тактовые входы счетчика 3 и триггера 8. По его переднему фронту триггер 8 взводится, низкий уровень напряжения с его инверсного выхода запрещает работу элемента И 12, а высокий уровень с его прямого выхода разрешает работу элемента И 15. Счетчик 3 производит счет. На выходе мультиплексора 1 устанавливается следующий параллельный код, который необходимо преобразовать. Код на входе 22 задает количество разрядов выдаваемой...
Преобразователь параллельного кода в последовательный
Номер патента: 1644390
Опубликовано: 23.04.1991
Авторы: Андриенко, Куванов, Ручко
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...первого регистра 11, одновременно стробируя выходной сигнал выходного мультиплексора 2 на элементе И 3 и просчитываясь на входном счетчике 7. Последний импульс пачки появляется на выходе "Перенос" входного счетчика 7 и по заднему фронту модифицирует состояние первого управляющего счетчика 8, что приводит к открыванию второго элемента И 5 из группы (И+1) элементов И.Вторая пачка импульсов будет поступать на сдвиговый вход второго сдвигового регистра 1 и осуществ 2лять его сдвиг, одновременно стробируя выдвигаемую информацию на элементе И 3. Поспеднйй импульс пачки модифицирует первый управляющий счетчик 8, открывая вход следующего элемента И из группы И+1 элементов И, При поступлении следующей пачки импульсов процесс повторяется, Таким...
Дешифратор времяимпульсных кодов
Номер патента: 1646058
Опубликовано: 30.04.1991
МПК: G06F 9/22, H03M 9/00
Метки: времяимпульсных, дешифратор, кодов
...кодовыхгрупп.Рассмотрим работу дешифратора в 25режиме СамоконтрольПеревод в режим Самоконтрольосуществляется подачей на вход управления самоконтролем дешифратора высокого уровня, Этот высокий уровеньпоступает на вход сброса триггера 9 ии снимает блокировку, разрешая работу триггера по синхровходу,Кроме того, этот высокий уровеньпоступает на вход управления коммутатора 2, в результате чего он тран 35слирует на Р-вход триггера 7 импульсы тестовой кодовой группы блока 11.В этот момент на адресные входы блока 11 поступает адрес 40 45 50 Апопя а О аА 0ОиацПо этому адресу в блоке 11 в разРяде Р А +, (табл, 1) записано единичное значение, которое выполняет функцию первого импульса тестовой группы: Ре а,О,а ,00 = 1 М 1 Это единичное...
Преобразователь кодов
Номер патента: 1647912
Опубликовано: 07.05.1991
Авторы: Барбаш, Здоровцов, Петунин, Поляков, Смоляницкий
МПК: H03M 9/00
Метки: кодов
...Прямым выходом триггер 4 переводит счетчик-регистр 13 в режим счета (1 = 1) и разрешает через элемент И 9 поступление синхронизирующих импульсов с входа 15 на С-вход регистра 1 сдвига, на первый еычитающий вход счетчика-регистра 13, на второй вход элемента И 12,Следующие разряды кодограммы (ее смысловая часть) записываются в регистр 1 сдвига с информационного входа 14 благодаря синхроимпульсам, поступающим с элемента И 9. Эти же синхроимпульсы поступают на первый, а через элемент И 12 - на второй вычитающие входы счетчика-регистра 13. Данный процесс продолжается до тех пор, пока на (гп+1) - (гп+1) выходах счетчика-регистра 13 не сформируется нулевой сигнал, т,е, до тех пор пока не будет записана в регистр 1 сдвига смысловая часть...
Преобразователь кодов
Номер патента: 1649675
Опубликовано: 15.05.1991
Авторы: Петунин, Самойленко, Шурыгин
МПК: H03M 9/00
Метки: кодов
...информационной части кодограммы (последовательным сдвигом) в регистр 14 сдвига, подсчет числа "0" счетчиком 18 нулей и числа "1" счетчиком 3 единиц. С приходом маркера конца кодограммы на выходе элемента И 12 формируется единичный сигнал, который через открытый элемент И 13 поступает на обнуляющий вход триггера 20 и переводит его в нулевое состояние. В результате закрываются элементы И 10, 23 и 8 и открывается элемент И 5. С выхода элемента И 12 по-следовательность импульсов через открытый элемент И 22 поступает на вычитающие входы счетчика 18 нулей и счетчика 3 единиц.Открытый элемент И 5 обеспечивает: 1) подачу информационной кодограммы через блок 15 элементов И Ла входы программно-логической матрицы 16;2) Формирование единичного...
Преобразователь кодов
Номер патента: 1649676
Опубликовано: 15.05.1991
Автор: Катков
МПК: H03M 9/00
Метки: кодов
...и 3 и останавливается генератор 4 тактовых импульсов . Наличиесигнала на выходе блока 9 сравнениясвидетельствует об окончании преобразования последовательного щ-разрядногокодл в параллельный щ в разрядн код,который сформирован тлк, что в щ/2разрядах регистра 5 сдвига сформированы нечетные разряды, а в щ/2 разрядахрегистра 7 сдвига - четные разряды,При обратном преобразовании в щ/2разряды регистра 5 сдвига заносятсянечетные разряды параллельного щ-разрядного кода, в щ/2 разряды регистра 7сдвига - четные разряды параллельногощ-разрядного кодл, Сигнал, поступаюпдй на вход 17 начала сообщения, устанавливает триггер 10 в такое положение, которое запускает генератор 4тактовых импульсов и открывает элементы 11 и 12. Одновременно на входы...
Преобразователь последовательного кода в параллельный
Номер патента: 1658391
Опубликовано: 23.06.1991
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...полуволны синусоидального сигнала на его входе, Импульсный сигнал, сформированный на первом выходе формирователя 5, поступает на вход элемента 9 задержки и второй вход элемента И 2. Импульсный сигнал, сформированный на втором выходе формирователя 5, поступает на вход элемента 10 задержки и второй вход первого элемента И 1. Время задержки сигналов, сформированных на выходах элементов 9 и 10 задержки (т), выбирают из условия то тТ т 1где т, - минимально допустимая длительность импульса на втором входе триггера 3;т - минимально допустимая длительность интервала между передними фронтами импульсов на втором и первом входе триггера 3;Т - длительность полуволны синусоидального сигнала в коде КИ.Импульсный сигнал, сформированный на...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1660175
Опубликовано: 30.06.1991
Автор: Демьянов
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...элемента И - НЕ 5, т.е. на выходах 11 устанавливаются сигналы "11", указывающие о правильном приеме слова: Для приема следующего слова необходимо подать импульс по входу 9, и процесс повторяется.Алгоритм работы при сбое приема информации типа "лишний" сдвиг.Запуск устройства осуществляется аналогично описанному,По мере поступления информации возможен сбой работы, при котором импульсной помехой информация сдвигается без воздействия синхроимпульсов, при этом сигнал "1", предварительно записанный в первый разряд регистра 1 сдвига, оказывается в (и+1)-и разряде регистра 1 сдвига в тот момент, когда на выходе генератора 2 тактовых импульсов пачка синхроимпульсов еще не окончилась. Рассмотрим работу системы с этого момента. допуская, что...
Преобразователь параллельного кода в последовательный
Номер патента: 1667261
Опубликовано: 30.07.1991
Авторы: Зяблов, Михайлов, Сурков
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...6 сформировать импульс параллельной загрузки с второго выхода блока 8,задержанный на время формирования синхроимпульса фиг, 2 к) элементом 3. Одновременно с третьих выходов блока 8 памятивыдается код разряда, с которого необходимо начать преобразование следующей части слова или всего слова Например, начатьпреобразование с второго разряда входного слова, для чего на входы параллельнойустановки первого счетчика 6 выдается соответствующий код (фиг. 2 е, ж, 3). Преобразователь псугцествляет преобразование следующеи часи входного слова, например с второго по пятый разряды (фиг. 2 н) Для дальнейшего преобразования всего входного слова с третьих выходов блока 8 памяти выдается нулевой код, который подается на входы параллельной загрузки...
Преобразователь кода
Номер патента: 1674381
Опубликовано: 30.08.1991
Авторы: Зайцев, Оприско, Опритов, Середа
МПК: H03M 9/00
Метки: кода
...1 сдвига (на Р/Я- входе "0") переводится в режим последовательного сдвига информации. Появление "1" на втором входе элемента И 9 обеспечивает прохождение импульсов сдвига на С-вход регистра 1 сдвига для обеспечения следующей операции преобразования параллельного кода в последовательный.Появление "0" на С-входе регистра 4 также подготавливает условия для записи информации в выходной регистр 4, причем в этом случае "0", поступающий на Я-вход ВЯ-триггера 7. не изменяет предыдущего нулевого состояния ВЯ-триггера 7, в который он был переведен сигналом "Запись". При этом в и-м разряде коммутатора 5 устанавливается "0",По очередному сигналу "Запись" (фиг. 2 б) информационный блок, установленный на информационном входе-выходе 8 (фиг. 2,...