Устройство для преобразования последовательного кода в параллельный

Номер патента: 1520668

Автор: Демьянов

ZIP архив

Текст

,8) идетельство СССР 03 М 9/00, 1985, етельство СССР 03 М 9/00, 1985. ЕОБРАЗОВАНИЯ В ПАРАЛЛЕЛЬ тносится к выч ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ П.1 НТ СССР ВТОРСНОМУ СВИДЕТЕЛЬСТ(57) Изобретение лительнои технике, а именно к преобразователям информации, и можетнайти применение в системах передачи информации последовательным кодом с .последующим преобразованиемего в параллельный. Изобретение позволяет устранить несанкционированныесрывы приема информации, за счет чегообеспечивается повьппение помехоустойчивости устройства, Устройстводля преобразования последовательного кода в параллельный содержит регистры 1 и 2 сдвига. генератор 3 тактовых импульсов и элементы ИЛИ-НЕ 4и 5.1 ил,Изобретение относится к вычислительной технике и может найти применение в системах передачи инфор-:.мации последовательным кодом с последующим преобразованием его в параллельный код.Целью изобретения является повышение помехоустойчивости устройства.,На чертеже представлена структурная схема устройства,Устройство для преобразованияпоследовательного кода в параллель"ный содержит первый 1 и второй 2регистры сдвига, генератор 3 тактовых импульсов, первый 4 и второй 5элементы ИЛИ-НЕ и имеет первый 6 ивторой 7 выходы, вход 8 запуска и информационный вход 9.Устройство работает. следующимобразом,По входу 8 поступает сигнал, который записывает "1" в первый разряд регистра 1 сдвига, а в остальные разряды - "О", записывает информацию в регистр 2 сдвига, на выходах 6 и 7 устанавливает состояние"10" и запускает генератор 3 тактовых импульсов, выходные импульсы скоторого через элемент ИЛИ-НЕ 5 пос 1тупают на тактовый вход регистра 1сдвига. По мере поступления кодовыхимпульсов произвольной последовательности по входу 9 регистр 1 осуществляет прием поступающей информации.В случае приема ожидаемых и разрядов последовательного кода без сбояв (и+1)-м .(предпоследнем) и в (и+2)-м(последнем) разрядах регистра 1оказывается записанным код "1 О", ана информационных входах регистра 2устанавливаются сигналы "0". С приходом следующего сигнала по входу 8уровни сигналов, находящиеся на входах регистра 2, переписываются навыходы, и на выходах 6 и 7 появляется код "00", свидетельствующий о правильном приеме информации,Если в процессе сдвига "1" предварительно записанной в первый разрядрегистра 1 сдвига, в последнем происходит сбой типа лишний сдвигто "1" перемещается с (п+1)-го разряда регистра 1 сдвига в (и+2)-йразряд. При этом сигнал "1", появившийся в (и+2)-и разряде, через элемент ИЛИ-НЕ 5 запрещает дальнейшеепрохождение тактовых импульсов на регистр 1 сдвига. Состояние "1" вформула изоб ретенияУстройство для преобразования последовательного кода в параллельныйсодержащее первый регистр сдвига,информационный вход которого являетсяинформационным входом устройства,второй регистр сдвига, первый и второй выходы которого являются одно 40,именными выходами устройства, и гене"ратор тактовых импульсов вход которого объединен с входом установкипервого регистра сдвига, с входом.записи второго регистра сдвига и явля 45 ется входом записи устройства,о т л ич а ю щ е е с я тем,что,с цельюповышения йомехоустойчивости устройства,в него введены элементы ИЛИ-НЕ, выход первого элемента ИЖ-НЕ соединенс первым информационным входом второго регистра сдвига, выход генераторатактовых импульсов соединен с первымвходом второго элемента ИЗПР-НЕ, выходкоторого соединен с тактовым входом первого регистра сдвига; выходпредпоследнего разряда которого соединен с первым входом первого элемента ИЗП-НЕ, выход последнего разрядапервого регистра сдвига соединен с 1 О 5 20 25 30(п+2)-м разряде при этом свидетельст.вует о сбое "лишний сдвиг", а блокировка тактовых импульсов позволяетсохранить эту информацию, при этомне имеет значения на сколько тактов.произошел "лишний сдвиг", На входахрегистра 2 сдвига устанавливаютсясигналы "0)", которые с приходомсигнала по входу 8 записываются в регистр 2 сдвига и поступают на выходы6 и 7. Код "01" сигнализирует о сбое"лишний сдвиг". 11 ри очередной установке регистра 1 сдвига к приемуинформации блокировка генератора 3автоматически снимается при обнуле-нии (п+2)-го разряда регистра 1 сдвига. При сбое типа "недостающий сдвиг"на один или более тактов опорнойчастоты "1", предварительно записанная в первый разряд регистра 1 сдвига, на выходах (и+1)-го и (и+2) -горазрядов не появляется, и на входахрегистра 2 сдвига устанавливаетсякод "10", который по сигналу с входа 8 записывается в регистр 2 сдвига,и на выходах б и 7 устанавливаетсякод "10". сигнализирующий о сбое "недостающий сд".5 1520668 6вторыми входами первого и второго ционным входом второго регистра элементов ИЛИ-НЕ и с вторым информа- сдвига,Составитель Б. ХодовРедактор И. Вмакова Техред Л.Сердюкова КорректорО. Кравцова Тирам 884 Заказ 6769/57 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 3035, Иосква, Ж, Раушская наб. д. 4/5

Смотреть

Заявка

4431564, 04.04.1988

ПРЕДПРИЯТИЕ ПЯ А-3132

ДЕМЬЯНОВ АЛЕКСАНДР НИКОЛАЕВИЧ

МПК / Метки

МПК: H03M 9/00

Метки: кода, параллельный, последовательного, преобразования

Опубликовано: 07.11.1989

Код ссылки

<a href="https://patents.su/3-1520668-ustrojjstvo-dlya-preobrazovaniya-posledovatelnogo-koda-v-parallelnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования последовательного кода в параллельный</a>

Похожие патенты