Устройство преобразования параллельного кода в последовательный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1474853
Авторы: Абаджиди, Гераськов, Огороднийчук, Харько
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК ЯО 1474851)4 Н 03 М 9 00 ОПИСАНИЕ ИЗОБРЕТЕНК А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ Сл СО ОСУДАРСТВЕННЫИ НОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМРИ ГКНТ СССР(56) Авторское свидетельство СССР В 1119002, кл, Н 03 М 9/00, 1984,Авторское свидетельство СССР В 1275781, кл. Н 03 М 9/00, 1985. (54) УСТРОЙСТВО ПРЕОБРАЗОВАНИЯ ПАРАЛЛЕЛЬНОГО КОДА В ПОСЛЕДОВАТЕЛЬНЫЙ (57) Изобретение относится к цифровой вычислительной технике. Целью изобретения является повьппение надежности устройства, С этой целью в устройство, содержащее регистр 11 сдвига и генератор 14 импульсов,введены элементы И 3-6, элемент И 7с одним инверсным входом, элементНЕ 15, элемент ИЛИ 1 О, два триггера8 и 9, счетчик 12,и дешифратор 13.Устройство преобразует П-разрядныйпараллельный код в последовательныйи добавляет контрольный разряд. Первые П тактовых импульсов с выходагенератора импульсов разрешают последовательное прохождение разрядоввходного кода на информационныйвыход устройства, Одновременно водном из триггеров формируется контрольный разряд, выдача которогопроизводится (П+1)-м татовым импульсом. Управление работой устройстваосуществляется дешифратором и счетчиком. 1 ил.1474853 1Изобретение относится к цифровойвычислительной технике и может бытьиспользовано в системах передачиданных по информационным каналам дляпреобразователя параллельного кодав последовательный.Цель изобретения - повышение надежности функционирования устройства,На чертеже представлена структурная схема устройства. 10Устройство имеет информационныевходы 1, управляющий вход 2, элементы И 3-6, элмент И 7 с одним инверсным входом, триггеры 8 и 9, элементИЛИ 10, регистр 11 сдвига, счетник 1512, дешифратор 13, генератор 14 импульсов, элемент НЕ 15, информационный 16 и управляющий 17 выходы устройства,Устройство преоГ.зования параллельно кода в последовательный ра"ботает следующим образом,Перед началом работы триггеры 8и 9 и счетчик .12 находятся в нулевом состоянии, На входы 1 устройствапоступает Ы-разрядный параллельныйкод, На управляющий вход 2 поступаетсигнал запуска устройства, Этот сигнал, проходя через элемент И 5, навтором входе которого присутствует 30сигнал логической "1" с инверсноговыхода триггера 9, поступает навход ЕИ разрешения записи регистра11 сдвига М вход запуска генератора14 импульсов. Импульсы с выхода генератора 14 импульсов поступают науправляющий выход 17 устройства.Первым импульсом триггер 9 устанавливается в состояние логической "1".В результате этого на инверсном 40Е- входе разрешения сдвига устанавливаетса.логический "О", а на входеэлемента И 6 - логическая "1", разрешая прохождение через него тактовых импульсов с выхода генератора 14 45импульсов. Через элемент И 7, на инверсном входе которого присутствует логический "0" с выхода И дешифратора 13, у тактовый импульс разрешает прохождение разрядов преобразуемого кода с выхода регистра 11 сдвига через элемент И 3 и, далее, через элемент ИЛИ 10 на информационный выход 16 устройства. При этом в случае передачи единичного разряда триггер 8 меняет свое состояние на противоположное. 2Инверсным значением тактового им.пульса с выхода элемента НЕ 15 добавляется единица в счетчик 12 исдвигается код, находящийся в регистре 11 сдвига. Счетчик 12 осуществляет суммирование Н + 1 импульсов.Единичные сигналы на выходах Ии Б + 1 дешифратора 13 определяютсясоответствующими значениями на выходах счетчика 12. Число выходов счетчика 12 и входов дешифратора 13определяется по формулеп=1+СЕ , Ц,Единичный сигнал с выхода И дешифратора 13 запрещает прохождениетактовых импульсов через элемент И7 с одним инверсным входом и одновременно поступает на вход элемента И 4. (И Ф 1)-м тактовым импульсом с выхода генератора 14 импульсовчерез элемент И 4 разрешается прохождение контрольного разряда с выхода триггера 8 на информационныйвыход 16 устройства, Причем для контроля по нечетному или четному числу единичных разрядов передаваемогокода используются соответственноинверсный или прямой выход триггера 8. Единичным сигналом с выходаМ + 1 дешифратора 13 блокируется выдача тактовых импульсов генератором14, устанавливаются в исходноесостояние триггеры 8 и 9 и счетчик12, Устройство снова готово к работе,ф о р м у л а изобретения Устройство преобразования параллельного кода в последовательный, содержащее регистр сдвига, информа- ционные входы которого являются инФормационным входами устройства, дешифратор, генератор импульсов, о т - л и ч а ю щ е е с я тем, что, с целью повышения надежности функционирования устройства, в него введены счетчик, первый и второй триггеры, элемент НЕ, элемент ИЛИ, с первого по четвертый элементы И, элемент И с одним инверсным входом, причем выход регистра сдвига соединен с первым входом первого элемента И, второй вход которого подключен к выходу элемента И с одним инверсным входом, а выход - к первому входу элемента ИЛИ и первому входу первого триггера, инверсный выход которого подключен к его второму входу и первому входу второго элемента И,1474853 Составитель Н.Б 1 елобановаТехред Л.Олийнык Корректор Э.Лончакова Редактор А.Козориз Заказ 1911/57 Тираж 880 ПолисноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-,издательский комбинат "Патент", г.ужгород, ул. Гагарина,01 выход которого. соединен с вторымвходом элемента ИЛИ, выход которогоявляется информационным выходом устройства, управляющий вход которогосоединен с первым входом третьегоэлемента И, выход которого соединенс первым и вторым управляющими входами регистра сдвига и входом запуска генератора импульсов, выход которого соединен с первыми входами второго триггера и четвертого элементаИ, с вторым входом второго элементаИ и является управляющим выходомустройства, инверсный и прямой выходы второго триггера соединены с вто:рыми входами соответственно третьего и четвертого элементов И, выход последнего из которых подключен к прямому. входу элемента И с одним инвер 5сным входом и через элемент НЕ - ктретьему управляющему входу регистра сдвига и счетному входу счетчика,выходы которого соединены с соответствующими входами дешифратора, пер"вый выход которого соединен с третьим входом второго элемента И и инверсным входом элемента И с одним инверсным входом, а второй выход соединенс входами уставновки счетчика, первого и второго триггеров и входом -.блокировки генератора импульсов,
СмотретьЗаявка
4245500, 18.05.1987
ВОЙСКОВАЯ ЧАСТЬ 67947
АБАДЖИДИ СЕРГЕЙ АНАТОЛЬЕВИЧ, ГЕРАСЬКОВ ВАДИМ ВЛАДИСЛАВОВИЧ, ОГОРОДНИЙЧУК ЕВГЕНИЙ НИКОЛАЕВИЧ, ХАРЬКО ВИКТОР ВЛАДИМИРОВИЧ
МПК / Метки
МПК: H03M 9/00
Метки: кода, параллельного, последовательный, преобразования
Опубликовано: 23.04.1989
Код ссылки
<a href="https://patents.su/3-1474853-ustrojjstvo-preobrazovaniya-parallelnogo-koda-v-posledovatelnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство преобразования параллельного кода в последовательный</a>
Предыдущий патент: Декодер
Следующий патент: Декодер кодов рида-маллера первого порядка
Случайный патент: Способ определения энтеротоксина сальмонелл