H03M 3/02 — дельта-модуляция, т.е. однобитовая дифференциальная модуляция

Страница 4

Дельта-модулятор

Загрузка...

Номер патента: 1543547

Опубликовано: 15.02.1990

Авторы: Пристайко, Тимченко

МПК: H03M 3/02, H03M 3/04

Метки: дельта-модулятор

...П,р, пропорциональное выходному сигналу счетчика 8. Поэтому увеличение входного сигнала П ,(Г) ведет к соответствующему увеличению аппроксимирующего напряжения П (С), а уменьшение П(1) - к уменьшению значения По т.е. происходит слежение аппроксимирующего сигнала Ппр(С ) за входным сигналом Ю (С).Вйходной сигнал счетчика 8 соответствует значению входного сигнала, т,е. на выходах 13 дельта-модулятора формируется выходной сигнал в формате импульсно-кодовой модуляции.Если число одинаковых подряд расположенных символов (О или 1) в выходной дельта"последовательности превышает заданную величину (например 4, как показано на фиг, 2), т.е. кру тизна входного сигнала 11превьппает или равна максимальной скорости изменения аппроксимирующего...

Способ восстановления исходного сигнала при дельта модуляции и устройство для дельта-демодуляции

Загрузка...

Номер патента: 1571766

Опубликовано: 15.06.1990

Авторы: Андреев, Блинов, Луценко

МПК: H03M 3/02

Метки: восстановления, дельта, дельта-демодуляции, исходного, модуляции, сигнала

...В+, блола 14 записываютв младший бит О, значение " 1",производят проверку выполненияусловия если это условие выполняется, то в 40 ячейки В и 11 блока 14 прибавляютпо "1", а в ячейку В, блока 14 в младший бит Р записывают "1", затем производят проверку выполнения усло- вияоперацию перезаписи содержимого очередной ячейки Аз блока 13 в соответствующую ячейку Вз блока 14 (под темже номером, что и в блоке 13), затемопять производят сравнение знаковыхбитов двух соседних ячеек блока 13и т.д. согласно алгоритму, приведенному на фиг.6.Содержимое знакового бита Р ячеек 10В блока 4 соответствует содержимому знакового бита П ячеек Аэ блока13, и его получают путем осуществления перезаписи содержимого знакового,бита Ь ячеек блока 13 в знаковый бит...

Устройство для алгебраического суммирования сигналов в формате линейной дельта-модуляции

Загрузка...

Номер патента: 1587635

Опубликовано: 23.08.1990

Автор: Бадалян

МПК: H03M 3/02

Метки: алгебраического, дельта-модуляции, линейной, сигналов, суммирования, формате

...от различных наборов й;(1 сТ) при этом наборы й ЬТ) можно рассматривать как ряд адресов, по которым записаны соответствующие значения й(1.Т), Кроме этого, можно организовать произвольный выбор количества параллельно сумми-; руемых сигналов в диапазоне 2,ш. Для этого группа управляющих входов 7 устройства используется в качестве старших разрядов адресного входа блока 3 А, где з=ОЬ, а Ь =пс 1 о 8 (ш)Аналоговые сигналы преобразуются в кодерах 1 в дельта-модулированные последовательности, -й элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2 служит для определения знака х-го аналогового сигнала (в зависимости от сигнала управления режимом работы В .). Полученные дельта-модулированные госледовательности являются младшими разрядами адресного входа блока 3, Блок 3,...

Дельта-модулятор

Загрузка...

Номер патента: 1594700

Опубликовано: 23.09.1990

Авторы: Комаров, Котович, Пундурс, Хофмаркс

МПК: H03M 3/02

Метки: дельта-модулятор

...(отображающее его). Преобразова 30 ние этого числа в уровень напряженияпроизводится при помощи ЦАП 15.Существенным моментом в алгоритме ,1р- работы дельта-модулятора являетсяследующее, Двоичное число с выхода реверсивного счетчика 10 применяетсяне только для формирования шага квантования, а используется также для управления первым 7 и вторым 8 управляемыми дешифраторами. Из описания алго 40ритма работы очевидно, что число на тервала Т . В течение времени междукаждыми двумя импульсами на выходеэлемента 6 эквивалентности первыйсчетчик 4 отсчитывает импульсы, поступившие на его информационный входс выхода анализатора 3, Таким образом, двоичное число на выходах счетчика 4 по окончании каждого интервалаТ пропсрционально плотности цифрового...

Дельта-сигма-модулятор

Загрузка...

Номер патента: 1599992

Опубликовано: 15.10.1990

Автор: Малов

МПК: H03M 3/02

Метки: дельта-сигма-модулятор

...фронта тактового импульса генератора 7на С-вход триггера 9, В этом случае 45начинает работать второй канал компенсации, а первый канал компенсации"молчит", так как его элементы 4 и 8находятся в нулевом состоянии. Формирователь биполярного эталонного тока, 50образованный элементами 10-15, будетвыдавать импульсы эталонного тока отрицательной полярности, компенсирующиезаряд интегратора 2 от положительноговходного напряжения. На второй вход 55преобразователя 15 будет поступатьпоследовательный уииполярный код.На выходе преобразователя 15 будетсформирован дельта-код, гропорцнональныи униполярному коду и, соответственно, пропорциональный величине и полярности входного напряжения,При отрицательном входном напряжении Б(фиг. Зв) напряжение У на...

Цифровой трансверсальный фильтр

Загрузка...

Номер патента: 1601749

Опубликовано: 23.10.1990

Автор: Тимченко

МПК: H03H 15/00, H03M 3/02

Метки: трансверсальный, фильтр, цифровой

...второго из которых является выходом цифрового трансверсального фильтра, и М/Р последовательно соединенных блоков весового суммирования, гДе Р - коэффициент прореживания; М - длина импульсной характеристики цифрового трансверсального фильтра, выход последнего из которых соединен с информационным входом первого накапливающего сумматора и каждый из которых содержит регистр, выход которого является выходом блока весового суммирования, вход сброса является входом сброса блока весового суммирования, объединен с входом сброса первого и второго накапливающих сумматоров и является входом сброса цифрового трансверсального фильтра, а тактовые входы являются тактовым входом блока весового суммирования, при этом первый информационный вход первого...

Дельта-кодер

Загрузка...

Номер патента: 1605310

Опубликовано: 07.11.1990

Авторы: Абрамов, Брискман, Петросян, Шемякин

МПК: H03M 3/02

Метки: дельта-кодер

...5 пачек символов присутствует уровень логического нуля (фи.2 в), Число и выбирается в пределах.от 2.до 5 в зависимости от тактовойчастоты генератора 1, На временныхдиаграммах Фиг.2 и принято равным 4.На управляющий вход. переключателя8 подается информационная последовательность импульсов с выхода двухуровневого квантователя 3, а на первый и второй информационные входыодинаковые по абсолютной величинепостоянные напряжения положительнойи отрицательной полярностей соот-."ветственно от источника 7 пострянного напряжения (фиг.2 г). На выходе переключателя 8 присутствует постоянное напряжение заданной величины О.положительной или отрицательной полярности в зависимости от того, какойуровень - логической, единицы йлй,ло"гического нуля -...

Дельта-кодер

Загрузка...

Номер патента: 1612375

Опубликовано: 07.12.1990

Авторы: Комаров, Котович, Малашонок, Флейшман

МПК: H03M 3/02

Метки: дельта-кодер

...выход старшего разряда счетчика.Умножитель 8 осуществляет умножение на коэффициент (С, значение которого указано, уиножитель 9 - на коэф" фициент 1- , а уиножитель 10 - на55 три.Делителй 17 и 18 производят деление на дна, делитель 19 - на четыре. К р(пТ) рп)Т ф,+ К ф (1- С),иь-(3)где К - вычисленный корреляционныйамомент ДМ-сигнала;К - корреляционный момент ДИсигнала в предыдущем тактеработы устройстна. При этом, функции элемента задержки на такт выполняет блок 13, в котором хранятсякорреляционные моменты, вычисленные в предыдущем такте работы устройства. Далее корреляционный момент с выхода первого сумматора 11поступает на вход первого делителя 17, в это же время на выходах первого 14 и второго 15 буферных регист-. ров присутствуют два...

Цифровой фильтр

Загрузка...

Номер патента: 1617635

Опубликовано: 30.12.1990

Автор: Тимченко

МПК: H03H 17/00, H03M 3/02

Метки: фильтр, цифровой

...тому, что при многоуровневой дельта-модуляции диапазон изменения выход ного сигнала модулятора меньше, чем при .импульсно-кодовои модуляции, при одинаковой разрешающей способности фильтров с укаэанными видами модуляции диапазон изменения значений второй разности предлагаемого цифрового фильтра, равный:0 = КХ 5 является значительно уже диапазона изменения выходного сигнала фильтра с им пульсно-кодовой модуляцией. Это позволяет уменьшить число оснований 1., а значит, упростить схему фильтра, обеспечивая заданную разрешающую способность.Одновременно для многоуровневой дель, та-модуляции, учитывая сравнительно малый диапазон изменения сигнала модулятора, практически всегда легко выполнить условиявне устройства, так как цет...

Система связи с асинхронной дельта-модуляцией

Загрузка...

Номер патента: 1624695

Опубликовано: 30.01.1991

Авторы: Абрамов, Брискман, Шемякин

МПК: H03M 3/02, H04B 14/06

Метки: асинхронной, дельта-модуляцией, связи

...тактовый вход 79 блока 7 фиг.7 д). Таким образом, синхронный ДМ-сигнал, сформированный на выходе БФСС 7 (фиг,7 ж), поступает в канал 3 связи.С целью автоматической установки БФСС 7 в нужный режим работы при включении системы или при сбоях служит компаратор 32 в блоке 11. Сигнал на информационный вход компаратора 32 поступает с выхода центрирующего фильтра 28 (фиг,7 в). При переходе данного сигнала через ноль (из отрицательной области в положительную) на выходе компаратора 32 появляется короткий импульс, который подается на установочный вход 77 БФСС 7. Компаратор 32 может либо непосредственно вырабатывать короткий импульс при переходе через О сигнала на его информационном входе, либо включать в свой состав формирователь коротких...

Цифровой фильтр с линейной дельта-модуляцией

Загрузка...

Номер патента: 1631707

Опубликовано: 28.02.1991

Автор: Тимченко

МПК: H03H 17/06, H03M 3/02

Метки: дельта-модуляцией, линейной, фильтр, цифровой

...10 и 11 и при поступлении очередного импульса с входа б фиксируется в=- +м - , -(м-з) + 1-м-з220 Таким образом, значения сигналов, вычисленные в к-м такте на выходах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 10 и 11 блока 1.т, поступают на вторые выходы блока 1,0 через гп тактов, т,е, соответствуют (к+в)-му периоду дискретизации входного сигнала.Аналогично производится накопление сигнала в последующих тактах, в результате на втором выходе блока 1.в в (Е+СМ/2-1) )-м периоде дискретизации входного сигнала формируется значение сигнала:72 40 Мгде индексы ( Е + -- 1 - Я ) соответству 2ют номеру такта входного сигнала фильтра,а индекс 5 - номеру вычислительного блока 451,На выходе блока 1.0 в ( К + -- 1 ) -мМ2 периоде дискретизации выходного сигнала число...

Дельта-кодер

Загрузка...

Номер патента: 1646056

Опубликовано: 30.04.1991

Авторы: Комаров, Котович, Пундурс, Хофмаркс

МПК: H03M 3/02

Метки: дельта-кодер

...средней плотности цифрового сигнала Уф(Т), наинформационные входы цифрового интегратора 6.Подача на управляющий вход цифрового интегратора битов цифрового ДМсигнала уИ) (с одновременной подачей тактовых импульсов по его стробирующему входу) приводит к тому, чтовеличина аппроксимирующего напряжения(й) на выходе цифрового интегратора 6 изменяется (либо увеличивается, либо уменьшается) в каждом такте работы устройства на величину,пропорциональную двоичной кодовойкомбинации, присутствующей в моментприхода тактового импульса на информационных входах интегратора 6, причем, если текущий бит ДМ-потока соответствует логическому нулю, происходит уменьшение аппроксимирующегонапряжения Б (1), в случае же, еслитекущий бит У(1)="1",...

Дельта-модулятор

Загрузка...

Номер патента: 1649666

Опубликовано: 15.05.1991

Авторы: Пристайко, Тимченко

МПК: H03M 3/02, H04J 3/00

Метки: дельта-модулятор

...16 при единичном сигнале на прямом выходе триггера приводит к открыванию первогоэлемента, ЗАЙРЕТ 10, Формирующего насвоем выходе единичный сигнал, который через первый элемент ИЛИ 14 типлексора 2. При этом мультиплексор2 переключается в положение, при котором на его выходе Формируется последовательность, соответстующая выход16496 35 ному сигналу первого триггера 4. Триггер 4 изменяет свое состояние синхронно с триггером 5, т.е. по заднему Фронту сигнала П (момент време 5ни й). Поэтому при выполнении условия Х (пТ)Б в выходной последо(р 1вательности формируется чередующаясяпоследовательность сигналов (0,1),соответствующая номинальному значению аппроксимирующего сигнала в р-мканале,Если же в следующем периоде дискретизации Х (пТ) ( Ун,...

Декодер для системы связи с адаптивной дельта-модуляцией

Загрузка...

Номер патента: 1649667

Опубликовано: 15.05.1991

Авторы: Абрамов, Брискман, Костюк, Петросян, Шемякин

МПК: H03M 13/00, H03M 3/02

Метки: адаптивной, декодер, дельта-модуляцией, связи, системы

...8 (выход переключателя 11 соединен в этом случае с его первым информационным входом). ,Работе де5 1 О 15 20 25 30 35 40 45 50 55 516 кодера в этом случае осуществляется так же, как и в устройстве-прототипе.Наличие пакетной цифровой ошибки во входном информационном сигнале определяется с помощью третьего селектора 6 пачек символов, настроенного на пороговое (максимально возможное в неискаженном ДМ-сигнале) число подряд идущих однополярных импульсов п. Присутствие в цифровой последовательности пачки с числом символов, большим и, приводит к появлению на выходе третьего селектора 6 пачек символов уровня логической "1".Обнаружение ошибки в цифровой последовательности происходит с запаздыванием на п тактовых интервалов цифрового сигнала,...

Дельта-сигма-кодер

Загрузка...

Номер патента: 1656684

Опубликовано: 15.06.1991

Авторы: Котович, Малашонок, Пундурс, Яненко

МПК: H03M 3/02

Метки: дельта-сигма-кодер

...из счетчиков 11 или 12 в зависимости от по, верности Х(тв момент4550 2 - 1+де Ямакс 5 сброса будет соответствовать комбинации, оценивающей отношение Ч+Х /Ч-Х(т). Действительно, если состояние счетчика, управляющего ЦАП с меньшим размером шага, в момент заполнения будет соответствовать комбинации с номером 2-1, где щ - разрядность счетчиков и ЦАП, то состояние другого счетчика, управляющего ЦАП с большим размером шара, будет соответствовать комбинации с номером (2-1)/и, где и - длина пачки, т. е., если Х(т)0, то на первый счетчик 11 поступают импульсы в и раэ чаще, чем на второй счетчик 12 и соответственно. в момент заполнения первого счетчика 11, на втором счетчике 12 и на третьем счетчике 13 будет комбинация в и раз меньшая. Если...

Дельта-модулятор

Загрузка...

Номер патента: 1658383

Опубликовано: 23.06.1991

Авторы: Комаров, Котович, Малашонок, Яненко

МПК: H03M 3/02

Метки: дельта-модулятор

...интервалу (У) пр, + ОО(, в противном случае 6)4 соответствует (О, У) Ор(, 40 у( у( ) Поскольку Р(У)/Ун) = , тоР (у) - 1)подставив (4) и (5) и выполнив интегрирование, получим;У)пр = М(1 - Й)+ Й Уь 1 = Я(У)-1 - М) (7) 45 Для определения оценочных значений подставим (4) в (б) и проинтегрируем по двум возможным областям квантования. В результате интегрирования получим два возможных решения, 508 е -ь ," =у сЬ (егсЬ Ь хЬ 55 Г Ь(Ь - 1 хегус- :х -г4 егус УЬ . -- )при у)у)пр8 е е - о У =Упр (- са (агсП)Ь +и Ь ь ь (ь - ьь ) Гь ,) ь +аг) )Ь+ - Я-.) ) )8) при уу)пр 10где Ь = улр/М (1 - Я),сй( ) - гиперболический косинус;агсп( ) х - арккосинус;егт ( ) - интеграл вероятностей;егтс( ) - дополнительный интеграл вероятностей его(х) = 1 -ег(х),Как...

Адаптивный дельта-кодер

Загрузка...

Номер патента: 1658384

Опубликовано: 23.06.1991

Авторы: Комаров, Котович, Малашонок, Яненко

МПК: H03M 3/02

Метки: адаптивный, дельта-кодер

...отсчетов ополнительный ин р/чначений 01 согласно 1 ф х, Й// пр процесса ч(1)г квантован 33 д из (3) следует, чт ение (7) можно эа Онисать в Поскольку=1(Опр), то вырвиде р, Чпр),О 1 = Опр - у 1 х парам 5 наками - выи Я 19 п(ч )сои (бб). При р, чпр) наибоаться таблиДельтаобразом.Входнставляющиналов О(т)компаратозанным зн ботает слеЮ и-декоде овый сигнал Я( роизведение д тупает на перв равнивается с и = Опрчпр. Рез предух сигй вход едска- льтаты аналог собой и ч(1), пос а 1, гдес ением 1 Для определения оценок огибающей В рассмотрим оба случая 0Опрчпр/ч и ЬОпрчпр/чь Находя математическое ожидание 01, используя (1) в вышеуказанных пределах, получаем значение оценки О,ДО,-,Роф., ;=пр 4. у;егс+ где М - среднее значеЙ - коэффициент...

Дельта-декодер

Загрузка...

Номер патента: 1658385

Опубликовано: 23.06.1991

Авторы: Котович, Малашонок, Палков, Флейшман

МПК: H03M 3/02

Метки: дельта-декодер

...уравнение описывает оптимальную оценку текущего отсчета, второе - пред шествующего, Для кодера Ь = ВЯ)-1 + Х) А где А= сопзт - шаг квантования в кодере. Приравняв два выражения и произведя интегрирование для Яполучим систему 5. =Я 5)., Е 151,).х; , 52 О( )3 и 5,5")-б )-Е где 3, 2 в- Р(5(4)5(5;и;егх- (е"дг - интеграл вероятностей,Гн Полученную систему удобно переписать в виде рекуррентных уравнений 45(4-г) 5).1 - Я) 1Первое из этих уравнений формирует 55 оценку текущего отсчета, второе формируетоценку предыдущего отсчета с учетом ему предшествовавшего и последующего отсчетов, что повышает точность оценивания Величина д является вспомогательной.1658385 Следует отметить, что дополнительным достоинством дельта-декодера является отсутствие...

Анализатор активности непрерывных сигналов

Загрузка...

Номер патента: 1658386

Опубликовано: 23.06.1991

Авторы: Пристайко, Тимченко

МПК: H03M 3/02

Метки: активности, анализатор, непрерывных, сигналов

...соответствия входного сигнала эталонному. Если же Л Ог доп02 э - 02 то импульс на выходе блока 13 сравнения отсутствует. 1015 2025 3035 4045 максимума. Сигнал Ьп 1 снимается с инверсного выхода первого триггера 5Импульсы с частотой дискретизации Тд 1 поступают также на счетный вход счетчика 9, задающего длину интервала реализации,на котором производится временная отработка входного сигнала, заключающаяся в сравнении числа критических точек входного и заданного сигналов. Длина интервала реализации 0 пропорциональна коэффициенту пересчета М счетчика 9 0 = Тд И. Время анализа (длина реализации) задается установкой соответствующего значения напервых установочных входах 15 анализатора, которые являются входами задания коэффициента деления...

Устройство для асинхронного переприема дельта модулированного сигнала

Загрузка...

Номер патента: 1665516

Опубликовано: 23.07.1991

Авторы: Абрамов, Венедиктов, Златкин, Семенов

МПК: H03M 13/05, H03M 3/02

Метки: асинхронного, дельта, модулированного, переприема, сигнала

...тактовых импульсов на выходе первого счетного триггера 5. Если фронт асинхронных ТИ попадает в зону флуктуации джиттера) синхронных ТИ, т.е, разность между синхронным и асинхронным импульсами меньше длительности импульса, вырабатываемого одновибратором 22, то на выходе второго элемента 21 сравнения появляется сигнал, который перебрасывает счетный триггер 25. Импульс, являющийся разностью между синхронными и асинхронными тактовыми импульсами на выходе первого элемента 20 сравнения, запускает одновибратор 22, который формирует импульс, равный по длительности величине джиттера, Сигнал с выхода второго элемента 21 сравнения, появляющийся только тогда, когда фронт асинхронных тактовых импульсов попадает в зону флуктуации синхронных...

Способ дельта-модуляции

Загрузка...

Номер патента: 1672568

Опубликовано: 23.08.1991

Авторы: Андреев, Луценко

МПК: H03M 3/02

Метки: дельта-модуляции

...реализуетсмощью устройства, содержа:цего выч1, компаратор 2, делитель 3 напряжедва, сумматор 4, первый и второй интры 5 и 6, элемент 7 задержки и дискртор 8. Это устройство обеспечиваетную ДМ,Для ДМ с двойным интегрироваустройство вводят (фиг, 2) третий и чтый интеграторы 9 и 10,Способ дельта-модуляции осущеется таким образом, 1672568Входной аналоговый сигнал Х(с) подается на вычитатель 1, где из него вычитается аппроксимирующий сигнал О (1). Разостный сигнал сравнивается в компараторе 2 с нулевым напряжением. Получаемый в результате сравнения сигнал дискретизируется в дискретизаторе 8 с периодом Т и подается на выход в виде ДМ-последовательности Цт),В цепи обратной связюсигнал Щинтегрируется в интеграторе 5 (фиг. 1) либо дважды...

Телевизионный дельта-кодер

Загрузка...

Номер патента: 1672569

Опубликовано: 23.08.1991

Авторы: Котович, Малашонок, Флейшман

МПК: H03M 3/02, H04N 7/38

Метки: дельта-кодер, телевизионный

...значение 1, т.е.такое взаимное расположение точек растра,при котором дисперсия предсказания минимальна,Дельта-кодер работает следующим об.разом.20 Входной сигнал 5 поступает на первыйвход компаратора 1 и сравнивается с предсказанным в предыдущем такте значениемЯпр. Результаты сравнения Х, с выхода компаратора 1 через О-триггер 2 с приходомимпульсов тактовой последовательности 1 дквантуются в квантователе 3 и поступают навход предсказателя 4, где вырабатываютсяновые предсказанные значения 5 пр.Для образования оптимальной проце 30 дуры дискретизации элементы каждои последующей строки должны бь)ть задержаына время 11=-Х -12(фиг 2 и 3) Для этой целииспользуются элементы 7 и 8 задержки. Сигналы на элементы 7 и 8 задержки поступают35 с...

Дельта-сигма кодер

Загрузка...

Номер патента: 1672570

Опубликовано: 23.08.1991

Авторы: Малашонок, Пундурс, Яненко

МПК: H03M 3/02

Метки: дельта-сигма, кодер

...7 до тех пор, пока оно не превысит порог сравнения Ь (фиг 2),10 При этом на выходе устройства формируется единичная пачка импульсов длительности пТС в соответствии со следующим соотношением: где К - раэряднос.ь ЦАП 7,В момент превышения сигнала а надсиналом Ь на выходе компаратора 5 вырабытывзе 4 ся сигал сброса с для счетчика 6,"0 который одновременно перебрасывает Ттригер 4 в другое состояние, и в данномСЛУчаЕ НаЧИНаЕтСЯ ФОРМ,ОВаНИЕ НУЛЕВОЙпачки импучьсов длительностью глТ,.Формирование нулевой пачки 411 оисхо 25 длг ан.логи но Формированию единичнойпачки. с той лишь разницей, что порог срави ния компаратора 5 буде г раве 4 ЪЧ - Х(т) и,соответствен нгУ+Х .к-30и и =-.-- 2, 2)/Для тоо;тобы исклю 4 ить в ияние диск 1 етнос 1 И ьеличин и...

Дельта-кодек

Загрузка...

Номер патента: 1688412

Опубликовано: 30.10.1991

Авторы: Байдан, Басюк, Гаджиев, Рожок, Спозито, Филоненко

МПК: H03M 3/02

Метки: дельта-кодек

...6 является выходным сигналом местного декодера-предсказателя и посто 168841210 15 20 поток единиц/нулей С(КД 1 ) после предвари55 янно в течение(п+1)-го тактового интервала,а заряд интегратора 7 корректируется, и т.д. Если в О-триггер дискретизатора 3 записана единица, то единичный символ окажется и на первом (прямом) выходе дискретизатора 3, Этот сигнал через резистор 31 попадает на инвертирующий вход операционного усилителя 30 (при этом на неинвертирующем входе оказывается нуль, поступающий с инверсного выхода дискретизатора 3), что приводит к появлению отрицательного потенциала на выходе усилителя 30 и его выходной ток через резистор 35 уменьшает напряжение интегратора 6 или 7, заряд которого корректируется. Если в...

Дельта-модулятор

Загрузка...

Номер патента: 1709531

Опубликовано: 30.01.1992

Авторы: Пристайко, Тимченко

МПК: H03M 3/02

Метки: дельта-модулятор

...Овх это соотношение меняется на обратное, а в области, где крутизна входного сигнала близка к нулю, число единиц и нулей в выходной последовательности элемента 16 примерно одинаково, На второй выход 25 поступает код, соответствующий знаку входного сигнала, а на третьих выходах 26 дельта-модулятора с помощью блока 20 деления формируется выходной сигнал в Формате ИКМ, представленный прямым кодом со знаковым разрядом нв выходе 25,Блок 20 деления преобразует выходной код М - ,реверсивного счетчика 5 в ИКМ-код О на выходах 26 дельта-модулятора по лра- вилуО М/3, где Зб(Змин Змас)-нормированное значение сигнала на выходах блока 18 реверсивного Счета, 3 = К 1/Кмас, Змия; Змас - значения минимального и максимального пределов изменения...

Кодер знаковой дельта-модуляции

Загрузка...

Номер патента: 1711332

Опубликовано: 07.02.1992

Авторы: Атаманчук, Кулинич, Панчук, Погрибной, Рожанковский, Савчин

МПК: H03M 3/00, H03M 3/02

Метки: дельта-модуляции, знаковой, кодер

...опорный сигнал +Бвв, навыходах компараторов 4 и 5 формируют,ся соответственно положительный единичный и нулевой сигналы, Если входной сигнал на первых входах обоих компараторов меньше отрицательного опорного сигнала -0,на выходах компараторов 4 и 5 формируются нулевой иотрицательный единичный сигналы. Сумматор 6 обеспечивает обьединение(суммирование) выходных сигналов (0на Фиг.3) первого и второго компараторов 4 и 5. Ьля римера на фиг.32,епроиллюстрирован режим работы кодера1при других значениях +Ц.и -Б и,С выхода сумматора 6 выхорной сиг-нал поступает на вход анализатора 7знакового дельта-кеда. В анализаторе 7 знакового дельта-кода (Фиг.2)сигнал, поступает на Я-разрядный по"следовательно-параллельный регистр13, где 8-число кодовых...

Цифровой фильтр с линейной дельта-модуляцией

Загрузка...

Номер патента: 1716606

Опубликовано: 28.02.1992

Автор: Тимченко

МПК: H03H 17/06, H03M 3/02

Метки: дельта-модуляцией, линейной, фильтр, цифровой

...оо 2 ц. Требуемый объем памяти одного ПЗУ в этом случае равен О 1= 2 Я = ц, а суммарный объем памяти, используе мый в фильтре, соответствует значе- . нию 0= М 01 = Мц ячеек.Сравним этот объем памяти, с объе-.мом памяти, используемым в устройстве- прототипе. Для устройства-прототипа 55 объем памяти одного преобразователя кода равен 01= 2 Р, а суммарный объем- рпамяти 0 = 2 р, где Р - коэффициентМ прореживания входного сигнала фильтра, При одинаковой частоте следования входных и выходных сигналов сравниваемых устройств, т,е. р - ц, предлагаемое устройство имеет преимущество перед устройством- прототипом в меньшем, объеме используемой памяти уже при ц 4: Мц2 Р (р ц),МРПоскольку для ЛДМ-формата входного сигнала значение ц 1,...

Дельта-модулятор

Загрузка...

Номер патента: 1718383

Опубликовано: 07.03.1992

Автор: Тимченко

МПК: H03M 3/02

Метки: дельта-модулятор

...на информационный вход второго триггера 17, Одновременно этот сигнал .блокирует прохождение импульсов генератора 2 на вход сложения реверсивного счетчика 8, а передний фронт этого сигнала с пятого выхода блока 9 через формирователь 11 импульсов устанавливает первый триггер 12 в нулевое состояние. До появления импульса на третьем выходе блока 9 шифрации триггер 12 работал в счет- ном режиме, изменяя после прихода каждого тактового импульса свое состояние на противоположное. Поэтому за счет установки триггера 12 в единичное состояние не допускается случайный сбой в выходном дельта-коде из-за неправильного фазирования выходных импульсов триггера 12,Когда значение огибающей превышает номинальное, импульс генератора 2, воздействуя на вход...

Дельта-кодек

Загрузка...

Номер патента: 1725398

Опубликовано: 07.04.1992

Авторы: Усанов, Флейшман, Фришманис

МПК: H03M 3/02

Метки: дельта-кодек

...с вторым входом компаратора 1. Выход опорного генератора 21 соединен с входом формирователя 12 импульсных последовательностей. -Схема декодера (фиг,2) повторяет схему кодера (фиг,1), однако в декодере отсутствует компаратор 1, входом декодера является вход регистра 9 сдвига, на который поступает ДМ-сигнал с выхода кодера, Выходом декодера является выход ЦАП,Устройство работает следующим образом.Входной аналоговый сигнал О(с) поступает на первый вход компаратора 1, где сравнивается с аппроксимирующим напряжением Щ 1), Результаты сравнения в виде единичных и нулевых битов записываются в регистр 2 сдвига по информационному входу с приходом импульсов стробирования 1 С на вход стробирования.Цифровая последовательность У(т), снимаемая с...

Дельта-декодер

Загрузка...

Номер патента: 1728969

Опубликовано: 23.04.1992

Авторы: Брискман, Шемякин

МПК: H03M 3/02

Метки: дельта-декодер

...рассчитана аналогично ине должна превышать длительности слога речевого сигнала, равного 200 мс,Устройство работает следующим образом.Как только в первый регистр 2 сдвига записывается пачка импульсов, состоящая из символов "лог.1" или "лог. 0" длиной больше или равной и, то на выходе первого элемента 3 эквивалентности появляется сигнал "лог.1 "(фиг.2 г). Он будет присутствовать там до тех пор, пока на информационном входе первого регистра 2 сдвига будет иметь место эта длинная пачка импульсов, т,е. до прихода первого противоположного по уровню всей пачке импульса. Сигнал "лог.1" с выхода первого элемента 3 эквивалентности подается на управляющий вход первого коммутатора 4, тот в свою очередь переключается и на его выходе появляется сигнал...