Система централизованного контроля радиоэлектронных изделий
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИГРАНИ Е ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Соеэ СонетскикСоциапистическикРеспубпик к авт. свид-ву -1 олнител ено7.03.78 (21) 2591640/ 8-24 51) М. Кл. еСт 05 В 23/02 6 06 Г 15(46.06,80. Бюллетеньгния описания 05.07 Опубликовано Дата опублико елам изобретений н открытий.8 2) Авторы изобретения ойзман и Э. Г. Шварц(71) Заявитель СТЕМА ЦЕНТРАЛИЗОВАННОГО КОНТРОРАДИОЭЛЕКТРОННЫХ ИЗДЕЛИЙ м входы второго ения подключе- вычислительной ов, прич ка управ вляющей мирователь сигнал коммутатора и бло ны к выходу упра машины 131,Структура этой навливать на кажд нительно простой щие блок памяти, н устройство обра на основе разделе уста. сравоб. ение вать системы позволяет ом участке контроля контрольный стенд,центральное управ ботки в ЭВМ нсполь. ния времени. Изобретение относится к области авто- матики и вычислительной техники, а именно к средствам производственного контроля (диагностирования) радиоэлектронных изделий (цифровых узлов,.отдельных блоков ЭВМ и др,) и может быть использовано в автоматизированных комплексах проверки радиоэлектронных изделий на этапе нх серийного производства.Известны системы контроля радиоэлектронных изделий, содержащие блок управления, анализатор, блок обработки информации и блоки коммутации 11 и 12.Недостатком таких систем являются уз. кие функциональные возможности.Наиболее близким техническим решением к предлагаемому изобретению является система централизованного контроля радиоэлектронных изделий, содержащая управляю. щую вычислительную машину и в каждом канале контроля последовательно соединенные блок управления, первый коммутатор и анализатор входных сигналов, второй вход которого соединен с первым выходом блока управления, и последовательно соединенные второй коммутатор, буферный регистр и форсчетных машин им. 50-.летия СССР Недостатки такой системы заключаютсяв том, что невозможно одновременное функ.ционирование нескольких контролируемых изделий (все изделия, кроме одного, нахо дятся в статическом состоянии), а это не позволяет проводить одновременно электро термотренировку, температурные проверки, приемо-сдаточные испытания для нескольких изделий; ограничено максимальное чис.ло контрольных стендов, подключаемых к управляющей ЭВМ; прн проведении дина.мических проверок быстродействующих изделий в реальном масштабе времени требуется значительное увелин 1 ннс быстродействия управляющей ЭВМ.43Цель изобретения - увеличение достоверности контроля и быстродействия системы путем обеспечения динамического контроля изделий в реальном масштабе времени,а также увеличение производительности контроля путем подключения к одному контрольному стенду нескольких изделий при одно.временном их функционировании., Поставленная цель достигается тем, чтов каждый канал контроля введены входнойрегистр, третий коммутатор, задатчик дина.мических тестов, элемент И, счетчик изделий и последовательно соединенные блокконтроля входных кодов, элемент ИЛИ ирегистр номера неисправного изделия, выход которого подключен к одному из входовуправляющей вычислительной мацины, авторой входко входу третьего коммута"тора и через счетчик изделий ко второмувыходу блока управления, соединенного третьим и четвертым выходами соответственнос первыми входами элемента И и входногорегистра, вгорой вход которого подсоединенк выходу третьего коммутатора, а выход -через первый коммутатор ко второму входуэлемента И и к первому входу блока контроля входных кодов, второй вход которого соединен со вторым входом формирователя сиг.налов и с выходом задатчика динамическихтестов, подключенного входом ко второмувыходу буферного регистра, второй входэлемента ИЛИ соединен с выходом анали.затора входных сигналов, а выход элемента И соединен с соответствующим входомуправляющей вычислительной машины.На чертеже изображена функциональная схема системы.Система содержит центральное устрой.ствоуправления, устройство 2 памяти,устройство 3 обработки информации и вкаждом канале контроля контрольный стенд4. Система также содержит контролируемоеизделие 5, а каждый стенд 4 состоит избуферного регистра 6, формирователя 7сигналов, анализатора 8 входных сигналов,первого 9 и вт )рого О коммутаторов и бло.ка 11 управления. Кроме того, система со.держит третий коммутатор 2, входной регистр 13 и блок 4 ввода, а каждый стенд4 - задатчик 15 динамических тестов, счетчик 16 изделий, регистр 17 номера неисправного изделия, блок 8 контроля входныхкодов, элемент 9 И и элемент 20 И,ЧИ, причем устройства3 и блок 14 входят всост.ав ЭВМ 21,Буферный регистр 6 служит для хранения тестовых наборов при работе с медлен нодействующими изделиями 5 и для хране.ния управляющей информации; формирова.тель 7 сигналов обеспечивает требуемые уровни напряжений на входах контролируемых изделий 5; анализатор 8 параметров . входных сигналов проверяет временные характеристиа выходных сигналов на нахождение в заданных допусках,. анализирует напряжения на выходах изделий 5 на нахождение в допусках для единиц и нулей; коммутатор 9 подключает к анализатору 8 группы разрядов кодов контролируемого в данный момент изделия 5; коммутатор 10подключает к шине управления и обработки различные группы разрядов этого регистра для приема информации из устройства 1;блок 11 управлений обеспечивает синхронизацию работы всех узлов контрольного стени да 4, Количество коммутаторов 12 с ре. , гистрами 13 равно количеству контрольных стендов 4.Устройство работает следующим образом.Функционирование центрального устройства 1 производится по программе, хранящейся в устройстве 2. Го этой программе осуществляется выдача в контрольные стенды 4 информации для задания соответствующего режима работы н прием информации из стендов 4. Требуемый режим работы определяется в зависимости от тина проводимыхиспытаний (проверка в нормальных климатических условиях, проверка в диапазонетемператур, электротермотренировка, приемо-сдаточные испытания и т. д.), этапа про верки в этих испытаниях (адресный прямов тест, адресный обратный тест, тест дождь и т. д.) и типа проверяемых изделий (запоминающие устройства, цифровые узлы и т. д).Обмен информацией со стендами 4 произ.водится в режиме реального времени, призв чем каждому из них присвоен приоритет, всоответствии с которым он обслуживается.Информация в стенд 4, обслуживаемыхв данный момент, передается устройствомчерез коммутатор 10 в регистр 6 данного стенда 4, а также непосредственно в его блок 11 управления. Г 1 ри проверке данным стендом 4 изделий 5 с небольшим быстро.действием в регистр 6 записываются коды, которые как входное воздействие через формирователь 7 передак)тся в изделие 5 (тес.49 товый контроль), а при проверке быстродей.ствующнх устройствкоды, управляющие работой задатчика 15, указывающие тип динамического теста, который ему необхо димо вырабатывать на данном этапе про верки (функциональный и тестовый контТюл, После выдачи в блок 11 управления стенда 4 сигнала Пуск начинается этап автоматической автономной работы стенда 4. Дальнейший обмен информацией между устрой ством 1 и данным стендом 4 осуществляется зв либо при необходимости смены режимов,длительность которых определяется по про граммам, хранящимся в устройстве памяти 2 ЗВМ 21 (программные таймеры), либо, при необходимости, по требовании сто нд 54 в соответствии с его .приоритетом,Тестовые (функциональные) наборы иззадатчика 4 через формирователь 7 посту.пают, минуя коммутатор, во все пров ряс..мые одним стендом 4 изделия 5 с частотой обращения, необходимой для их нормальной работы. Таким образом обеспечивается а течение всего времени технологических про. верок, которое может измеряться часами, непрерывная выдача входных воздействий на контролируемые изделия 5, т. е. их по. стоянное функционирование.Выходные коды, считываемые с проверямых изделий 5, через коммутатор 12 поступают в регистр3 и далее через коммутатор 9 - в анализатор 8 и блок 13. Они также могут передаваться через элементы 9 И и блок 14 в устройство памяти 2 ЭВМ 21,Управление работой коммутатора 12 осу. ществляется счетчиком 16, входные сигналы для которого вырабатываются на соот. ветствующем вьподе блока 11, Формирова нне этих импульсов начинается после поступления в блок 11 сигнала Пуск. Каждое проверяемое изделие 5 подключается к коммутатору 12 на время контроля, которое обычно для быстродействующих устройств составляет доли секунды (например, опрос запоминающего устройства по всем адресам и т. п,). Подключение изделий 5 к входу коммутатора 12 производится пооче. редно, а в счетчике 16 хранится номер контролируемого в данный момент изделия 5.Управление работой выходного регистра 13 осуществляется выходом блока 11, по которому производится сброс регистра 3 в соответствующие моменты времени. Один выход блока 11 управления синхронизирует работу коммутатора 9, подключая группы разрядов регистра 13 к анализатору 8, блоку 18 и входу элемента 19 И.Блок 18 сравнивает выходные сигналы контролируемого изделия 5 с сигналами задатчика 5 ц в зависимости от этапа проверкк (вида теста) производит контроль (сравнение кода с эталоном, контроль по модулю 2, равнозначность и т. д.).В случае обнаружения ошибки результат анализа с выхода анализатора 8 и результат контроля с вьпода блока 18 через элемент 20 ИЛИ в виде импульса поступают на управляющий вход регистра 17, осущест. вляя разрешение переписи информацни из счетчика 16, где в данный момент находится43 номер изделия 5, неисправность которого была обнаружена, в регистр 17. 16 с помощью которых, зная информацию, кои зв зю 4 Ю Прн записи в него номера неисправного изделия регистр 17 вырабатывает на шине управления и обработки сигнал ожидания 5 обмеца с устройством 1. В зависимости от приоритета стенда 4, в состав которого входит регистр 17, выработавший сигнал, рань ше или позже устройство 1 осуществляет считывание из рсгцсгра 17 номера неисправИ ного изделия 5, ри этом автономное автоматическое фуцкциоциронацие контрольного стенда 4 це прекращастсц. ь Получив инфбрмацию о номере отказав. щего иэделия, управляющая ЭВМ 21 оце.нивает по программе ситуацню, необходимость детальной локализации отказа (на. пример, определение неисправного адреса,разряда для запоминающих устронств; опре. деление неисправной микросхемы в цифро. вом узле и т. п,). Причем для большинства контролируемых запоминающих устройств разработаны подробные диагностические сло- вари, хранящиеся в устройстве 2 ЭВМ 21,торая записывается в изделие и которая считана из него, можно осуществить глубокую локализацик отказа, Аналогичные сло вари разработаны и для сложных цифровых узлов.Гри необходимости детальной локализа. цнн отказа, которую обычно можно осущест. вить только при функционировании изделий 5 в реальном динамическом режиме, устройство 1 подготавливает к работе блок 14 ЭВМ 21, записывая в него необходимую уп. равляющую информацию, затем по шине управления и обработки через блок 11 стен да 4, который зафиксировал неисправность, устанавливает в счетчике 6 номер неисправ ного изделия 5, обеспечивая тем самым его подключение к коммутатору 12, и вырабатывает на первом выходе блока 11 разрешаю. щий потенциал.При наличии этого потенциала на управляющих входах элемента 9 И выходные ко. ды, считываемые из неисправного изделия 5, через элементы И 19 и блок 14 поступают в устройство 2 ЭВМ 21 для дальнейшего анализа по программе.Таким образом, без увеличения быстро. действия ЭВМ осуществляется в реальном динамическом режиме перепись информации из изделия 5 в устройство памяти 2 для контроля, который является в этом случае наиболее достоверным.Контролируемые изделия 5 могут при необходимости располагаться в термокамере для создания требуемых температурных ре. жимов при испытаниях и проверках.Схемная реализация задатчика 15 и блока 18 осуществляется следующим образом. Задатчик 15 для формирования, напри. мер, адресного теста для заномннакпцих уст. ройств может представлять собой счетчик, осуществляющий пересчет с частотой обращения, с числом разрядов, равным числу адресов запоминающего устройства, который используется как для задании адресов, так и для выработки информационных сиг налов, Г 1 ри этом выходные сигналы счетчи. ка должны быть простробировацы сигналом обращения к запоминающему устройству,Блок 8 коитроля входиых кодов практически может быть реализован в виде простейших комбнцаииоццых схем. 1 апример,7для проверки гри адресном прямом, адрес ном обратном и произвольном тестах могут быть для контроля использованы схемы сравнения, для проверки информации, счи. тываемой для постоянных запоминающих устройств, может быть использована схема сложения по модулю 2."Использование предлагаемой системы позволяет обеспечить динамический конт роль быстродействующих изделий в реальном масштабе времени без необходимости увеличения быстродействия управляющей ЭВМ; подключение к одному контрольному стенду нескольких изделий при одновременном функционировании, что дает возможность проводить для них одновременно тре. буемые проверки (электротермотренировку, температурные проверки, приемо-сдаточные. ф испытания); уМеньшение затрат машинного времени за счет разделения этапов контро. ля изделий (предварительное грубое опре. деление неисправности осуществляется с помощью аппаратных средств в реальных динамических режимах, а полная точная лока. лизация неисправности - с помощьо управ. ляющей ЭВМ).Формула изобретенияСистема централизованного контроля радиоэлектронных изделий, содержащая управляющую вычнслительную машину и в каждом канале контроля последовательно соединенные блок управления, первый коммутатор и анализатор входных сигналов, второй вход которого соединен с первым выходом блока управления, и последовательно соединенные второй коммутатор, буферный регистр и формирователь сигналов, причем и входы второго коммутатора и блока управления подключены к выходу управляющей вычислительной машины, отличающаяся тем что, с целью повышения достоверности конт. роля и быстродействия системы, в каждый канал контроля введены входной регистр, третий коммутатор, задатчик динамических тестов, элемент И, счетчик изделий и последовательно соединенные блок контроля входных кодов, элемент ИЛИ и регистр номера неисправного изделия, выход которого под. ключен к одному из входов управлякщей вычислительной машины, а второй вход ко входу третьего коммутатора и через счетчик изделий - ко второму выходу блока управления, соединенного третьим и четвертым выходами соответственно с первыми входами элемента И и входного регистра, второй вход которого подсоединен к выходу третьего коммутатора, а выход - через первый коммутатор Ко второму входу элемента И и к первому входу блока контроля входных кодов, второй вход которого соединен со вторым входом формирователя сигналоа и с выходом задатчика динамических тестов, подключенного входом ко второму выходу буферного регистра, второй вход элемента ИЛИ соединен с выходом анализатора входных сигналов, а выход элемента И соединен с соответствующим входом управляющей вычислительной машины,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР264793, кл. б 06 Г 15/46, 1970,2. Авторское свидетельство СССР405201, кл. б Об Р 15/46, 1973.3. Авторское свидетельство СССР272675, кл. 6 06 Г 15/46,970 (прототип).Составит селовскэя Техред К.Ш Тираж 956 ИИПИ Государственного по делам изобретений 35, Москва, Ж-. 35, Раув ПП Патента, г. Ужгоруфр Корректор1 анп Подписное комитета СССР и открьгтиА ск ая наб., д. 4/5 од, ул. Проектная, 4
СмотретьЗаявка
2591640, 17.03.1978
КИШИНЕВСКИЙ ЗАВОД СЧЕТНЫХ МАШИН ИМ. 50-ЛЕТИЯ СССР
ДРЕЛЬ ЛЕОНИД ИСААКОВИЧ, КУЦЕНКО ПЕТР НИКОЛАЕВИЧ, РОЙЗМАН ЭЙНИХ БОРУХОВИЧ, ШВАРЦ ЭМАНУИЛ ЕХЕЗКЕЛЕВИЧ
МПК / Метки
МПК: G06F 11/26
Метки: радиоэлектронных, централизованного
Опубликовано: 30.06.1980
Код ссылки
<a href="https://patents.su/5-744481-sistema-centralizovannogo-kontrolya-radioehlektronnykh-izdelijj.html" target="_blank" rel="follow" title="База патентов СССР">Система централизованного контроля радиоэлектронных изделий</a>
Предыдущий патент: Устройство для определения момента профилактических замен при эксплуатации электромеханических объектов
Следующий патент: Устройство для контроля многоканальных систем синхронизации
Случайный патент: Устройство для уничтожения вредных грызунов