Патенты опубликованные 15.09.1985
Устройство для выделения экстремального из -разрядных чисел
Номер патента: 1179316
Опубликовано: 15.09.1985
Авторы: Горшков, Лебедев, Невский
МПК: G06F 7/02
Метки: выделения, разрядных, чисел, экстремального
...распределенного кода вдвоичный 18 содержит П И-НЕ элементов 26, П элементов НЕ 27, шифратор 28.Устройство работает следующим образом.В исходном состоянии в триггеры1 регистров записаны двоичные числа,а триггеры 8, счетчик 15 и регистры 25 адреса числа 19, находятся в нулевом1179316 состоянии. Совокупность сравниваемых чисел задается путем установкисоответствующих триггеров 8 в единичное состояние. При подаче навход 12 единичного уровня производится поразрядный анализ сравниваемых чисел и содержимое счетчика 15увеличивается на "1". Если в первомразряде чисел имеется и "0" и "1",то через элементы И 3 и 4 узлов анализа 2 на группу элементов ИЛИ 10и 6 поступают единичные сигналы. Навыходе элемента И-НЕ 9, формируетсянулевой...
Устройство для сортировки чисел
Номер патента: 1179317
Опубликовано: 15.09.1985
Автор: Мурашко
МПК: G06F 7/08
Метки: сортировки, чисел
...сигнала установки в нулевое состояние второго триггера 14, регистра 10 и синхросигнала для перво 1179317го триггера 5, причем сигнал на выходе формирователя 19 задержан относительно переднего фронта единичного сигнала с выхода элемента ИЛИ-НЕ 17лна время оа , которое определяется, например, исходя из устойчивой работы устройства из соотношениял лтц 2 ти" ЗаД 2Временные интервалы между тактовыми О импульсами составляют при этом, надпример, изад 2Исполнение элементов устройства может быть, например, следующее.Счетчики, триггеры, регистр, эле менты И, ИЛИ, ИЛИ-НЕ, группы элемен 1 тов И являются типовыми, например, для цифровых интегральных схем ТТ. серий 133, К 155, 130, К 131, 530, К 531, К 555. Преобразователь 15 реали зуется, например,...
Устройство для округления числа
Номер патента: 1179318
Опубликовано: 15.09.1985
Авторы: Манько, Никонов, Сависько
МПК: G06F 7/38
Метки: округления, числа
...разрядов повходу 9 заносятся в регистр 2. С приходом в устройство синхросигнала по входу 7 он поступает на синхровходы регистров 1 и 2 и обеспечивает перепись их содержимого соответственно всчетчик 5 и дешифратор 3. В зависимости от значения кода, поступившего с регистра 2, единичный сигнал появляется на строго определенном выходедешифратора 3. Со входами элемента 4соединяются только те выходы дешифратора 3, на которых единичный сигналпоявляется при поступлении с регистра 2 разрешенных кодовых комбинацийокругления. Разрешенными кодовымикомбинациями округления являются любые кодовые комбинации в Г старшихразрядах регистра 2, которые являются служебными и не должны влиять нарезультат округления, и строго определенные кодовые...
Устройство для фиксации переполнения сдвигателя
Номер патента: 1179319
Опубликовано: 15.09.1985
Авторы: Василевский, Григорьев, Козелл, Слюсарев
МПК: G06F 7/38
Метки: переполнения, сдвигателя, фиксации
...Выходная информация 20 10 ХХХХХХ 1 1 ОХХХХХ0001 0010 0011 0100 01 01 0110 0111 1000 11 10 ХХХХ25 11110 ХХХ 111110 ХХЗО 1111110 Х 11111110 1111111135 Составитель А.КлюевРедактор С.Тимохина Техред Т,Фанта Корректор И.Эрдейи Заказ 5676/50Тираж 710 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений ч открытий 113035, Москва, Б, Раушская наб., д.4/5Филиал ППП "Патент", г.ужгород, ул.Проектная, 4 Изобретение относится к вычислительной технике и может быть использовано в процессорах быстродействующих ЭВМ.Целью изобретения является уменьшение объема оборудования,Схема устройства для фиксации переполнения сдвигателя представленана чертеже.Устройство для фиксации,переполнения сдвигателя содержит группуэлементов НЕ,...
Устройство для вычисления разности двух чисел
Номер патента: 1179320
Опубликовано: 15.09.1985
Авторы: Грездов, Шимановский, Ярославкин
МПК: G06F 7/50
Метки: вычисления, двух, разности, чисел
...7. 5 ОУстройство работает следующим образом.На информационные входы регистров 1 и 2 поступает поток чисел, разность между которыми нужно вычислить. Обоз начим последовательность поступающих чисел, как а а , а а;. Эта последовательность чисел сопровожцаетустройства, вход 10 номера такта,выходную шину 11 и выход 12 знака.Блок 7 анализа знаков имеет входы 13и 14, соединенные с выходами разрядовзнака регистров 2 и 1, вход 15, соединенный с выходом переноса сумматора4, и выход 16, подключенный к управляющему входу операции сумматора 4,выход 17, подключенный ко входу младшего разряда сумматора 4 и выход 18,подключенный к управляющему входупреобразователя 6. Регистры 1 и 2имеют входы 19 и 20 разрешения записи. Бло 1 и 5, входящие в состав...
Конвейерное устройство для деления интерационного типа
Номер патента: 1179321
Опубликовано: 15.09.1985
МПК: G06F 7/52
Метки: деления, интерационного, конвейерное, типа
...третьего .блока умножения, выход которого соединен с входом третьего блока формирования дополнительного кода, выход которого соединен с первым входом пятого блока умножения, выход и второй вход которого соединены соответственно с входом регистра результата и выходом четвертого блока умножения, второй вход которого соединен с выходом второго блока умножения, содержит также шифратор и два блока формирования и суммирования кратных, каждый из которых содержит сумматор с сохранением переносов, сумматор с распространением переносов и четыре коммутатора кратного, причем выход старших разрядов регистра делителя соединен со входом шифратора, выходы которого соединены с управляющими входами соответствующих коммутаторов кратных первого и второго...
Устройство для умножения двух чисел
Номер патента: 1179322
Опубликовано: 15.09.1985
Авторы: Вариченко, Лотоцкий, Попович, Раков, Томин
МПК: G06F 7/52
...Галуа.Цель изобретения - расширение фун кциональных возможностей устройстваза счет обеспечения дополнительно умножения 1 -разрядных двоичных чиселпо модулю 2 -1, которой отличен отстепени двойки. 15На фиг. 1 схематически показаноустройство для умножения двух чиселфна фиг.2 - схема блока коррекции результата.Устройство для умножения двух чисел (фиг.1) содержит регистры множимого 1 и множителя .2, блок 3 формирования частичных произведений, регистры младших 4 и старших 5 разрядовпроизведения, элемент НЕ 6, первую 7и вторую 8 группу элементов И, и -разрядный сумматор 9, блок 10 коррекциирезультата и блок 11 синхронизации,Блок 10 коррекции результата(фиг.2) содержит й -входовый элемент И 12 и 1 -разрядный сумматор 13.Устройство работает...
Устройство для вычисления полинома
Номер патента: 1179323
Опубликовано: 15.09.1985
Авторы: Боброва, Маринкин, Муттер, Шамрай
МПК: G06F 7/544
Метки: вычисления, полинома
..., вырабатывающий сигнал Г значения результатав данном разряде 3 -значного числаи сигнал В переноса в следующийразряд,Устройство работает следующим 50образом.При выдаче со входа 2 сигнала хпоявляются выходные сигналыВ с некоторой задержкой, определяемой инерционностью функциональных элементов.На выходах группы 3 дополнительных сумматоров формируется системабазисных функций х) от входной переменной х , с помощью которых при определенных весовых коэффициентах О; на выходеустройства может быть получена любая степень или произвольный полином от входной переменной х . Базисные функции могут быть представлены в виде х-(1-11, при х 1-1О при х 1-1 а выходная величина К(2)Для возведения входной переменной в степень и , т.е. реализация функции : х...
Устройство для преобразования координат
Номер патента: 1179324
Опубликовано: 15.09.1985
Авторы: Дауров, Кнышев, Коблов, Свистунов
МПК: G06F 7/548
Метки: координат, преобразования
...отрезки исходных кодов координат, У онаходящиеся в ре,(о).(о)гис 1 рах 1 и 2, через коммутаторы4 и 5 поступают на входы дешифратора6 и совместно с нулевым отрезкомкода угла 1 , поступающим на первый дешифратор 7, в совокупности образуют адрес, по которому из блока12 памяти считываются константы.Константы через сдвигатели 8 и 9(в нулевом такте без сдвига) поступают в сумматоры 10 и 11 и фиксируются в них,Одновременно импульсы с генератора 25 через открытый единичным сигналом свыхода триггера 24 элементИ 26 поступают на делитель частоты33, коэффициент пересчета котороговыбирается такой величины, чтобы в2025 и т.д. 30 При завершении Ч -го цикла наМ-м выходе дешифраторов 38 появляется сигнал, который открывает элемент И 29 и закрывает...
Генератор последовательностей случайных чисел
Номер патента: 1179325
Опубликовано: 15.09.1985
Авторы: Молчан, Петров, Ступин
МПК: G06F 7/58
Метки: генератор, последовательностей, случайных, чисел
...И 18 и 20. На всех шинах сигналы отсутствуют, 40 35 Импульс от генератора 14 тактовых импульсов через элемент И 15 поступает на шину Ш 1 и через элемен- Вты И 15 и 17 - на шину Ш 2. По шине . 45 Ш 1 сигнал передается на счетный вход счетчика 1, По шине Ш 2 сигнал поступает на разрешающий вхоп, ключа 7., В счетчике 1 устанавливается очередное значение адреса блока 2 50 памяти, которое поступает на адресный вход блока 2 памяти. На выходе блока 2 памяти появляется число, записанное по установленному в счет-. чике 1 адресу, Это число передается 55 на первый информационный вход схемы 3 сравнения и на информационный вход ключа 4. На второй информационный вход схемы 3 сравнения через ключ 7 и блок ИЛИ 9 поступает число, записанное ранее в...
Конвейерное устройство для вычисления функции
Номер патента: 1179326
Опубликовано: 15.09.1985
Авторы: Криворучко, Крищишин, Черкасский
МПК: G06F 7/548
Метки: вычисления, конвейерное, функции
...на основе метода сегментной аппроксимации выражением вида =А + Ю (Х+Ь)", где константы А40 45 функции, Ч ен 1 - к еирриениеи.ниЮда у = А - 0,03125 9+8) р диапазоне1/4, 1/2 - Ц = А - 0,0625 (х+Ь)в диапазоне 1/2, 3/4 -- "А0,125 (х +8) , в диапазоне Э/4, 11-А - 0,25 (х+Ь).Устройство работает следующим .образом.Перед обработкой массива чиселна вход 21 "Сброс" блока 13 синхро 8,Щ выбираются из условия минимизации абсолютной, погрешности. Приэтом коэффициент Ю выбирается равным степени числа два. Для функции 5=61 и - х 1 коэффициент Д являетИЬся положительным, а коэффициент 8отрицательным, независимо от числаразбиений интервала изменения аргумента на сегменты. Коэффициент Щпринимает в зависимости от двухстарших разрядов аргумента,...
Устройство для возведения в степень
Номер патента: 1179327
Опубликовано: 15.09.1985
МПК: G06F 7/552
Метки: возведения, степень
...из которых содержит п -разрядный регистр 2 основания степени, К -( -1)-разрядний регистр 3показателя степени, 1 -разрядныйрегистр 4 результата (кроме первоговычислительного блока), группуэлементов И 5, 5 5 п-.1, элемент ИЛИ 6, квадратор 7 (кромеК -го вычислительного блока 1 к), умножнтель 8 (кроме первого вычислительного блока 1), тактовый вход9 устройства, первый информационныйвход 10 устройства, второй информационный вход 11 устройства и выход 12 устройства.В устройстве для возведения встепень используется бинарный.способ сокращения количества умножений, Показатель степени записываетсяв двоичный системе исчисления. Припоследовательном чтении цифр показателя справа налево выполняютсяследующие операции:. 35если очередная цифра нуль,...
Устройство для вычисления логарифма
Номер патента: 1179328
Опубликовано: 15.09.1985
Авторы: Анишин, Мелехин, Селецкий
МПК: G06F 7/556
Метки: вычисления, логарифма
...старшийразряд, а в накапливающий сумматор10 - константа 1 в 2, равная, например, для 11 =11 величине 111,101000000, а в вычитающий счетчик43 блока управления 6 должна бытьзанесена константа и , напримердевять. Триггеры 42 должны бытьсброшены,Число К поступает через вход 28на первый регистр сдвига 3. Подуправлением блока 6 (генератор 40посылает тактовые импульсы сдвигачерез элементы И 41.и 38, через выход 24 на вход сдвига 25) производится сдвиг его .содержимого влеводо тех пор, пока в старшем разряде(выход 20) не появится " 1", котораяпоступает через вход 18 блока управления на 5 -вход первого триггера42 и устанавливает его в "1", Сигнал с инверсного выхода триггера 42закрывает второй элемент И 38, прекращая поступление импульсов...
Устройство для логарифмирования
Номер патента: 1179329
Опубликовано: 15.09.1985
Авторы: Гершберг, Грошев, Забродский
МПК: G06F 7/556
Метки: логарифмирования
...с "0" до "1" происходит при поступлении на вход устройства двухсот импульсовИзменение кода на выхоДе счетчи ка 5 характеристики приводит к включению второго канала мультиплексора 3Поскольку этот канал замкнут с первым каналом, переключение счетчика 5 характеристики с "1" до "2" произойдет при поступлении на вход устройства еще двухсот импульсов. В дальнейшем вход счетчика 4 мантиссы последовательно подключается к выходам двоичного счетчика 1, что удваивает число входных импульсов на каждую последующую единицу характеристики и обеспечивает грубую ап проксимацию функции логарифма при значениях характеристики логарифма больших единицы. Более точная аппроксимация осуществляется за счет регулирования коэффициента пересчета программируемого...
Генератор случайного потока импульсов
Номер патента: 1179330
Опубликовано: 15.09.1985
Автор: Анишин
МПК: G06F 7/58
Метки: генератор, импульсов, потока, случайного
...второмблоке 5 памяти по адресу, заданчому кодом делителя 3.Преобразователь 2 код - интенсивность является управляемым вероятностным вентилем, который сзаданной вероятностью пропускает импульсы генератора 1, 35В момент появления импульса на выходе преобразователя 2 состояниеделителя 3 частоты возрастает наединицу, что приводит к изменениюкода на его выходе. Процесс смены порядковых состояний делителя 3 частоты является циклическим марковским процессом. Граф состояний этого процесса приведен на фиг. 2. Из графа следует, что импульс на выходе генератора формируется через время, необходимое для выполнения делителем 3 частоты одного цикла. Искомое время является суммой случайных интервалов, подчиненных показательным законам с различными...
Генератор случайного потока импульсов
Номер патента: 1179331
Опубликовано: 15.09.1985
МПК: G06F 7/58
Метки: генератор, импульсов, потока, случайного
...умножитель 16, регистр 17 памяти, элемент ИЛИ 18, источник 19равномерно распределенных случайныхчисел, циФроаналоговый преобразователь 20. 30Генератор случайного потока импуль.сов работает следующим образом,В блок 11 памяти заранее заносятсязначения вероятностей(1=1,К) иих суммы 1 (1=1), а параметры генера- Зторов экспоненциального напряжениянастраиваются таким образом, чтобыамплитуда их выходного сигнала возрастала по экспоненциальному законус параметром Ъ; (число генераторов 0равно К), В исходном состоянии счетчик 1, сумматор 12 сброшены в нуль,генератор 10 тактовых импульсовотключен. Генератор запускаетсяв работу подачей импульсов сначалана нулевой, а затем на единичныйвходы триггера 9, По первому запусвыход которого соединен с...
Генератор случайного потока импульсов
Номер патента: 1179332
Опубликовано: 15.09.1985
Авторы: Борисов, Котенко, Куницкий
МПК: G06F 7/58
Метки: генератор, импульсов, потока, случайного
...1 равномерно распределенных случайных чисел, блок 2 логарифмирования, цифроаналоговый преобразователь 3, делитель 4, экспоненциальный 25 преобразователь 5, схему 6 сравнения, блок 7 ограничения длительности импульса, формирователь 8 импульсов, элемент 9 задержки, генератор 10 линейно изменяющегося напряжения. 30Экспоненциальный преобразователь 5 (фиг,2) содержит блок 11 умножителей, блок делителей 12, первый сумма тор 13, второй сумматор 14 и датчик 15 стандартного сигнала. . 35Генератор случайного потока импульсов работает следующим образом.Перед началом работы синхронно подаются импульсы на вход генератора 1 и элемента 9 задержки. Генера.- 40 тор 1 вырабатывает число, равномерно распределенное в интервале 0-1. Число с выхода...
Умножитель частоты
Номер патента: 1179334
Опубликовано: 15.09.1985
Авторы: Батуревич, Кудрицкий, Мильковский, Павлов
МПК: G06F 7/68
Метки: умножитель, частоты
....свое состояние под воздействием, например, положительного перепада напряжения Формирователя 1, Пусть в исходном состоянии, до поступления импульсов с Аормирователя 1, триггер 22 находится в состоянии логического нуля. В этом случае ключ 6 открыт, а ключ 5 закрыт. С приходом первого (и каждого последующего нечетного) положительного перепада триггер 22 устанавливается в состояние логической единицы, открывая ключ 5 и закрывая ключ 6При этом на выходе триггера 22 .Аормируется импульс, длительность которого равна длительности первого входного сигнала. Этот интервал времени измеряется при помощи схемы измерения длительности нечетных периодов, состоящей из ключа 5, счетчика 7, Аормирователя 18 импульсов, Квантующие импульсы генератора 4 с...
Квазистохастический преобразователь
Номер патента: 1179335
Опубликовано: 15.09.1985
МПК: G06F 7/70
Метки: квазистохастический
...инте 5 10 15 20 25 30 35 40 45 50 55 гральных микросхем (например, 155ИР 1 и 155 ЛП 5). ГПСЧ формирует числа, равномерно распределенные в интервале 0,1. Тактовый вход ГТИ сое.динен со вторым входом формирователя6 импульсов, а выход его подключенко входам группы 5 элементов И ипервому входу второй схемы 2 сравнения.Группа ключей состоит из 3 схемИ (например, 155 ЛИ 1). На выходахгруппы 5 элементов И появляются биты цифрового кода ГПСЧ или нулевойкод при подаче на их управляющиевходы логического нуля с первого выхода формирователя 6 импульсов. Входы группы 5 элементов И соединеныс выходом ГПСЧ, а выходы - со вторым входом первой схемы 7 сравнения.Двухфазный ГТИ реализован с применением интегральных микросхем(например 155 ЛН 1) и...
Устройство управления
Номер патента: 1179336
Опубликовано: 15.09.1985
Авторы: Гудзенко, Мокров, Решетников, Сигалов
МПК: G06F 9/00
...разрешающий прямой доступ к ОЗУ. Поступление информации на информационные входы 20 сопровождается сигналом синхронизации на входе 21 устройства. Этот сигнал стробирует засылку информации в буферный регистр 7, устанавливает в нулевое состояние счетчик останова 6 через схему 12 и устанавливает в состояние1 триггер 4 через одно- вибратор 9. Триггер 4 через элемент 16 устанавливает в единицу триггер 3, с единичного плеча которого сигнал высокого уровня поступает на выход 29 устройства, управляя записью информации в память. Этот же сигнал поступает на управляющие входы групп 17 и 18, а также на элемент 14. На информационные выходы 30 поступают данные с устройства ввода, по входам 20 - в регистр 7, по адресным выходам 28 - адрес, хранящий ся...
Микропрограммное устройство управления
Номер патента: 1179337
Опубликовано: 15.09.1985
Авторы: Абрамян, Лактионов, Потоков
МПК: G06F 9/22
Метки: микропрограммное
...последовательности микрокоманд блока памяти микропрограмм и выход 24 признака безусловного ветвления второго блока памяти микропрограмм. Блок 3 формирования установочных сигналов (фиг. 2) содержит постоянную память 25, второй 26, третий 27, шестой 28, четвертый 29, пятый 30 и шестой 31 формирователи импульсов, второй 32, четвертый 33, третий 34 и первый 35 элементы ИЛИ, элемент НЕ 36, первый 37 и второй 38 элементы И и элемент 39 задержки,Блок 5 коммутации обращений (фиг. 3) содержит группу мультиплексоров 40, группу элементов 41, элемент ИЛИ 42, элемент НЕ 43 и триггер 44.На фиг. 4 представлена временная диаграмма функционирования блока 3 в различных режимах синхронизации устройства, при этом здесь приведены входные и выходные сигналы...
Микропрограммное устройство управления
Номер патента: 1179338
Опубликовано: 15.09.1985
Авторы: Воробьев, Малахов, Супрун, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/00, G06F 9/22
Метки: микропрограммное
...И 14. При отсутствии сигнала с выхода третьего элемента И 14 все немодифицируемые разряды адреса выхода 25 40 непосредственно, а с выхода 26 регистра 3микрокоманд через коммутатор 6, поступают на второй информационный вход первого коммутатора 5 адреса. При этом информация на выходе буферного регистра 4 отсутствует.После появления сигнала на выходе эле мента И 14 адрес очередной микрокоманды формируется с учетом значения проверяемого логического условия на мультиплексоре 7. При единичном значении сигнала с выхода мультиплексора 7 на вход первого коммутатора 5 поступает часть адреса, сформированная из модифицируемых разрядов адреса, поступивших на вход коммутатора 6 с выхода 26 регистра 3 микрокоманд и 27 буферного регистра 4,...
Микропрограммное устройство управления
Номер патента: 1179339
Опубликовано: 15.09.1985
Авторы: Бялый, Виноградов, Коммисарова, Куприянов
МПК: G06F 9/22
Метки: микропрограммное
...происходит увеличение на единицу состояния счетчиков 2 и 3 и опрос блока 10 объединения признаков условного перехода на наличие какого-либо незамаскированного признака. Если признаки отсутствуют, то триггер 7 остается в нуле, т, е. не меняет свого состояния, По нулевому полупериоду синхроимпульса в счетчик 3 разрешается запись, а адрес из счетчика 2 через блок 4 элементов И и блок элементов ИЛИ подается на вход блока 1 памяти микропрограмм, на выходе которого появляется считываемая микрокоманда. Далее, п ри последовательном изменении адресов микрокоманды цикл работы программного устройства управления повторяется.При необходимости осуществления безусловного перехода работа устройства изменяется следующим образом.В поле считанной из...
Устройство для распределения заданий
Номер патента: 1179340
Опубликовано: 15.09.1985
МПК: G06F 9/50
Метки: заданий, распределения
...одновибратор 47, элемент И 48, элемент НЕ 49, элемент ИЛИ 50, регистр 51.Устройство работает следующим образом.Исходное состояние устройства характеризуется тем, что в начале работы всей вычислительной системы в состояние О устанавливаются регистры 11, регистры 12 матрицы, регистры 14 матрицы, регистры 17 группы, регистр 2, триггер 46, регистр сдвига 42, регистр 51.Пусть на вход устройства поступают задания, состояшие из последовательности шагов, имеющих те же номера, что и все задание. Каждый шаг задания может выдавать запросы на дополнительные ресурсы.Устранение тупиковых ситуаций в общем случае включает три этапа. На первом этапе для поступившего задания выполняется проверка готовности требуемых ресурсов и оценка возможности...
Сигнатурный анализатор
Номер патента: 1179341
Опубликовано: 15.09.1985
МПК: G06F 11/25
Метки: анализатор, сигнатурный
...один такт синхронизирующей последовательности импульсов и суммирование на сумматорах по модулю два с сигналами обратных связей двух последовательностей, снимаемых с выходов шифратора 1, эквивалентны такой обработке этих последовательностей, которую осуществлял бы регистр сдвига с обратными связями с 16, 12, 9 и 7 разрядов, взятыми через сумматор по модулю два при наличии двух импульсов синхронизации в каждом такте синхронизирующей последовательности, и при условии последовательного подключения (перед каждым импульсом синхронизации) пятого входа сумматора по модулю два первоначально к первому выходу шифратора 1, а затем к второму его выходу.Таким образом, при обнаружении во входной контролируемой последовательности первого сигнала...
Устройство для восстановления работы процессора
Номер патента: 1179342
Опубликовано: 15.09.1985
Авторы: Запольский, Пронин, Хамелянский, Цесин
МПК: G06F 11/00
Метки: восстановления, процессора, работы
...дешифрации соответствующей микрокоманды.В процессе выполнения диагностических процедур требуется имитировать ситуации, которые в режиме обработки команд являются запрещенными, например, ошибки блоков. Для этого генерируются специальные сигналы, поступающие по выходной шине 19 устройства в узлы и блоки процессора.Код диагностического воздействия формируется в блоке 1 локальной памяти и подается на второй выход коммутатора 4 при выполнении специальной микрокоманды. При дешифрации этой микрокоманды производится установка второго Р-триггера 7 в единичное состояние (фиг. 2) и требуемый код считывается из блока 1 локальной памяти и заносится в буферный регистр 2 по сигналу с выхода четвертого элемента И 13 через вход разрешения записи...
Устройство для контроля дешифратора
Номер патента: 1179343
Опубликовано: 15.09.1985
МПК: G06F 11/30
Метки: дешифратора
...предыдущие элементы И группы 6. Так как на последующем п-м выходе дешифратора 23 сигнал также отсутствует, то на выходе (а - 1)-го элемента НЕ группы 7 формируется сигнал, разрешающий открывание (и - 1) -го элемента И группы 6. Поэтому сигналом с (и - 1)-го выхода дешифратора 23 55 открывается (и - 1) -й элемент И второй группы 6, с выхода которого выдается сигнал на вход шифратора 9. На выходе шифратора 9 формируется двоичный код, который подается на первый вход блока 10 сравнения. При совпадении кодов шифратора 9 и счетчика 3 на выходе блока 10 сравнения формируется сигнал исправности, который через элемент НЕ 12 закрывает элемент И 13 и подготавливает к открыванию элемент И 14, С выхода элемента 11 задержки в каждом такте выдается...
Устройство для контроля распределителя импульсов
Номер патента: 1179344
Опубликовано: 15.09.1985
Авторы: Балакин, Барашенков, Капустин, Петрикин, Усачев
МПК: G06F 11/08
Метки: импульсов, распределителя
...технике и может быть использовано для повышения надежности управляющих автоматов, вырабатывающих в каждом такте один выходной сигнал, и применяемых как в цифровых вычислительных машинах, так и в различных устройствах цифровой автоматики.Цель изобретения - расширение области применения устройства путем обеспечения возможности контроля распределителей импульсов, реагирующих на входные логиче ские условия. На чертеже представлена блок-схема устройства,Устройство содержит вход 1 Пуск устройства, контролируемый распределитель 2 импульсов, реверсивный кольцевой регистр 3 сдвига; тактовый вход 4, сумматоры 5 по модулю 2, элемент ИЛИ 6, выход 7 диагностирования, вход 8 логического условия; второй тактовый вход 9 и элемент И 1 О.Предлагаемое...
Устройство для контроля восьмиразрядного дешифратора
Номер патента: 1179345
Опубликовано: 15.09.1985
Авторы: Вахновецкий, Коренев, Пуховицкий, Шидловский
МПК: G06F 11/10
Метки: восьмиразрядного, дешифратора
...группы 2 поступают сигналы с входов контролируемого дешифратора 24.На вторые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 2 поступают сигналы с выходов блокаформирования начального кода и сигнал с последнего выхода контролируемого дешифратора 24. При любой неисправности дешифратора,приводящей к нечетному количеству ошибок на его выходе различаются сигналы на входах 16 и 4, что приводит к появлениюна выходе неисправности устройства, сигнализирующей об ошибке. Аналогичным образом при неисправностях дешиф ратора, приводящих к появлению четногоколичества ошибок на подряд идущих выходах дешифратора, например. на двух или шести, отличаются сигналы на входах 17 и 5 второго элемента ИСКЛЮЧАЮЩЕЕ 20ИЛИ группы 2, а при подряд идущих ошибках в четырех...
Устройство для контроля логических блоков
Номер патента: 1179346
Опубликовано: 15.09.1985
Авторы: Нерубацкий, Созин, Туробов
МПК: G06F 11/16
Метки: блоков, логических
...блок 1 имеет и контактов, каждый из которых может быть входным или выходным, что фиксируется соответственно замкнутым или разомкнутымположением переключателя 30. На каждыйконтакт может быть подана информацияпотенциальная или импульсная,По сигналу управления с входа 31 устройства тестовая информация из блока 1памяти через блок 4 записи поступает врегистр 3 теста и регистр 19 импульсноговоздействия,Регистр 3 теста определяет какой сигнал будет подан на вход контролируемого блока в данном тесте; 1 соответствует импульсному сигналу, О - потенциальному.Логический нуль должен присутствоватьна всех управляющих разрядах теста, соответствующих выходам логического устройства и незадействованным контактам,Информационные разряды с регистра...