Патенты опубликованные 23.06.1983

Страница 32

Устройство для регулирования температуры

Загрузка...

Номер патента: 1024891

Опубликовано: 23.06.1983

Авторы: Залкин, Липатов, Лошкарев

МПК: G05D 23/24

Метки: температуры

...31 соединен также с индикатором 41 среднего напряжения на нагревателе, в качестве которого может быть использован любой измерительный прибор, сигнальная 1 ламйа и т.п., а через фильтр-делитель напряжения 42 с.одним из входов дифференциального усилителя постоянного тока 8. Стабилизатор отрицательного напряжения 34 выполнен в виде последовательно соединенных стабилитрона 43, диода 44 и седьмого резистора 45, соединенного с конденсатором 46 и через диод 47 с отрицательным полюсом мостового выпрямителя 23. При этом эмиттер транзистора 18 формирователя сигнала управления тиристорами присоединен к параметрическому стабили затору отрицательного напряжения 34 между стабилитроном 43 и диодом 44, а первая база однопереходного тран" зистора 12 -...

Пневматический счетчик импульсов

Загрузка...

Номер патента: 1024892

Опубликовано: 23.06.1983

Авторы: Деврисашвили, Ригишвили

МПК: G06D 3/00

Метки: импульсов, пневматический, счетчик

...повыше"5 ние быстродействия счетчика.Указанная цель достигается тем, что в пневматическом счетчике импульсов, содержащем ячейки, в каждой из которых установлены первый элемент И,60 элементы ПАИЯТЬ и ЗАПРЕТ, причем выход первого элемента И соединен а включающим входом элемента ПАМЯТЬ и с запрещакщим входом элемента ЗАПРЕТ, выход элемента ПАМЯТЬ связан с разрешакщим входом элемента ЗАПРЕТ и с со. ответствующим выходным каналом счетчика, отключающий вход элемента ПАМЯТЬ каждой ячейки сообщен с выходом первого элемента И следукщей ячейки, а первый и второй входы первого элемента И первой ячейки соединены соответственно с входным каналом счетчика и с каналом разрешающего сигнала,в каждой ячейке установлен второй элемент И,во всех...

Цифровой функциональный преобразователь

Загрузка...

Номер патента: 1024893

Опубликовано: 23.06.1983

Авторы: Дворецкий, Ещин, Заволокин, Заровский, Назьмов

МПК: G06F 1/02, G06F 17/10

Метки: функциональный, цифровой

...го допол- , :правочные. функции,нительного блока памяти соединен с Величины. У(х) и а(х) вычисляютвыходом регистра младших разрядов. 5 ся, как и для известного устройства,На чертеже представлена блок-схе- по формулам (1) и (2)ма преобразователя. Мегодическая погрешность в общемЦифРовой фУнкциональный преобразо- виде может быть оценена выражениемвательсодержит регистр 1 входной,включакщий регистр 2 старших разря(к+2 )(" 2дов, регистр 3 средних разрядов .Ре- МРг" ") (м+г) р(к+)+.+егистр 4 младших разрядов, группы 5 - 7 разрядов регистра. 2 старших разря- .дов,.а также блоки памяти 8 - 11 иДля случая К(используется ор-,сумматор 12. на дополнительная поправочная Функцифровой Функциональный преобразо- ция) получаемватель работает следукщим...

Устройство для ввода информации

Загрузка...

Номер патента: 1024895

Опубликовано: 23.06.1983

Автор: Мурашко

МПК: G06F 3/02

Метки: ввода, информации

...И 5,элемент 6 задержки, мажоритарный элемент 7, первый элемент И 8, триггер9,одновибратор 10. и элемент 11 индикаЦииеНормально разомкнутые контакты коммутационных элементов 1 подключены к входам элемента ИЛИ 4, мажоритарного элемента 7 и к соответствующим входам шифратора 2. Нормальнозамкнутые контакты .коммутационных элементов 1 подключены.к входам первого элемента 8. Выход шифратора 2 подключен к входам группы регистра 3, Выход элвмвнта ИЛИ 4 подключен к первому входу элемента И 5, выход которого подключен через элемент бзадержки.к первому входу триггера 9, второй вход синхронизации которого подключен к выходу первого элемента И 8. Вход О-триггера 9 подключен кнулевому потенциалу. Выход мажоритарного элемента 7 подключен к второму...

Устройство для обмена информацией

Загрузка...

Номер патента: 1024896

Опубликовано: 23.06.1983

Авторы: Вертлиб, Гаврюшенко, Григорьева, Жуков, Зяблицева, Козлов, Ларкина, Лещинский, Стернин, Фирсов, Шнейдер

МПК: G06F 3/04

Метки: информацией, обмена

...выходом блока повьвюния достоверности, второй выход которого соединен с входом блока Формирования сообщения, блок переключения режимов,выход которого через блок управления бОсоедивен с первым входом блока повышения достоверности, третий и второйвходы которого соединены с информаци,онаваяи соответственно выходом и входом устройства, введены четыре ключа,65 два блока формирования признакови два блока обнаружения признаков,Причем выход блока сопряжения соеди"нен с информационными входами первого и второго ключей, выходы которыхчерез соответствукщие блоки формирования признаков соединены с третьимвходом блока повышения достовернрсти, выход блока Формирования сообщения соединен с информационными входами третьего и четвертого ключей,выходы...

Устройство для организации обмена

Загрузка...

Номер патента: 1024897

Опубликовано: 23.06.1983

Авторы: Посторонко, Римский, Федоренко

МПК: G06F 3/04

Метки: обмена, организации

...приведена блок-схеиаустройства.Предлагаемое устройство содержитдвунаправленные коммутаторы 1,передающие регистры 2,приемные регистры 3,:приоритетные Регистры 4,элементы,И ,элементы И-НЕ б первой группы, элементы И-НЕ 7 второй группы,элемеИгыНЕ 8 первой группы, элементы НЕ 9второй группы, переключатели 10 кэлемент И 11.Устройство работает следующим образом.В исходном состоянии разрешениена работу устройства отсутствует, ирегистры 4 установлены в нулевоесостояние. На входах элементбв И 5установлены сигналынулевого уровня,и независимо от состояния заявокна регистрах. 4 отсутствует сигналразрешения подключения регистров 2к общей шине обмена,При поступлении сигнала разрешения на работу устройства начинаетсяпоследовательный опрос...

Устройство для сопряжения дискретных датчиков с электронной вычислительной машиной

Загрузка...

Номер патента: 1024898

Опубликовано: 23.06.1983

Автор: Финаев

МПК: G06F 3/04

Метки: вычислительной, датчиков, дискретных, машиной, сопряжения, электронной

...устройства; на Фиг. 2 - Функ-, циональная схема блока контроля для случая восьми входных каналов связи ЭВИ с объектами управления; наФиг. 3 - функциональная схема дешифра тора блока контроля; на Фиг. 4 - функциональная схема узла управления 125 на Фиг. 5 в .пример Функциональной схемы блока декодирования кода с проверкой на четность.Предлагаемое устройство содержит (фиг. 1) шины 1 группы инфсрмационных входов устройства, регистры 2 группы, элементы И 3 и 4 вторйй и третьей групп, элементы ИЛИ 5 груп по, элементы Й б четвертой группы, блок 7 контроля, шины 8 и 9 первой и второй групп информационных вцхо- З 5 дов блока, сумматор 20, блок 11 декодирования, узел 12 управления, коммутатор 13, элементы И 14 первой, группы, дешифратор. 15...

Устройство для ввода информации от датчиков

Загрузка...

Номер патента: 1024899

Опубликовано: 23.06.1983

Авторы: Клюшин, Коновалов, Левчук

МПК: G06F 3/04

Метки: ввода, датчиков, информации

...логические фО".Этому состоянию счетчика 15 соответствует адрес одного из выходов четвертой группы мультиплексора 13, на котором появляется логическая "1 ф соОтветствующая команде сброса содержимого регистров сумматора и инднкатора калькулятора. Так как импульсы с выхода ключа 1 поступают на первый установочный вход счетчика 15 в течение времени .прохождения объектом датчика 18, то в течение этого времени на вход "Сброс" калькулятора подается логическая ф 1". Так только контролируемый объект пройдет датчик 18, но еще не дойдет до датчика 17, ключ 1 закроется. Ключ 2 по-прежнему открыт.Информация с датчика 19 продолжает поступать на преобразователь 4 кода и накапливаться в нем, но перезапись ее в регистр 5 прекращается,. так как с...

Устройство для отображения информации на газоразрядной индикаторной панели переменного тока

Загрузка...

Номер патента: 1024900

Опубликовано: 23.06.1983

Автор: Царевский

МПК: G06F 3/14

Метки: газоразрядной, индикаторной, информации, отображения, панели, переменного

...электроду 3 суммарного напряжения первого 13 и второго 14 источников постоянного тока и блокировку подключения полюсов первого ис- бО точника к этому же электроду. Одно- позиционный ключ 16 обеспечивают подключение к селективно выбранным электродам отрицательного полюса первоГо источника 13 (общей точки 65 схемы) и блокировку подключения положительного полюса первого источника к этому же электроду.Временные диаграммы, представленные на фиг. 2, построены на основе известного способа управлений состоянием ячеек ГИП переменного тока,. который в литературе называется методом линейной записи. В соответствии с этим методом на селектируемой ячейке создается напряжение, примерно вдвое превышающее напряжение поддержки, а сам селективный...

Четырехразрядный преобразователь двоичного кода в двоично десятичный

Загрузка...

Номер патента: 1024901

Опубликовано: 23.06.1983

Автор: Подгузов

МПК: G06F 5/02

Метки: двоично, двоичного, десятичный, кода, четырехразрядный

...содержащий шестнадцать элементов И-НБ 2 .Недостаток данного преобразователя - большой объем аппаратуры и низкая экономичность. 30Целью изобретения является упрощение преобразователя и повышение его экономичностиПоставленная цель достигается тем, что в четырехразрядный преоб разователь двоичного кода в двоично-десятичный, содержащий семь элементов И-НЕ, причем входы первого и . третьего разрядов преобразователя соединены соответственно с первыми 4 О входами первого и второго элементов И-НЕ, выходы которых соединены с входами третьего элемента И-НЕ, вы-, ход которого является выходом третье.го разряда преобразователя, входчетвертого разряда которого соединен с вторым входом первого элемента И-НЕ, введены первый и второй элементы 2...

Устройство для выделения максимального числа

Загрузка...

Номер патента: 1024902

Опубликовано: 23.06.1983

Авторы: Карелин, Миронов

МПК: G06F 7/02

Метки: выделения, максимального, числа

...Е -го элемента И к-йгруппы, выход которого соединен с вторым входом ( 3- 1)-го элемента ИЛИк-й группы, прямой выход каждого 1 гоэлемента памяти к-й груплы, соединенс к-м входом 1-го многовхоцового элемента ИЛИ, выход кажцого из которыхсоединен с вторым входом 1-го управляю,щего элемента И, выход каждого 1-гоуправляющего элемента И соединен с вторыми входами 1-х элементов И всехгрупп 21 .Нецостахом устройства является егосложность. и низкое быстродействие.Белью изобретения является упрощение устройства и повьпцение его быстродействия.Поставленная цель достигается тем,что устройство цля выцеления максимального. числа, содержащее элементыИ,ИЛИ, причем входы 1 го элементаИЛИ соединены с входами 1-х разрядов сравниваемых чисел ( 1 " 1, .,...

Устройство для сортировки чисел

Загрузка...

Номер патента: 1024903

Опубликовано: 23.06.1983

Авторы: Цыганков, Чернаков

МПК: G06F 7/06

Метки: сортировки, чисел

...соединены с первым и вторым входами ооой ветственно-го элемента ИЛИ третьей группы, выход кажцого иэ которых явля15 ется соответственно (1+1) м выходом устройства и соединен с (1+1)-м входом первого элемента ИЛИ, выход которого соединен с первым входом узла запрета, вхоп управления, устройства соединен с входом установки в нулевое состояние20 счетчика и первого распрецелителя импульсов, вторым вхоцом узла запрета, с вторыми вхоцами элементов И третьей группы и вхоцом элемента задержки, вы 25 хоц которого соединен с третьим входом узла запрета, выход которого соецинен с управлявшим вхоцом генераторапервый и второй выхоцы первого распределителя импульсов соецинены с вторыми входами элементов И соответственно первой и второй...

Двоично-десятичное арифметико-логическое устройство накапливающего типа

Загрузка...

Номер патента: 1024904

Опубликовано: 23.06.1983

Авторы: Гурьянов, Козюминский, Мищенко, Терешко

МПК: G06F 7/38

Метки: арифметико-логическое, двоично-десятичное, накапливающего, типа

...при этом каждый .элемент памяти содержит триггер и элемент задержки, вход которого подключен к входу элемента памяти, выход элемента задержки подключен к счетному входу триггера, выход которого подключен к выходу элемента памяти, выход блока коррекции каждой тетрады разрядов устройства подключен к пер" вым входам элементов ИЛИ данной тет" рады устройства, второй вход первого элемента ИЛИ данной .тетрады разрядов устройства подключен к выходу пере 1 носа из первого разряда данной тет" рады разрядов устройства, выход пер",вого элемента ИЛИ данной тетрадыразрядов устройства соединен с вхо" . дом переноса во второй разряд данСхема предлагаемого устройства 45 реализует 16 логических операций над кодами А и В, операцию, арифметичес"...

Устройство для вычисления разности квадратов двух чисел

Загрузка...

Номер патента: 1024905

Опубликовано: 23.06.1983

Авторы: Абакумов, Бантюков, Бантюкова, Голуб, Малиновский

МПК: G06F 7/38

Метки: вычисления, двух, квадратов, разности, чисел

...функциональная схема устройства для вычисления разности квадратов двух чисел,Устройство содержит накапливающий сумматор 1, сцетцик 2, первый, второй и третий триггеры 3-5, первый и второй элементы ф 6 и 7, первый и второй элементы ИЛИ. 8 и 9, первый и второй элементы 10 и 11 задержки, группу 12 элементов И, первый и второй формирователи 13 и 14 импульсов, причем входы установки в "1" второго и третьего триггеров 4 и 5 являются первым и вторым инфоомационными входами 15 и 16 устройства, прямой и инверсный выходы первого триггера 3 являются знаковыми выходами 17 и 18 устройства, прямой выход вто.рого триггера 4 соединен с первымивходами второго элемента И 7 и второго элемента ИЛИ 9, прямой выходтретьего триггера 5 соединен с вторыми...

Устройство для умножения

Загрузка...

Номер патента: 1024906

Опубликовано: 23.06.1983

Автор: Телековец

МПК: G06F 7/49

Метки: умножения

...входом перено 25са первого сумматора, первые вхоаы разряцов которого соецинены с информационными входами блока, управляющий входкоторого поцключен. к первому вхоцу элвмента ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы раэ ЗОрядов первого сумматора подключены квхоцам разрядов регистра, выходы переноса и старпего разряца первого сумматора поцключены к вхоцам элемента ИЛИ,выход которого соецинен с вхопом первно З 5са второго сумматора, первые входы разрядов которого. соединены с выходамиразрядов регистра, первый вход знакового разряда второго сумматора соединенс выхопом .старпего разряда регистра,выходы.разряцов второго сумматора соединены с информационными вхоцами преобразователя прямого коаа в дополнительный, управляющий вхоц которого соединенс выхоцом...

Устройство для суммирования чисел

Загрузка...

Номер патента: 1024907

Опубликовано: 23.06.1983

Авторы: Возняк, Домбровский, Дуда

МПК: G06F 7/50

Метки: суммирования, чисел

...задержки, причем в 1 соды разрядов накапливающего сумматора соединены с разрядами входной шнны устройства, выходы разрядов накапливающего сумматора соединены с разрядами вйходной шины устройстм, вход устаповки в нуии цщзинтора соединен с шиной сброса устройся" вар управляющая шина устройства соеа . динена с управляющим входом накапливающего сумматора, выход переноса стариего разряда которого соединен с первым входом первого элемента И и . через первый элемент НЕ с первым входом второго элемента И, входвая шина знака устройстм соединена с вторым входом второго, элемента И и через второй элемент НЕ -с вторым входом пер вого элемента И, прямой выход первого триггера пошцпочен к третьемувходу первого элемента И, а инверсный выход...

Устройство для умножения трех переменных

Загрузка...

Номер патента: 1024908

Опубликовано: 23.06.1983

Автор: Фурман

МПК: G06F 7/52

Метки: переменных, трех, умножения

...код - частота соединен с входом второго преобразователя код - частота.На чертеже приведена функциональная электрическая схема устройства.Устройство для умножения трех переменньм содержит первый и второй преобразователи 1 и 2 код -. частота, преобра зователь 3 код - временной интервал, генератор 4 тактовой частоты, элемент И 5, счетчик 6, Каждый из преобразователей 1 и 2 код - частота содержит умножитель 7 частоты и регистр 8 сомножителя, выходы которого соответственно соединены с управляющими входами умножи. геля 7 .частоты, установочные входы регистров сомножителя первого и второго преобразователей 1 и 2 код - частота являются первым и вторым входами 9 и 10 сомножителей устройства. Преобразователь 3 код - временной интервал...

Множительное устройство

Загрузка...

Номер патента: 1024909

Опубликовано: 23.06.1983

Автор: Глазачев

МПК: G06F 7/52

Метки: множительное

...разряда, элемент ИЛИ-НЕ 36, на входы которого подаются сигналы с выходов дешифратора 33 младшего разряда, элемент ИЛИ 37, на входы которого подаются сигналы с выходов дешифратора 34 старшего разряда, сумматора 38 по модулю два элемент ИЛИ 39, на входы которого. подаются сигналы с выходов дешифра-. тора 34 старшего разряда, элемент ИЛИ-НЕ 40, на входы которого подают ся сигналы с выходов дешифратора 34 старшего разряда, элемент ИЛИ 41, на входы которого подаются сигналы с выходов дешифратора 33 младшего разряда, элемент И-ИЛИ 42, элемент ИЛИ 43, на входы которого подаются сигналы с выходов дешифратора.34 старшего разряда и элемент И-,ИЛИ 44.45Устройство работает следующим образом.Рассмотрим в качестве примера перемножение двух...

Матричное вычислительное устройство

Загрузка...

Номер патента: 1024910

Опубликовано: 23.06.1983

Автор: Волощенко

МПК: G06F 7/52

Метки: вычислительное, матричное

...к четвертому выходу (и)-ой ячейки первого столбца, третий вход 1-ой ячейки дополнительной строки подключен к третьему. выходу (+1)-ой ячейки той 40 же строки, четвертый вход-ой ячейки дополнительной строки соединен с тре" тьим выходом 1-ой ячейки первого столбца и первым входом 1-ого элемента И первого столбца, выход которого соединен с первым входом (+1)-ой ячей ки первого столбца, третий и четвер" тый входы М"ой ячейки дополнительной строки соединены соответственно с первым выходом этой же ячейки и третьим 50 выходом й"ой ячейки первого столбца, пятый вход "ой ячейки каждой строки, подклниен к. пятому выходу (+1)"ой ячейки этой же строки, первые входы элементов И первой, второй и третьей 55 групп, элементов ИЛИ группы подключены к...

Матричный вычислитель экспоненты

Загрузка...

Номер патента: 1024911

Опубликовано: 23.06.1983

Авторы: Лисник, Пухов, Стасюк

МПК: G06F 7/544

Метки: вычислитель, матричный, экспоненты

...и третий входы каждого (.1+2 )"го 30;разряда первого .сумматора-вычита"теля подключены соответственно к выходу 1-го элемента И группы и Ч -муразряду входа вычислителя, второйвыход ( 1 + 2 )-го разряда -го сумматора-вычитателя соединен с третьимвходом соответствующего разряда(+ 1)"го сумматора-вычитателя, первый выход перенсй:а третьего разрядакоторого подключен к вторым входамэлементов И матрицы-го столбца, 40 четвертые входы всех К разрядов3 6 К И + 2 каждОго 1 -го сумматора-вычитателя сформированы в четырегруппы, входы первой из которых не,посредственно, а входы второй через 45 инверторы подклюцены к нулевой шинеустройства, входы третьей группы непосредственно, а входы четвертойчерез инверторы соединены с первым= 1,648721 + 2,1,618721...

Устройство для вычисления функции = +

Загрузка...

Номер патента: 1024912

Опубликовано: 23.06.1983

Авторы: Арро, Кангур, Отс

МПК: G06F 7/552

Метки: вычисления, функции

...х и у поступают на входыблока выборки меньшего числа 1, кото"рый сравнивает их и коммутирует навыходы так, чтобы на .первом выходеблока 1 всегда оказывалось меньшеечисло (будем считать, что это У) ана втором выходе большее .(Х). Обачисла поступают на входы блока деления 2, в котором вычисляется частное0.=1. Это частное поступает навход блока возведения в квадрат 3,в котором вычисляется величина= сРЯ . Одновременно в блоке 3 двоичный код величины разбивается надве группы разрядов - старшуюимладшую щ,Число разрядов старшей группы ас .определяет шаг Ь=2" с 7с которымв запоминающих матрицах блока памяти4 хранятся значения вспомогательнойфункции Яр)в -=(ЪОстальная часть устройства рабо"тает аналогично известному. Старшаягруппа...

Устройство для извлечения корня

Загрузка...

Номер патента: 1024913

Опубликовано: 23.06.1983

Авторы: Абакумов, Бантюков, Бантюкова, Голуб, Малиновский

МПК: G06F 7/552

Метки: извлечения, корня

...вход пятогоэлемента И соединены с управляющимвходом устройства,На чертеже приведена функциональная электрическая схема предлщ аемогоустройства.Устройство для извлечения корнясодержит первый триггер 1, первый 2и второй 3 элементы И, второй триггер 4; третий элемент И 5, первый 6и второй 7 делители частоты, элементы И 8 и 9, третий делитель 10 частоты, элемент ИЛИ .11, первый 12 ивторой 13 счетчики импульсов, информационный 14 и управляющий 15 входы.Устройство для извлечения корняработает следуюпжм обрезом. В исходном положении (цепи установки устройства и исходное положение не показаны) триггеры 1 и 4, счетчик 12 и управляемые делители 6,7 и 10 частоты находятся в нулевом состоянии, а в счетчике 13 записано число ф 1 ф Предусмотрепы...

Устройство для вычисления элементарных функций

Загрузка...

Номер патента: 1024914

Опубликовано: 23.06.1983

Авторы: Рейхенберг, Фурс

МПК: G06F 7/552

Метки: вычисления, функций, элементарных

...с третьим и чет"вертым входами блока анализа, первыйвыход которого соединен с первым вхо- %дом первого элемента И, второй вход ивосход которого соединены соответственно с выходом пятого регистра и вторым, входом первого сумматора, управляющий вход и информационный вход пятого 10регистра соединены соответственно свторым выходом блока управления и вы.ходом разрядов первого регистра, входустановки которого соединен с пятымвыходом блока управления и входом ус Зтановки третьего регистра, второй выход блока управления соединен с управляющим входом шестого регистра, информационный вход и выход которого соедииены соответственно с выхОдами разря" 20дом второго регистра и первым входомвторого элемента И, второй вход которого соединен с...

Устройство для возведения в квадрат

Загрузка...

Номер патента: 1024915

Опубликовано: 23.06.1983

Авторы: Абакумов, Бантюков, Бантюкова, Малиновский

МПК: G06F 7/552

Метки: возведения, квадрат

...шину опорньк импульсов, которая соединена с первымвходом первого элемента И, шину входных иьаупьсов, которая подключена квторым входам второго и третьего элементов И, выходную шину, которая соединена с нулевым вькодом триггера. момента установки устройства в исходноеположение до момента подачи первогоимпульса на шину входных импульсовпри этом, установка в исходное положениеобязательна каждый раз, так как триггер и второй счетчик после окончанияодного цикла возведения в квадрат невозвращаются в исходное положение.Цель изобретения, - упрощение устройства.Поставленная, цель дос тигается тем,что в устройство для возведения в квадрат, содеркщцее первый и второй элементы И, первые входы которьк соединеныс шиной входньк импульсов,...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 1024916

Опубликовано: 23.06.1983

Авторы: Абакумов, Бантюков, Бантюкова, Малиновский

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...первому входу которого подключен единичный выход триггера, а к второму входу подключен выход генератора опорныхимпульсов, делитель частоты, выход кото.рого соединен с входом сброса триггера,первый управляемый делитель частоты, ссчетный вход которого подключен к выходу элемента И, первый счетчик импульсов, суммирующий вход которого соеди-нен с информационным входом число-импульсного кода устройства, входы параллельной записи информации первого счетчика импульсов соединены с входамипараллельного двоичного кода устройсчва, второй счетчик импульсов, суммируюцший вход которого подключен к выходупервого управляемого делителя частоты,управляющие входы последнего соединеныс выходами второго счетчика импульсов,которые являются выходами...

Устройство для воспроизведения экспоненциальной зависимости

Загрузка...

Номер патента: 1024917

Опубликовано: 23.06.1983

Авторы: Гаврилюк, Галамай

МПК: G06F 7/556

Метки: воспроизведения, зависимости, экспоненциальной

...коэффициентов осуществляется путем подачи соответствующих логических сигналов "1" или "С" на входы установки коэффициентов управляемого делите.ля 5 частоты и делителя 9 частоты Это позволяет устранить погрешности, равные 1 1а также пар 2 4 2 ф- ф ное число погрешностей, равных 12 фЕсли частота следования импульсов входной последовательности равна максимальной рабочей частоте элементной ба- з 5 зы, коэффициенты размножения и деления, равны единице, а повышение точности устройства достигается за счет исключения парного числа погрешностей, равных .Д и возникающих во всех каналах ус 1 402ройства кроме первого. Первый канал образован младшим разрядом счетчика аргумента 1, старшимФ -цм разрядом счетчика функции 2 и первым элементом 4 з И 3...

Генератор псевдослучайной последовательности

Загрузка...

Номер патента: 1024918

Опубликовано: 23.06.1983

Автор: Ярмолик

МПК: G06F 7/58

Метки: генератор, последовательности, псевдослучайной

...случайных процессов с заданными характеристиками.Известен генератор псевдослучайныхчисел, содержащий регистр сдвига с сумматором по модулю два в цепи обратнойсвязи11.Недостатком этого устройства явпяется невозможность Получения копий псевдоспучайной послеаоватепьности сдвинутых более, чем на число тактов, равноеразрядности регистра сдвига.Известно тахже устройство цая формирования сдвинутых копий псеваоспучайного сигнапа, состоящее из генератора тактовых импульсов, первого эпемента "Запрет, регистра сдвига с сумматором по моаупю цва и эпементамиИ в цепи обратной связи, аешифратора,второго эпемента фЗапрег "т счетчиха,блоха памяти, сумматоров по модулю дваи индикаторов2,Недостатком такого устройства является спожность аппаратурного...

Аналого-цифровой генератор случайных сигналов

Загрузка...

Номер патента: 1024919

Опубликовано: 23.06.1983

Авторы: Илюшин, Мясников, Покровский

МПК: G06F 7/58

Метки: аналого-цифровой, генератор, сигналов, случайных

...усилителемПри этомвход буферного операционного усилителя первого аналогового запоминающего устройства соединен с неинвер"тирующим входом входного усилителявторого аналогового запоминающегоустройства ,3 .Недостатками известного устройства является невозможность полученииболее чем одного аналогового слу 0чайного сигнала и бинарных случайныхсигналов, а также псевдослучайностьвыходного сигнала,Цель изобретения - обесйечениевоэможности получения нескольких55аналоговых и цифровых случайных сиг"налов при незначительном увеличенииаппаратурных затрат, т.е, упрощение схемы генератора в расчете на одинвыход.Поставленная цель достигаетсятем, что в аналого-цифровой генератор случайных сигналов, содержащийчетыре операционных усилителя,...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1024920

Опубликовано: 23.06.1983

Авторы: Барбаш, Петунин, Плахтеев, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/00, G06F 9/22

Метки: микропрограммное

...регистра логических условий соединен с вто" рым входом второго сумматора по иоду" лю два, выход которого соединен с .т вторым входом второго блока элемен" тов И, выход второго блока элементов И соединен с вторым информационным входом накапливающего сумматора, пятый выход регистра микрокоманд соеди" нен с вторым входом первого элемента10 И, третьим входом четвертого блока элементов И, третьим входом третьего блока элементов И, входом первого элемента НЕ и вторым входом третьего элемента И, шестой выход регистра 13 микрокоманд "соединен с вторым входом третьего элемента ИЛИ, третий вход устройства соединен с вторым входом второго элемента И.Сущность изобретения состоит в 20 уменьшении длины поля логических ус. ловий микрокоманды за счет...