Патенты опубликованные 23.04.1981

Страница 49

Суммирующее устройство

Загрузка...

Номер патента: 824200

Опубликовано: 23.04.1981

Авторы: Браткевич, Збродов

МПК: G06F 7/49

Метки: суммирующее

...(г,р),называют нормальной, если в ней отсутствуют запрещенные группы единиц и нулей, а процесс приведения двоичной комбинации к нормальной форме - нормализацией.Таким образом, при .нормализации, начиная с р+1 раэряда, все двоичные1+комбинации вида 011 должны быть в случае р=1, заменены (свернуты)л+ в эквивалентные им комбинации 1 бе, Эта операция осуществляется блоком 3 приведения чисел к нормальной Форме.Алгоритм сложения чисел в СС (г,р)осуществляют следующим образом.1. Нормализуют исходные операндыАи В.2; формируют первую частичную сумму .2 и переносы П"р, Пщр,3. Приводят к нормальйой форме первую частичную сумму, т,е. получают,1 н.4, Выполняют сложение чисел согласно табл. 1 - 211 нП 1П( и 1 Оформируют вторую частичйую сумму...

Устройство для сложения в избыточнойдвоичной системе счисления

Загрузка...

Номер патента: 824201

Опубликовано: 23.04.1981

Авторы: Арцатбанов, Гречишников, Телековец

МПК: G06F 7/49

Метки: избыточнойдвоичной, системе, сложения, счисления

...результата.Устройство содержит вход 1 отрицательной шины аргумента А, вход 2 положительной шины аргумента А, вход 3 отрицательной шины аргумента В, вход 4 положительной шины аргумента В, блок 5 анализа входных аргументов, первый, второй, третий, четвертый элементы 6-9 задержки, в качестве которых используются О-триггеры, блок 10 формирования результата 2; выход 11 отрицательной шины результата, выход 12 положительной шины результата.Входы блока 5 соединены со входами 1 и 2 шин входного аргумента А и входами 3 и 4 шин входного аргумента В. Первый выход блока 5 соединен с первым входом блока 10, второй - со вторым входом блока 10 и входом первого элемента задержки б, третий и четвертый выходы блока 5 соединены соответственно со входами...

Устройство для умножения в конечныхполях

Загрузка...

Номер патента: 824202

Опубликовано: 23.04.1981

Авторы: Финаев, Харчистов

МПК: G06F 7/49

Метки: конечныхполях, умножения

...является двухвходовым, а сумматоры 12, , 12 С, последующих ячеек трехвходовыми, образованных например, последовательным соединением двух двухвходовых сумматоров 14 и 15 по модулю два. Каждая 2-я ячейка регистра 3 содержит триггер 16 (где а- разрядность регистров 1, 2 и 3), Входы 7, , 7 устройства соединены соответственно с первыми входами элементов ИЛИ 10, , 10 ( регистра 1, выходы которых соединены соответственно со входами соответствующих триггеров 11, , 11 регистра 1, тактовые входы триггеров 11, , 11 регистра 1 соединены с тактовым входом 4 устройства и с тактовыми входами триггеров 13, 13 С регистра 2, выход триггера 11. регистра 1 соединен со вторым входом элемента ИЛИ 10, выход триггера 11 регистра 1 соединен со вторым...

Устройство для сложения п-разрядныхдесятичных чисел

Загрузка...

Номер патента: 824203

Опубликовано: 23.04.1981

Авторы: Баженов, Кремез, Роздобара

МПК: G06F 7/49

Метки: п-разрядныхдесятичных, сложения, чисел

...с помощью нормальнойформы в одной декаде 9, поэтому перенос из одной декады в другую соответствует десятичному переносу между раэрядами, т.е. исключается коррекциярезультатов сложения в декадах. При-.менение Фибоначиевой системы счисления изменяет правила сложения кодовв разрядах декад. Сложение разрядовс весом 1 осуществляется по правилу0 + 0 = 00 + 1 = 11 + 1е 5 10 15 20 ственно переносы в разряды с весами 1 и 5 и 10 (в следующую декад).На чертеже приведена функциональная схема одной декады устройства, состоящая иэ четырех трехвходовых одноразрядных двоичных сумматоров 1-4 и элемента ИЛИ 5.Одноразрядные сумматоры 1-4 представляют собой обычные в классической двоичной арифметике сумматоры, которые соответствуют разрядам с весами 1, 2,...

Обратимый п-разрядный сумматор

Загрузка...

Номер патента: 824204

Опубликовано: 23.04.1981

Авторы: Евдокимов, Лисник, Морозовский, Пивен, Пухов, Стасюк

МПК: G06F 7/50

Метки: обратимый, п-разрядный, сумматор

...подсоединены к выхс;ам вторых сумматоров 2 по модулю два и через первый или второй элемент задержки - к полюсам слагаемых одноразрядных сумматоров 1 и первым входам соответствующих первых сумматоров 2 по модулю два. Выходы элементов И 4 каждого разряда соединены со вторыми входами соответствующих первых сумматоров по модулю два последующего разряда.Выход переноса каждого одноразрядного сумматора 1 подключен к третьему входу последующего разряда одноразрядного сумматора 1.Работу обратимого и-разрядного сумматора поясним на примере опредеч, ч ч ления суммы 5=а+Ь первой а=5-Ь и второй Ь=ь-а разрядностей чисел 5, а, Ь, представленных в разрядной формелч Я: ьО-п с1 е 111 При этом в обратимом п-разрядном сумматоре сумма реализуется на...

Комбинационный двоичный сумматор-вы-читатель

Загрузка...

Номер патента: 824205

Опубликовано: 23.04.1981

Автор: Кислухин

МПК: G06F 7/50

Метки: двоичный, комбинационный, сумматор-вы-читатель

...переноса на элементе И-НЕ 18 для формирования переноса в старший разряд при сложении, элемент И-НЕ 19 для переключения выполняемой в устройстве операции. Узел 15 состоит из четырех элементов И-НЕ 20-,23, узел 16 состоит из четырех элементов И-НЕ 24-27.При выполнении операции на входы 1 и 2 подаются соответствующие разряды чисел (слов), над которыми производится арифметическая или логическая операция, на входы 3 и 4 подаются перенос и заем из младшего разряда сумматора-вычитателя при сложении и вычитании.Описание сумматора-вычитателя в действии приведено в виде формул, эквивалентных выполняемым функциям элементов сумматора-вычитателяЭлементы И-НЕ, которые входят в сумматор, описываются следующей формулой1у=1-х ххЗ, (1)2где у -...

Множительное устройство

Загрузка...

Номер патента: 824206

Опубликовано: 23.04.1981

Авторы: Потапов, Флоренсов

МПК: G06F 7/52

Метки: множительное

...регистра 21 соединен со входом коммутатора 11, а управляющие входы преобразователей 25 и 26 прямого кодав дополнительный и многоразрядногоключа 29 подключены к выходу блока30 переключения режимов. Управляющий вход сдвигателя 17 соединен свыходом сумматора 9, а управляющийвход сдвигателя 23 подключен к выходу сумматора 13. В предлагаемом устройстве в старшей части регистра 1 первого операнда хранится значение Хо старших .раэ - рядов аргумента Х, в младшей части регистра 1 первого операнда содержится значение йХ младших разрядов аргумента Х. В старшей и младшей частях регистра второго операнда хранятся, соответственно, значения У и дУ. Для хранения таблиц значений 1 од Хо, 1 оддх; 1 од У, 1 од ьУ используются, соответственно, блоки 3,4, 7...

Устройство для вычисления функций

Загрузка...

Номер патента: 824207

Опубликовано: 23.04.1981

Авторы: Ахметов, Гусев, Пелевин, Цветков

МПК: G06F 7/548

Метки: вычисления, функций

...устройства, где,вырабатываютсяфункции синуса и косинуса о которые поступают в блок 5 умножителей,как адни из сомножителей. Входные переменные Хи У в виде параллельно-.го двоичного кода поступают на входы1 и 2 и блок 3 сдвига, в кото 6 ом происходит сдвиг переменных Х и У влево до появления старшей значащейединицы, наибольшей из входных пе, ременных Х, и У в старшем разряде,при этом число сдвигов входных переменных .одинаково. Так, например, если Х=О 0001010, У=00100110, то на выходе блока 1 сдвига получаем сдвинутые коды .входных переменных Х=00101000 У 10011000 ф тлеХф ХУ, =У,2 где К=2,Далее сдвинутые коды входных переменных.Ха и Уц поступают черезкоммутатор 4 на вход умножителей 5,как вторые сомножители. В блоке 5 умножителей...

Устройство для определения разностидвух п-разрядных чисел

Загрузка...

Номер патента: 824208

Опубликовано: 23.04.1981

Авторы: Логачев, Севастов

МПК: G06F 7/62

Метки: п-разрядных, разностидвух, чисел

...21. С выхода элемента ИЛИ 8 сигнал через элемент НЕ 18 проходит на первый вход 24 блока памяти, при этом на его первом выходе образуетсг отрицательный потенциал, который с помощью формирователя 11 подает импульс на вход "становка 1 ф реверсивного счетчика 21, устанавливая все его разряды в единичное положение, блокирует связи блока 24 памяти таким образом, чтобы до конца цикла работы блока изменения на его входах не влияли на состояние его выходов, запрещает прохождение на выходы коммутатора 23 сигналов с прямых выходов триггеров реверсивного счетчика 21 и разрешает прохождение сигналов с его инверсных выходов. По концу генератора 20 импульса на 20 выходе элемента И 1 образуется перепад с высокого потенциала на низкий и на выходе...

Устройство для последовательного сум-мирования частотно импульсных сигналов

Загрузка...

Номер патента: 824209

Опубликовано: 23.04.1981

Автор: Огар

МПК: G06F 7/68

Метки: импульсных, последовательного, сигналов, сум-мирования, частотно

...яв" ляется ограниченный частотный диапазон, обусловленный наличием линии .задержки. Схема параллельного сумми. рования не позволяет реализоватьобобщенный тип суммирования, когдавыходная последовательность импульсов 1 является линейной Функцией:АГ +ВИзвестно устройство, представляющее собой последовательный сумматорчастотно-импульсных сигналов, содер- жащее генератор тактовых импульсов,триггер, логический элемент 2 И-ИЛИНЕ. Первые входы элементов И являются входами устройства,а вторыевходы элементов И подключены к прямому и инверсному выходам триггера, 15 счетный вход которого подключен к генератору тактовых импульсов. Выходлогического элемент 2 И-ИЛИ-НЕ явля"ется выходом устройства. На выходпоследовательного сумматора поступа ют...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 824210

Опубликовано: 23.04.1981

Авторы: Овсянникова-Панченко, Петрова, Шевкопляс

МПК: G06F 13/18, G06F 9/50

Метки: многоканальное, приоритета

...счетчика 9, выходы 19 дешифратора соединены с входами синхронизации регистра 3, выходы шифратора 13 соединеныс инФормационными входами 20 счетчи-ка 9,Регистр 2 выполнен на О-триггерахс общим управляющим входом 17. Поположительному фронту синхрОнизируюцего сигнала С, поступаюцего навход 17, информация с входов 4 принимается в регистр 2 и хранится в немв течение такта. При поступлении навход 17 положительного фронта очередкого импульса (в начале следуюцеготакта) процедура записи .в регистр 2повторяется. Таким образом, регистр2 предназначен для "привязки" асинхронных сигналов запросов, поступающих на входы 4 к синхронизирующейсерии импульсов С,Регистр 3 выполнен на О-триггерахс безусловным сбросом и синхронизируемой установкой в...

Устройство контроля индикаторных эле-mehtob

Загрузка...

Номер патента: 824211

Опубликовано: 23.04.1981

Автор: Смирнов

МПК: G06F 11/30

Метки: индикаторных, эле-mehtob

...неисправностей, а выход соединен со 1 входом контрольного индикаторного элемента, и элемент задержки, вход которого подключен к выходу генератора импульсов, а выход соединен со вторым входом блока управления.На чертеже приведена структурная схема устройства для контроля индикаторных элементов.Устройство содержит блок 1 управления, индикаторные элементы 2, контрольный индиКаторный элемент 3, блок 4 обнаружения неисправностей, генератор 5 импульсов, элемент б задержки, триггер 7. 20Устройство работает следующим образом.Генератор 5 импульсов Формирует короткие импульсы опроса длительностью с и большим периодом следова- р 5 ния Т. Импульс опроса поступает на первый вход триггера, приводя его в состояние фВключено", и на вход...

Устройство для контроля формирователейм-последовательностей

Загрузка...

Номер патента: 824212

Опубликовано: 23.04.1981

Автор: Макушкин

МПК: G06F 11/08

Метки: формирователейм-последовательностей

...а выход второго сумматора 3 соединен со входом второго делителя 5 частоты. Выходы первого и второго делителей частоты соединены со входами блока б сравнения.Устройство работает следующим об разом.В и-разрядномрегистре 1 сдвига с обратной связью через сумматор 2 по модулю два образуется М-последовательность периода Т-(2"-1) Т, где Г длительность элемента кода.В частном случае порождающий полином генератора М-последовательности имеет вид: Р(х): "у "я 4, то есть обратная связь снимается с и-го и 1-го разрядов регистра сдвига, На вы ходе второго сумматора 3 образуется та же М-последовательность, но с отличным фазовым сдвигом, что справедливо только для М-последовательностей. бОЧтобы не учитывать фазы сравниВаемых в блоке б...

Устройство для включения резерва

Загрузка...

Номер патента: 824213

Опубликовано: 23.04.1981

Авторы: Верченко, Дроздов, Рябус

МПК: G06F 11/20

Метки: включения, резерва

...1, подключенный через фиксирующий диод 2 к общей шине питания;)5 точка соединения основного элемента1 и анода диода 2 подключены к базетранзистора 3, коллектор которогочерез резистор 4 пэдключен к источникупитания и непосредственно - к управ 2 О ляющему электроду тиристора 5, в анодную цепь которого включен резервныйэлемент б, Катод тиристора 5 и эмиттер транзистора 3 подключены кобщей шине питания, Общая точка сое 25 дннения основного элемента 1, резервного элемента 6 и резистора 4 подключены к плюсу источника питания.т Конденсатор 7 включен между, управляю;щим электродом тиристора и общейЗО шиной источника питания.824213 Формула изобретения Составитель В. ДиКиселева Техред Л.Савка н ктор М. Дема дакто/72 тиРаж 745ПИ 1 Государственного...

Устройство для блокировки и перезапускавычислительной системы при сбоях питания

Загрузка...

Номер патента: 824214

Опубликовано: 23.04.1981

Авторы: Бекетов, Овсянникова-Панченко, Петрова, Шевкопляс

МПК: G06F 11/22

Метки: блокировки, перезапускавычислительной, питания, сбоях, системы

...резисторов, в точках 25, 26, 28 и 29 также присутствуют положительные потенциалы. Энергия от резервных источников 31 питания не потребляется,. они находятся в пассивном состоянии или в состоянии подзарядки (цепи подзарядки на Фиг. 1 не показаны). Обмен информацией между ЭВМ 2, как обычно, осуществляется по шинам 31, которйе в совокупности с шинами 16, 18 и 19 представляют собой общую, магистраль, При этом, из-за подключения согласующих .бло" ков 17 к концам магистрали, обеспечивается во-первых, электрическое согласование волнового сопротивления линий связи на концах, и во-вторых, поддержание высс)ких потенциалов на линиях в . пассивном состоянии, т.е. при отсутствии сигналов типа Активный Оф на линиях.Напряжение питания исчезает...

Устройство для управления переклю-чением скользящего резерва

Загрузка...

Номер патента: 824215

Опубликовано: 23.04.1981

Автор: Друз

МПК: G06F 11/22

Метки: переклю-чением, резерва, скользящего

...по отношению к другимего входам, например сигнал отказаосновного блока. Укаэанный- сигналчерез блок 4 подается на вход коммутатораи на формирователь б.Иоследиий формирует импульс и возбуадает соответствующий вход шифратора 7, каждый вход которого соответствует определенному типу основцого блока и его текущему состоянию(отказ или восстановление). При:.этом на кодовых выходах шифратора 7 формируется параллельный импульсный код признака отказавшего блока и возбуждается один из управляющих выходов шифратора, соответствующий теку щему состоянию основного блока, т,е. его отказу. Сигнал с этого управляющего выхода шифратора 7 подается на соответствующие входы коммутаторов 12, 14 и устанавливает нх в следующие состояния:...

Устройство для решения р-мерных задачматематической физики

Загрузка...

Номер патента: 824216

Опубликовано: 23.04.1981

Авторы: Жабин, Корнейчук, Тарасенко, Щербина

МПК: G06F 17/13

Метки: задачматематической, р-мерных, решения, физики

...ячейки сетки 1.1 с блока 2ввода поступают цифры операндов0 , принимающие значения из множества 1, О, Ц и имеющие вес 2 ,где с - количество двоичных разря-дов, после которых фиксируется за.пятая. Цифра операнда О , поступающая на управляющий вход коммутатора6.1, управляет выдачей содержимогорегистра 5.1 на сумматор 7 таким образом, что на сумматор 7 поступаетпрямой код регистра 5.1, бсли цифраО( равна плюс единице, дополни-тельный код, если цифра равна минусединице, и код регистра 5.1 не выдается, если принимаемая цифра равнанулю, Начиная с четвертого циклараспределитель 8, анализируя содержимое А пяти старших разрядов сумматора 7, Формирует и выдает на инФормационные выходы 12 зцифру числа .0" , имеющую вес 2 с. Эта цифраравна плюс...

Устройство для решения систем линйныхалгебраических уравнений

Загрузка...

Номер патента: 824217

Опубликовано: 23.04.1981

Автор: Козлов

МПК: G06F 17/12

Метки: линйныхалгебраических, решения, систем, уравнений

...из числа циклов, в два раза больших числа строк решаемой СЛАУ. В 1-том цикле первой группы циклов (1: 1 п) осуществляется выдача коэффициентов из блока 10 памяти коэффициентов на входы блоков 5 умножения .приращений, на другие входы ко- торых через переключатели 4 поступают приращения неизвестных с регистров 1 приращений неизвестных. Резупьтаты произведений с выходов блоков 5 умножения приращений поступают на входы сумматора 7, на другой вход которогоподается значение 1-той невязки на предыдущей ите. рации Е .с выхода блока 8 памяти(-)невязок. На выходе сумматора 7 формируется новое значение 1-той невязки, которое запоминается в блоке 8 памяти невязок и поступает на вход блока 6 умножения невязок, на другой вход которого с выхода...

Устройство для вычисления коэффициентовфурье

Загрузка...

Номер патента: 824218

Опубликовано: 23.04.1981

Автор: Редин

МПК: G06F 17/14

Метки: вычисления, коэффициентовфурье

...сигналов подключены 25 ,х первым входам соответствующих блоков умножения вторые входы которых аоедвнеиы с источником анализируемого сигнала, выход каждого блока умножения подключен ко входам двух со; 30 ответствующих блоков весовых коэф-Фициентов, выходи блоков весовыхкоэффищентов соединены с соответствующими сумматорами, подключеннымик блокам усреднения Г 2 .Недостатком устройства являетсяневозможность вычисления коэффициентов Фурье на скользящем отрезке времень и погрешность представления Функции в виде ряда Фурье из-за невозможности вычисления всех коэффициен-.тов фурье,Цель изобретения, - расширениефункциональных возможностей устройства за счет вычисления скользящегоспектра и увеличение точности.Поставленная цель...

Корреляционный измеритель временизапаздывания

Загрузка...

Номер патента: 824219

Опубликовано: 23.04.1981

Автор: Скворцов

МПК: G06F 17/15, G06F 17/18

Метки: временизапаздывания, измеритель, корреляционный

...с входом блока 24 Формирования начала поиска, дополнительный выход которого соединен с первым входом второго компаратора и управляющим входом пятого компарат ра 7, первый информационный вход которого соединен с выходом переноса второго счетчика, выход которого соединен с вторым информационным входом пятого коммутатора 7, и информационным входом второго регистра 16, первый и второй выходы которого соединены соответственно с информационным ,входом третьего регистра 22 и вторым входом второго компаратора 13, выход которого соединен с входом сбросапервого регистра, информационный входкоторого соединен с выходом сумматора 11 и первым входом первого компаратора 12, второй вход которого соеди-нен с выходом первого регистра, входзапйси...

Формирователь сигналов о предельныхотклонениях параметров обекта

Загрузка...

Номер патента: 824220

Опубликовано: 23.04.1981

Автор: Шеховцов

МПК: G05B 19/18

Метки: объекта, параметров, предельныхотклонениях, сигналов, формирователь

...датчиков 1, а выдержка на отпускание реле 3 времени определяется необходимой длительностью выходного сигнала устройства.Выход каждого датчика 1 соединен с одним входом соответствующего элемента б И, с информационным входэм элемента 7 И и через инвертор 5 - с нулевым входом соответствующего триггера 4, единичный вход которогоподключен к выходу элемента б И, выход триггера 4 с двумя устойчивыми состояниями соединен с управляющим входом элемента 7 И. Выходы элементов 7 И через элемент 2 ИЛИ подключены к входу реле 3 времени, выход которого соединен с выходной клеммой 8 устройства и с объединенными между собой другими входами элементов б И.формирователь работает следующим образом.В исходном состоянии сигналы датчиков 1 отсутствуют и...

Устройство для контроля двигателейвнутреннего сгорания

Загрузка...

Номер патента: 824221

Опубликовано: 23.04.1981

Авторы: Иванов, Мендарев, Овчинников, Плюто, Шагин

МПК: G07C 11/00

Метки: двигателейвнутреннего, сгорания

...умножитель 10, делитель 11, Фор"мирователь 12 сигналов, расходомер 13,блок 14 индикации.15Устройство работает следующим образом.Информация о нагрузке двигателяс датчика 1 поступает на коммутатор2, который включает счетчик 5 иблок 6, которые начинают счет импульсов, поступающих с генератора 7. Ком.мутатор 2, в зависимости от нагруз. ки двигателя, распределяет импульсыгенератора 7 на один из регистров3 блока 4. Количество импульсов в 25регистре 3 пропорционально времениработы двигателя в данном диапазоненагрузки. Блок 6 через равные промежутки времени производит опрос,регистров 3, с которых информацияпоступает в вычислитель 8. Вычислитель8 производит вычисление значенийфункции К(В), с учетом коэффициентов,хранимых в блоке 9.Й(В)...

Делительное устройство

Загрузка...

Номер патента: 824222

Опубликовано: 23.04.1981

Авторы: Бенин, Борисенко

МПК: G06G 7/16

Метки: делительное

...блок 5 еравкекки,усилитель б, Фильтр 7 вер-. хиих частот и выпрямитель 8.Вход модулятора 1 подключен к ши ке овчарного напряжения, а выходи переоМу входу сумматора 2. Второй вход сумматора 2 подключен к перво- фЬ му вхсщу .делитеаьного устройства, а выход,- ко входу элемента 3 с регулкруеюам оэФФкциентом передачи, Через Фильтр 4 иижийх частот выход элемекта 3 с регулируемым коэффици ентом передачи связан с первым входомблока 5 сравнения. Второй вход блока 5 сравнения соединен со вторымвходом делительного устройства, авыход - с усилителем 6. Выход усилителя 6 соединен с управляющим входом элемента 3 с регулируемымкоэффициентом"передачи, выход которогочерез последовательно соединенные.Фильтр 7 верхних частот и выпрямитель 8 связан с...

Множительное устройств

Загрузка...

Номер патента: 824223

Опубликовано: 23.04.1981

Автор: Дашдамиров

МПК: G06G 7/16

Метки: множительное, устройств

...выходах в импульсные, и через первый .дополнительный масштабный резистор 12,подаются на инвертирующий вход ,первого операционного усилителя 15, логарифмируются и через первый и второй масштабные резисторы 16 и 17 псступают на входы второго операционного усилителя 19. Поскольку третий ф) ключ 3 работает синхронно с седьмым. ключом 7 и первый, второй и седьмой ключи 1, 2 и 7 управляются сдвину,тыми во времени импульсами, то во время коммутации первого и второго 5 ключей 1 и 2 третий ключ 3 разомкнут второй операционный усилитель 19 работает в режиме повторителя и на выходе выдает синфазные с входными импульсы напряжений, амплитуды которых сбдтветственно пропорциональны логарифмам от величин входных напряжений устройства. Когда замкнуты...

Устройство для получения попарных про-изведений нескольких электрическихсигналов

Загрузка...

Номер патента: 824224

Опубликовано: 23.04.1981

Авторы: Валуев, Зицер, Тамазов

МПК: G06G 7/16

Метки: нескольких, попарных, про-изведений, электрическихсигналов

...содержит квадраторы 1- 15 4, входы 5-8 устройства, выходы 9и 10 устройства.Устройство работает следующим образом.На каждый вход устройства подает ся алгебраическая сумма двух сигналов, подлежащих перемножению, Обозначим сигналы подлежащие перемножениюа, в, с, с 1. Тогда на вход 5 подается сигнал (а+Ы, на вход 6 поступает 25 сигнал (Ь+с), на вход 7 (с+6) и навход 8 (Ь+а). Выходные сигналы ква"драторов 1-4 пропорциональны квадратам алгебраических сумм сигналов подлежащих перемножению. При последова тельном и встречном относительно со824224 Составитель О ОтрадиовРедактор Л . Шишкина Техред А.Савка КорректорИ. к газ 2126/72ВНИИПИ Тираж 745 Подписноеосударственного комитета СССРелам изобретений и ОткрытийМосква, Ж, Раушская иаб., д....

Интегратор

Загрузка...

Номер патента: 824225

Опубликовано: 23.04.1981

Авторы: Голубенко, Завадский, Заика, Самофалов

МПК: G06G 7/18

Метки: интегратор

...такте работы, управляемые информацией содержащейся в регистре 9 числа, формируют локальные.зоны поляризации пластины 1. которыев общем поле пластины создают суммарную картину поляризации, задающую на выходных электродах 5 припрохождении бегущей волны в пластине 1 Функцию Уолша заданной частоты. На каждом такте работы устройства повторяется настройка и задаетсяфункция Уолша соответствующей частоты, путем изменения суммарной картины поляризации пластины 1. В тактеанализа на модулятор 3 подается исследуемый входной электрический сигнал, который модулирует синусоидальное напряжение, задаваемое генератором 4 синусоидального напряжения.Частота синусоидального напряжениягсн =Ъ / 40где у - скорость звука в сегнето 3пьезоэлектрической...

Интегратор

Загрузка...

Номер патента: 824226

Опубликовано: 23.04.1981

Автор: Косауров

МПК: G06G 7/184

Метки: интегратор

...накопительный конденсатор 8,разделительный диод 9, усилительныйтранзистор 10 с масштабным резистором11 в цепи эмнттера и ограничивающим резистором 12 в цепи коллектора,.токозадающий транзистор 13 с интег.рирующей ВС-цепью, состоящей из конденсатора 14 и резистора 15,Конденсатор 2 и цепочка паржлельно включенных конденсатора 4 и ре" зистора 5 включены между выходомФормирователя 1 импульсов и базовогоключевого транзистора б, а их общий вывод через резистор 3 соединен с шиной нулевого потенциала, коллектор ключевого транзистора б подключен к накопительному конденсатору 8, который через резистор 11 соединен с эмиттером усилительного транзистора 10, общий вывод накопительного конденсатора 8 и резистора 11 через диод 9 подключен к...

Интегрирующее устройство

Загрузка...

Номер патента: 824227

Опубликовано: 23.04.1981

Авторы: Герасимов, Кувшинов

МПК: G06G 7/18

Метки: интегрирующее

...5 соединен с датчиком буглового положения, выход которогоявляется выходом устройства, инвертирующий усилитель 7, вход которо 5 10го подключен ко входу устройства, а выход ко второму входу усилителя 3, и ограничитель 8, подключенный к источникам 9 и 10 постоянного тока и к выходу усилителя 1Ограничитель 8 в цепи обратной связи операционного усилителя содержит два потенцнометра 11 и 12, движки которых через диоды 13 и 14 соединены с точкой суммирования операционного усилителя 1. Диодный мостовой ограничительсодержит резисторы 15 и 16 и мост17 иэ четырех диодов.При подаче на вход устройствавходного напряжения О 8 на выходеограничителя 8 появляется напряжениеОор, зависимость которого от Опоказана на Фиг. 3.ВхУ этой зависимости очень...

Квадратор

Загрузка...

Номер патента: 824228

Опубликовано: 23.04.1981

Автор: Сергеев

МПК: G06G 7/20

Метки: квадратор

...дифференциального операционного усилителя, истоквторого полевого транзистора парысоединен с его затвором и являетсявходом квадратора, а сток соединенс инвертирующим входом дифференциаль-.ного операционного усилителя,Йа чертеже приведена схема квадратора.10Квадратор содержит дифференциальный операционный усилитель 1, парусогласованных полевых транзисторов2 с первым 3 и вторым 4 полевымитранзисторами, балансировочный резистор 5. 5Квадратор работает следующим об-,разом,При. включении входного напряженияОЕ через канал транзистора 4 протекает ток, равный току, протекающему щчерез транзистор 3, и вызывает на немпадение напряжения, пропорциональноевеличине. сопротивления канала.Величину этого сопротивления можно определить следующим образом...

Многоканальный логарифмическийаналого-цифровой преобразователь

Загрузка...

Номер патента: 824229

Опубликовано: 23.04.1981

Авторы: Борисова, Зотов, Коньков, Садовский

МПК: G06G 7/24

Метки: логарифмическийаналого-цифровой, многоканальный

...выходной регистр 10,вход 11.Многоканальный логарифмическийаналого-циФровой преобразователь ра"ботает следующим образом.В исходном состоянии триггеры 1-1,1-2,1-в находятся в нулевом состоянии. Преобразуемое напряжениесо входа 11 через усилители 3-1, 3-2,З-п.подводится одновременно ковсем компараторам 2-1, 2-2, , 2-ви вызывает срабатывание тех иэ них,пороговые напряжения которых, установленные по логарифмическому законуи задаваемые источником 4 опорныхнапряжений, меньше преобразуемогонапряжения,Сигналы с выходов сработавшихкомпараторов 2-1,.2-2. , 2-в переводят соответствующие триггеры 1-1,1-2, , 1-в в единичное состояние.Состояние последних триггеров 1-вопределяет выбранный диапазон измерений, что соответствует коду...