Патенты опубликованные 15.07.1980
Устройство для деления двоичных чисел
Номер патента: 748410
Опубликовано: 15.07.1980
Авторы: Белецкий, Гузенко, Евдокимов, Стасюк
МПК: G06F 7/39
Метки: двоичных, деления, чисел
...третьего сумматора 7 . Третьи одноименные входы одноразрядных сумматоров 47,52 младших разрядов сумматоров 6 и 7 подключены к (0+2) и (Н) ьходам 12, 13 делимого соответственно. 30Работу предлагаемого устройства поясним на примере определения частного .делимого Ъ и делителя О, предварительно представленных в разрядной форме в виде следующей зависимости; 35 1 где Ь - разрядный вектор, определяемый0+1)на основании зависимости вида6+1)б) ,) (4)Я")- величина, принимающая значения) 2 Ь") о (5)ю ЯИ- модули ве въ 6) " Иэ выражения (1) очевидно, что при ;1 = 1 Ъ " =Ь Я) =2 . Знак частного при этом положителен, если знаки делимого и делителя одинаковы, и отрицателен в противном случае, Поскольку положительный и отрицательный знаки делимого и...
Устройство для умножения двоичных чисел
Номер патента: 748411
Опубликовано: 15.07.1980
Авторы: Волковыский, Попов
МПК: G06F 7/39
Метки: двоичных, умножения, чисел
...+ВС.Данное устройство позволяет существенно сократить время выполнения,1 многократных умножений по сравнению с прототипом. 50 О О О О О О 1 1 1 3 74841Целью изобретения является повышение быстродействия устройства при выполнении многократных умножений.Для достижения этой цели в устройство введены дополнительный регистр множите 5 ля и преобразователь кодов, причем выходы старших разрядов регистра множителл 3 и дополнительного регистра множителя соединены со входами преобразователя кодов, выход преобразователя кодов соединен с 10 управляющим входом блока формирования частичных произведений, входы регистра множителя и дополнительного регистра множителя соединены с выходами регистров поразрядных сумм и поразрядных переносов...
Устройство для умножения двоичных чисел
Номер патента: 748412
Опубликовано: 15.07.1980
Авторы: Волковыский, Попов, Совкова
МПК: G06F 7/39
Метки: двоичных, умножения, чисел
...разрядов множителя. Висходном состоянии в регистре 1 записаномножимое, в регистрах 6 и 7 две компененты (двухрядный код) множителя, регистры 4 и 5 - в нулевом состоянии. Младшие разряды двухрядного кода множителяподаются с регистров 6 и 7 на входысумматора 8, где производится их суммирование,Сумма с выкода сумматора 8 поступает на управляющий вход блока формирования частичных произведений 2, а переносиз старшего разряда сумматора 8 поступает на узел задержки 9, где задерживается на один такт и добавляется к млЖшему разряду сумматора 8, Блок формирования частичных произведений 2 формирует частичные произведения, равные нулю,множимому 5, удвоенному множимомуили инверсному коду множимого (последние два значения возможны только...
Микропрограммное устройство управления
Номер патента: 748413
Опубликовано: 15.07.1980
Авторы: Андрущенко, Барбаш, Тимонькин, Ткаченко, Фомин, Харченко
МПК: G06F 9/12
Метки: микропрограммное
...информации (адреса микрокоманды) 45с выходов блоков памяти 5 и б натретий вход коммутатора 13.Элементы НЕ 7 и 8 и элементыИЛИ 11 и 12 образуют цепи. Управления работой коммутатора 13 по первому и второму входам. При наличииуправляющего сигнала на первом (втором)входе коммутатора 13 адрес следующей микрокоманды с выхода 18 (19)блока 1 памяти 5 (6) записывается черезэлемейты ИЛИ 9 и коммутатор 13 в55регистр 1 (2).Устройство работает следующим образом,В исходном состоянии триггер 10Находится в единичном (нулевом) 60состоянии, а адрес считываемой микрокоманды находится в регистре 1 (2)Так как элемент И 3 (4)открыт, тотактовый импульс, поступающий со":входа устройства 14 (15) через эле мент И 3 (4) разрешает считывание микрокоманды с блока...
Устройство для управления памятью
Номер патента: 748414
Опубликовано: 15.07.1980
МПК: G06F 13/16, G06F 9/48
Метки: памятью
...48 поступаеткоторая выставляет затем н т на шаг 6,Производится опрос АП 4 под процессора по запросу).еленных строк нет то вырабагнал, который поступает наока 28, устанавливает в "1 ф, сигнал с единичного выходасходит элемент И" 68, такдругих его входа также постунулевых выходов триггеровдалее, через выход блока 28упает в АП 3 и переходят на ПереходяШаг 6,полю 1 (виЕсли выдтывается сивход 31 блтриггер 49пр которого как на дв пает 1" 51 и 52, сигнал пост ш оки, то полю 4 ший пр я верх выдаетс Если имеются выделенные стрсреди них производится опрос пона поиск минимального кода (высоритет абонента).Затем выделяетсняя строка, содержимое которойна выходной регистр АП 4 и вырется сигнал, который поступает н31 блока 28, а из БП 6...
Кассовый регистратор
Номер патента: 748415
Опубликовано: 15.07.1980
Авторы: Васюнин, Грачев, Казаков, Кубланов, Филиппов
МПК: G06F 15/02
Метки: кассовый, регистратор
...типа КК 1 ИЕ 557.Объем счетчика 10 зависит от того, сколько переходов от одних подпрограмм к другим имеется в программе.35 . Счетчик 11 является двенадцатибитнымв максимальном случае, хотя он может быть также еще больше увеличен. В случаях использования ПЗУ 2 на одном-двух слоях по 256 х 8 бит этот счет чик может иметь только 9 триггеров.Счетчики 10 и 11 должны иметь входы установкипо коду. В случае исполь зования ПЗУ с другими данными битность регистров.и сче .чиков должна определяться с учетом адреса ПЗУ.Выходы ПЗУ восьмибитные. Младшие четы ре бита - выходы 27 с кодировкой 2-23большей частью являются информационными, старшие - соединенные 26 с кодировкой 2 " + 27 определяют код микрокоманд за исключением случаев наличия...
Устройство для перебора перестановок
Номер патента: 748416
Опубликовано: 15.07.1980
Авторы: Борисов, Викторов, Минина, Романкевич
МПК: G06F 15/20
Метки: перебора, перестановок
...5 по модулю 4, счетчик сбрасывается в состояние О, открывая приэтом элемент И 9, подключенный ковходу счетчика 5 по модулю б, исчетчик 5 по модулю б сбрасываетсяв состояние О..После поступления на счетчик 5модулю 4 трех тактовых импульв на его выходе появляется едичный сигнал. Этот сигнал запрещаподачу следующего тактового имльса на счетчик 5 по модулю 5,пирая элемент И 9, подключенныйего входу, разрешает подачу следующего тактового сигнала на счетчик5 по модулю З,открывая элемент И 9,подключенный к его входу; запираетсоответствующие элемента И 2 и И б,О отпирает соответствующие элементыИ 4, вследствие чего цепь иэ пяти реристров 1 замыкается в обход пятого,четвертого и третьего регистров 1,выходной сигнал со счетчика 5 по модулю б...
Многоканальное цифровое сглаживающее устройство
Номер патента: 748417
Опубликовано: 15.07.1980
МПК: G06F 17/17
Метки: многоканальное, сглаживающее, цифровое
...регистра,На фиг. 1 представлена блок-схе- ума устройства; на фиг, 2 - таблицаи эпюры абсолютных погрешностейусечения и добавления.Предлагаемое устройство содержит(фиг. 1) формирователь 1 с элементами 2 задержки, каналы 3, каждый из Окоторых содержит и-разрядный комбинационный сумматор 4 и (и)-раз.рядный регистр 5, образованный двухтактным В 5- или )К-триггерами;поступает и разрядный параллельныидвоичный код текущей дискреты безучета двух младших разрядов; и-раэрядный выход 7, соединенный с (и)разрядным выходом регистра 5 и выходом младшего разряда сумматора 4оконечного канала 3 устройства,управляющий вход 8.,Работа устройства осуществляетсяза один такт (сложение) в соответствии с уравнением (1): и(4)2г 2 причем текущие...
Устройство для вычисления функций
Номер патента: 748418
Опубликовано: 15.07.1980
МПК: G06F 15/34
Метки: вычисления, функций
...7, 8, регистр записи 9, шифратор 10, блок управления 11, знаковый разряд накопительного сдвигового регистра 12, элементы И 13, выходы разрядов накопительного сдвигового регистра 14, выходы разрядов регистра записи 15, выходы элементов И 16, выходы шифратора 17, управляющие входы элементов И 18, выходы блока управления 19.Работа устройства основана на следующем. Поскольку в конце операции величина у сводится к нулю, то можно задавать для первого шага Итерации вместо= 0 некоторое начальное значение ф , зависящее от разности между У и нулем, То естыо определяется номером разряда, содержащего первую значущую единицу в двоичном представлении аргумента. Например, у представлен кодом 0,000001101 Тогда 1 = б, и число итераций будет равно...
Устройство для определения среднего
Номер патента: 748419
Опубликовано: 15.07.1980
Автор: Добрыдень
МПК: G06F 17/18
Метки: среднего
...этого на выходах блока памяти 11 будет присутствовать числоХ , и цифровой компаратор 12 вочередном цикле работы устройствапропустит импульс на второй вход 60блока синхронизации лишь тогда, когда число 3 в счетчике 9 станет равным величине х. При этом возможныследующие варианты: ХпХ 1,Хои = Х",Х,( Х,. В"первом случае с момента достижения равенства Ь = Х откроется, аналогично описанному выше, элемент И5, и импульсы, поступающие на счетчик 9, будут суммироваться такжереверсивным счетчиком 8 до тех пор,пока не будет сформировано число хт. е. пока не возникнет импульсна втором выходе время-импульсного .преобразователя, Следовательно, в реверсивный счетчик 8 будет добавленавеличина Х - Х , что, очевидно, эквивалентно вычитанию из...
Устройство для построения диагностического теста и диагностирования комбинационных схем
Номер патента: 748420
Опубликовано: 15.07.1980
Авторы: Бессмертных, Новиков
МПК: G06F 11/26
Метки: диагностирования, диагностического, комбинационных, построения, схем, теста
...5 или б.Элементы 8, стоящие в выходныхцепях одного из коммутаторов 5 и бРуправляющими входами подключены квыходам соответствующих элементов7 И, подключенных к выходам другого коммутатора 5 или б,а их выходыподключены к входам дешифратора 9.Дешифратор 9 выполнен, например матричным и служит для преобразованиядвоичного кода на входе в терминахсостояний переменных ПКНФ и ИКНФв сигналы, соответствующие состоянию входных переменных схемы. Коммутатор 10 служит для управления работой чувствительных элементов блока 4 и с переходом на единичйое положение разрывает цепьпитания коммутатора 3, который остается в отключенном положении доприхода коммутатора 10 в положение 55 0 , а совместно с шифратором 11,выполненным, например,...
Устройство для контроля монтажа
Номер патента: 748421
Опубликовано: 15.07.1980
МПК: G01R 31/02, G06F 11/07
Метки: монтажа
...цепи.При проведении монтажа на исполнительный механизм 5 из оперативнойпамяти 11 поступает код величины перемещения, отрабатываемого мехайиэмом 5, позиционируя исполнительныйэлемент б в нужную контрольную точку.Затем производится непосредственномонтаж проводника к выбранному контакту,При этом исполнительный механизм5 выдает в узел 10 анализа сигнал,информирующий о проведении однойоперации пайки (накрутки), этотсигнал вычитает "1" из исходного кода количества паек (накруток), за"несенного в узел 10 анализа.Единичный сигнал генератора 7 35через исполнительный элемент б и выбранный контакт поступает на входсоответствуюшего элемента И 14. Посигналу узла 12 узел 15 управлениякоммутатором подключает поочередно 40выходы элементов И 14 к...
Устройство для контроля интегральных схем
Номер патента: 748422
Опубликовано: 15.07.1980
Автор: Гаврилов
МПК: G01R 31/28, G07C 3/14
Метки: интегральных, схем
...60количества с этим зондом на выходедискриминатора 2 появится сигнал"брак на выходе" тех каналов, зондй которых замыкают с выбранйымзондом, номер которого фиксируется 45 регистром 8, На блок 5 поступаетсигнал "сбой" с выхода элементаИЛИ 3. Оператор исправляет корочение и осуществляет повторный запускданного режима. С генератора 7 сигнал поступит на вход регистра 8, вкотором произойдет перемещение "единицы" из первого разряда во второй,Прй этом произойдет проверка на замыкание второго зонда с остальнымизондами и т. д. до последнего зонда.Перенос единицы иэ старшего разрядарегистра 8 в первый фиксирует окончание первого режима и отсутствиезамыканий между зондами.При контроле на функционированиеблок управления 5 записывает в регистр...
Устройство для проверки монтажа
Номер патента: 748423
Опубликовано: 15.07.1980
Авторы: Кузовкин, Никаноров, Томилин, Хесед
МПК: G01R 31/28, G06F 11/14
...счетчика координаты Х, введены три схемы сравнения, элемент ИЛИ, три элемента И и элемент НЕ, выход которого соединен с перным входом перного элемента И, второй вход которого соединен с выходом первой схемы сравнения, выход блока анализа подключен ко входу элемента НЕ и к первым входам второго и третьего элементов И, вторые входы которых соединены соответственно с второй и третьей схемами сравнения, выходы первого и третьего элементов И подключены к соответствующим входам элемента ИЛИ, выход которого соединен с управляющим входом блока управления выводом, а выход второго элемента И соединен со входом счетчика координатыпервые и вторые группы входов схем сравнения подключены соответственно к первой й второй группам входов регистра.На...
Устройство для диагностики неисправностей
Номер патента: 748424
Опубликовано: 15.07.1980
Автор: Приваленко
МПК: G07C 11/00
Метки: диагностики, неисправностей
...элементы 12,постоянные резисторы 13, индикаторы14.Устройство работает следующимобразомРабота начинается с включенияключей 6 блока 1, соответствующихдиагностируемым параметрам объекта контроля, Напряжения через ключи 1 подаются на вентильные элементы 7 и элементы И 8, При этом часть ячеек И срабатывает (в зависимости от включенных ключей 6 и учитываемых связей между ними)и выдает сигналы на вход резисторов 9. Резисторы 9 и усилители 10 подобраны так, что напряжения, снимаемые с элементов 7 и 8, будут изменены (уменьшены) в соответствии с "удельным весом" параметра для данной неисправности. Напряжения, снимаемые с резисторов 9 и усилителей 10, суммируются (вычитаются) усилителями 11, На выходах усилителей 11 будут различные величины...
Централизованная многоканальная счетная система
Номер патента: 748425
Опубликовано: 15.07.1980
Авторы: Галган, Климов, Козловцев, Матвеев, Махновский, Неморовский
МПК: G06F 15/52
Метки: многоканальная, счетная, централизованная
...поступит на установочный входблока индикации 7 и включит соответствующий индикатор превышенияпорога.Чем выше заданный для данНогоканала пороговый уровень среднейчастоты импульсов детектора, поступающих на входы 28 блока 2, тембольшим выбирается значение регулируемой частоты на соответствующемвыходе 27 цифрового делителя частоты 21.Если. измеряемая средняя частотаимпульсов-го детектора, например З-го, не превышает установленное пороговое значение, то импульсустановлен в "единицу" триггерапереполнения 4 с выхода 27 цифрового делителя частоты 21 поступитраньше сигнала переполнения пересчетной схемы 3 (см. на фиг. 2 сигналы на выходах элементов Зз и 27) .При этом триггер 4; также перейдетиз состояния "ноль" в состояние"единица", но без...
Вычислительное устройство для определения соотношений между частотными сигналами
Номер патента: 748426
Опубликовано: 15.07.1980
Автор: Соколовский
МПК: G06F 7/12
Метки: вычислительное, между, сигналами, соотношений, частотными
...подключены к шинам "вперед" и "назад" реверсивного счетчика 21 цифро 5аналоговыи йреобразователь 22 блокк23 выбора начальных условий, цифровой выход которого подключен к шине установки начальных условий реверсивного счетчика, а аналоговыйвыход к одному из входов второго до 10 полнительного сумматора 24. Междублоками 19 и 20 включен дополнительный пороговый элемент 25, а выхододного фиксатора 11 нулевого порядка соединен со входом сумматора 1715 через инвертор 26.:Устройство работает следующимобразом,На преобразователь 9, один извходов триггера 1, на вход счет-И ного триггера 7, на входы соответст. вующих блоков задержки 5 и управляю.щий вход ключа 12 поступают короткиеимпульсы задающей частотно-импульсной последовательности (ЧИП)...
Устройство для выделения модуля знакопеременного сигнала
Номер патента: 748427
Опубликовано: 15.07.1980
Автор: Годлевский
МПК: G06G 7/12
Метки: выделения, знакопеременного, модуля, сигнала
...частоте изменения последнего,что обусловлено наличием в обратныхсвязях операционного усилителя этогоблока разделительных диодов.Целью изобретения является повышение точности,Это достигается тем, что устройство, содержащее блок выделения однополярной полуволны сигнала, инвертирующий вход которого через первыймасштабный резистор соединен с входной клеммой устройства, выход блокавыделения однополярной полуволнысигнала через второй масштабный резистор подключен к неинвертирующемувходу сумматора, соединенному черезтретий масштабный резистор с входнойклеммой устройства, содержит входнойразделительный диод и дополнительные масштабные резисторы, первые выводы которых подключены соответственно к инвертирующему входу сумматораи...
Устройство для разложения графа на деревья
Номер патента: 748428
Опубликовано: 15.07.1980
Автор: Червяцов
МПК: G06G 7/122
Метки: графа, деревья, разложения
...графа, соединяются между собой. На наборном поле 9 выходы распределителей 8 и входы элементов запрета 7, соответствующие одноименным ребрам, но инцидентные разным вершинам, соединяются между собой. При этом соблюдается правило: выход распределителя, соответствующего вершине с меньшим номером, должен быть соединен с входом одноименного элемента запрета соответствуюшего вершине с большим номером.В дальнейшем на этапе исследования графа работа устройства протекает по тактам. В первом такте поступает сигнал по входу сброса 13 на нулевые входы триггеров б и стирающие входы счетчиков 4. Триггеры исчетчики устанавливаются в исходноесостояние. Во втором такте в соответствии с матрицей инцидентности поступают сигналы на единичные входы...
Устройство для определения оптимальных траекторий
Номер патента: 748429
Опубликовано: 15.07.1980
Авторы: Валетчик, Васильев, Додонов, Левина
МПК: G06G 7/122
Метки: оптимальных, траекторий
...3) в виде стандартного телевизионного сигнала через полюс 18 (фиг, 2) поступает во внешний запоминающий блок 2, где запоминается на мишени ЗЭЛТ 8. Определение оптимальных траекторий предполагает описание среды (фиг. 3) в виде сети, в которой узлам сети, например, 24-39 ставится в соответствие количественное описание параметров фрагментов среды, Ч;, в центре которых находятся узлы сети. Для получения количественных характеристик используется особенность ЗЭЛТ - возможностьформирования микрорастра, размер и конфигурация которого соответствует размеру и конфигурации фрагмента, с последующим интегрированием считываемого сигнала по данному фрагменту. для формирования микрора тра Ч.; 5 необходимо задать его масштаб; размеры по вертикали и...
Множительно-делительное устройство
Номер патента: 748430
Опубликовано: 15.07.1980
МПК: G06G 7/16
Метки: множительно-делительное
...устройства.Множительно-делительное устройство содержит первый операционный блок с запоминанием 1, второй операционный блок с запоминанием 2, прйчем первые входы блоков 1 и 2 соединеныс первым входом устройства 3. В состав операционного блока могут входить, например, операционный усилитель, масштабные резисторы, интегрирующая емкость и ключ. Устройство содержит два входных ключа 4 и 5, первые входы которых соединены.со вторым входом б, а вторые входы - с третьим входом устройства 7, выходной ключ 8, выход которого соединен с выходом 9 устройства, два управляемых линейных элемента 10 и 11, первые входы которых соединеныс выходами соответствующих входных ключей 4 и 5, вторые входы - с выходами соответствующих операционных блоков...
Многоканальное устройство для программного управления
Номер патента: 748431
Опубликовано: 15.07.1980
Автор: Левашов
МПК: G05B 19/18, G05B 19/414, G05B 19/416 ...
Метки: многоканальное, программного
...4 ф После подачи сигнала Сброс из инсоединенные второй элемент ИЛИ, второй терпоеятора 1 каждый канал 2 устанавлитриггер и второй элемент И, выходкотороговается в исходное положение, при котором подключен к третьему входу счетчика пути обнуеяются счетчики 6, 7 пути разгона и разгона, а второй вход - к первому входу . торможения, регистр 8, триггеры 11 и 13 успервого элемента И и к выходу кеюча,под- танавливаются в нулевое состояние в ре 4соединенного первым входом к выходу уп- Э зуеьтате чего на выходах элементов 14 и 16 равляемого Генератора, второй вход первого устанавливается единичный потенциал. При элемента И соединен со вторым входом кеа- задании ускоренных перемещений интерпопана запрета ускоренной отработки и с вы-еятор 1...
Устройство для ввода-вывода информации
Номер патента: 748432
Опубликовано: 15.07.1980
Авторы: Заславский, Крейзель, Серебряков, Сидора, Фельдман
МПК: G06F 3/04
Метки: ввода-вывода, информации
...Импульсы, вырабатываемые первым распределителем 10 импульсов, поступают на второй распределитель 1 импульсов и с выхода его на счетчик 3.После определенного числа циклов, задаваемого счетчиком 3, триггер 5 устанавливается в противоположное состояние и сигнал логической единицы на его инверсном выходе сменяется нулем.После окончания одного полного цикла второго распределителя 1 срабатывает первый элемент 4 И и триггер 5 возвращается в исходнбе состояние.При наличии на инверсном выходе триггера 5 логической единицы последняя поступает на вход формировате- лЯ импульсов 14, на входы инверторов 23 и элемента 24 И-ИЛИ блоков 7 преобразования.При поступлении на вход второго и третьего элементов 26 и 27 И логического нуля с выхода...
Система обработки данных
Номер патента: 748433
Опубликовано: 15.07.1980
Авторы: Абражевич, Витер, Овсянников, Шевченко
МПК: G06F 15/00
Метки: данных
...всю необходимую информацию для передачи данных: код выполняемой команды, адрес данных, счетчик количества передаваемых байтов и специальные флажки.Ряд управляющих слов канала составляют канальную программу, которая первоначально хранится в блоке 4 памяти. Первое управляющее слово канала извлекается из блока 4 памяти по специальной инструкции процессора 1 (2), которая задает адрес устройства б (7) ввода-вывода, адрес канала 16 (17, 18) и внешнего устройства (последние на чертеже не показаны). Инструкция процессора поступает в устройство 6 (7) ввода-вывода через шины 19 (20) процессора, блок 13 связи с процессором. Получив инструкцию, устройства ввода-вывода освобождают процессор 1 (2) для вйполнения дальнейших инструкций и...
Цифровой функциональный преобразователь
Номер патента: 748434
Опубликовано: 15.07.1980
Авторы: Рейхенберг, Шевченко
МПК: G06F 17/10
Метки: функциональный, цифровой
...при сдвиге стар- шие разряды регистров 9-12 и продвигаются к их началу. После выполнения и+а тактов, где и - число раэРядов аргумента, и = 1 о 9 и)число дополнительных защитных разрядов для компенсации погрешности усечениячисел при сдвиге, в регистрах 9-12 содержатся результаты -Й итерации. Общее число итерациЙ равно и+1,По знаку содержания четвертого регистра 12 в конце каждой итерации в блоке 17 анализа знака вырабатывается сигнал ц, определяющий на следующей итерации для тригонометрических функций при ц = +1 сложение в сумма 3торах-вычитателях 1-3 и 7, вычитание в сумматорах-вычитателях 4-6 и 8, при о = -1 сложение в сумматорахвычитателях 1, 2, 5 и б, вычитание в сумматорах-вычитателях 3, 4, 7 и 8 Для гиперболических функций...
Устройство для контроля объемного и массового расхода
Номер патента: 748435
Опубликовано: 15.07.1980
Авторы: Маненьков, Смоленский
МПК: G01F 5/00, G06F 17/00
Метки: массового, объемного, расхода
...кото- вительнрого подклдключен к выходу второго Ум- лении.ьным элементом в прямом направножителя, выход второго делителя ТФявляется вторым выходом устройства шриггер .б включен так что азр реРшает прохождение информационноговыход генератора импульсов соединен импульса с датчика 10 че ез эле ес первыми входами первого и второгоэлементов ИЛИ и с втрого И 1 на входы элементов И 12 и 13н ов и с вторыми управляю- и через элемент НЕ 14 на вход т игщими входами первогои второго ин- .ге а 15 ктегратороер , оторый срабатывает по задсоединерон, ныход второго элемента И ненен с "вторым входом второгому фронту входного импульса. Инфорэлемента ИЛИ выхмационный импульс, характеризующийвыход которого через движение пластины в прямом нап...
Делительное устройство
Номер патента: 748436
Опубликовано: 15.07.1980
Авторы: Лапенко, Шевченко, Шишкевич
МПК: G06G 7/16
Метки: делительное
...элемента 7 исключающее ИЛИ. Вход формирователя 11 импульсов подключен к выходу старшего разряда счетчика 9.Делительное устройство работает следующим образом.В исходном состоянии счетчики 8, 9 и регистр 12 обнулены. На входы 3 и 4 устройства подаются соответственно напряжения делимого П и делители П . Эти напряжения сравниваются в компараторах 5 и б с нулевым потенциалом, причем сигналу логической "1",на выходе каждого компаратора соответствует положительная полярность напряжения на его первом входе., Таким образом, на выходе элемента 7 исключающее ИЛИ будет сигнал логического "0", если знаки напряжений делимого и делителя одинаковы, и логической "1", .если эти знаки разныеВыходной сигнал элемента 7 управляет состоянием знакомого...
Способ умножения двух сигналов
Номер патента: 748437
Опубликовано: 15.07.1980
Автор: Линецкий
МПК: G06G 7/16
Метки: двух, сигналов, умножения
...периодический сигнал. По рассматриваемому способу для получения выходного сигнала в виде частоты потребовались бы дополнительныепреобразования.Целью изобретения является повышение точности путем получения не-прерывногопотока измеряемых интервалов времени.Цель достигается тем, что в способе умножения двух сигналов, основанном на интегрировании первогосомножителя, представленного в виде " "йапряжения,в течение интервала времени, пропорционального второму сомножителю, на разряде интеграторас помощью эталонного сигнала, представленного постоянным напряжением,полярность которого противоположнаполярности проинтегрированного сигнала, и на измерении интервала вре" мени, начало которого совпадает сокончанием интегрирования сигнала,а...
Интегратор
Номер патента: 748438
Опубликовано: 15.07.1980
МПК: G06G 7/18
Метки: интегратор
...элемента 23 появляется единичный логический сигнал. По этому сигналу ключ 21 размыкается, а элемент запрета 24 блокируется по .запрещающему входу. Поэтому блок сравнения 20 отключает от дополнительного входа 3 преобразователя 1 и от цепи управления переключателя "слежение-хранение" 18, благодаря чему блок 16 ос.тается в режиме слежения,Под действием единичного выходного сигнала элемента 23, поступающего на шину 12 установки нуля, реверсивный счетчик 9 удерживается в положении, соответствующем нулевому напряжению на выходе цифроаналоговог преобразователя 15 несмотря на наличие импульсов на счетном входе 11. В то же время на выходе одного изэлементов И 34 или 35 трехпозиционного переключателя 25 под действиемединичных логических...
Интегратор
Номер патента: 748439
Опубликовано: 15.07.1980
МПК: G06G 7/18
Метки: интегратор
...операционногоусилителя 3 на шину нулевого потенциала, а ключ 9 разрывает цепь отрицательной обратной связи интегратора. Одновременно с разрядоминтегрирующего конденсатора начинается процесс коррекции дрейфа нуля б 5операционных усилителей. При этомнапряжение на выходе корректирующегооперационного усилителя будет равно где ОяидО - входное напряжение и напряжение дрейфа нуля этого услителя,коэффициент усиления этого усилителя.Так как выход корректирующего операционного усилителя соединен с инвертирующим входом интегрирующего операционного усилителя, цепь отрицательной обратной связипоследнего разомкнута, и его инвертирующий вход подключен к шине нулевого потенциала, выходное напряжение интегрирующего усилителя можно записать О =(и...