Устройство для контроля интегральных схем

Номер патента: 748422

Автор: Гаврилов

ZIP архив

Текст

ОПИСАНИЕИЗОБР ТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советскик Социалистических Республик(22) Заявлено 17.0578 (21) 2617224/18-24 (51) Л 1. Кл. с присоединением заявки йо С Об Г 15/46 Государственный комитет СССР по делам изобретений и открытий(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИНТЕГРАЛЬНЫХ СХЕМ 10 Изобретение относится к области вычислительной техники и может быть применено для контроля интегральных схем (ИС),Известно,устройство для контроля интегральных схем 1, которое обеспечивает контроль интегральной схемы (ИС) с проверкой наличия контакта зондов-щупов и ИС при контроле на пластинах. Недостатком такого устройства является отсутствие воэможности проверить наличие замыкания двух соседних зондов и отсутствие автоматического контроля порогов амплитудных дискриминаторов, с помощью .которых осуществляется разбраковка интегральных схем. Известно также устройство для кон" троля интегральных схем 2, которое осуществляет контроль замыкания двух соседних выводов ИС или зондовшупов при контроле на пластинах, 2 но вэтом устройстве необходимо подавать напряжение, противоположное по полярности напряжению питания интегральной схемы, что приводит к применению электромагнитных реле и. 30 увеличивает емкость измерительнойцепи.Недостатком данного устройстваявляется отсутствие возможности автоматического самоконтроля измерительныхцепей.Наиболее близким по техническойсущности к данному изобретению является устройство для контроля 3,содержащее два электронных ключа,два триггера, многоканальный амплитудный дискриминатор, элемент ИЛИ,два элемента И, блок управления.Недостатком этого устройстваявляется отсутствие возможности контроля порогов амплитудных дискриминаторов и проверки замыкания двухсоседних зондов, что не дает достаточной достоверности контроля.Целью изобретения является повышение достоверности контроля интегральных схем,Поставленная цель достигается тем,что в устройство для контроля интегральных схем, содержащее последовательно соединенные многоканальныйамплитудный дискриминатор, первыйэлемент ИЛИ, блок управления игенератор тактовых импульсов, причемвторой выход блока управления под3748422 ключен ко входам блока памяти и программируемого источника питания, введены блок ключей и последовательносоединенные кольцевой регистр сдвигаи блок вторых элементов ИЛИ, выходы которого подключены к задающимвходам многоканального амплитудногодискриминатора, а вторые входы -к выходам блока памяти, выходы блока ключей соединены с измерительными входами многоканального амплитудного дискриминатора, задающиевходы - с выходом программируемогоисточника питания, первые управляющие входы - с выходами кольцевого,регистра сдвига, а вторые управляющиевходы - со вторым выходом блока управ ления и со входом записи кольцевогорегистра сдвига, соединенного тактовым входом с выходом генератора тактовых импульсов, а выходом старшегоразряда - со вторым входом блока 20управления.На чертеже представлена блок-схема устройства,На чертеже изображена интегральная схема 1, многоканальный амплитудный дискриминатор 2, первый эле 25мент ИЛИ 3, программируемый источникпитания 4, блок управления 5, блокпамяти б, генератор тактовых импульсов 7, регистр сдвига 8, блок ключей9 и блок вторых элементов ИЛИ 10,Устройство работает в четЫрехрежимах.Первый режим - поиск возможныхзамыканий зондов-щупов при контролена пластинах. Второй режим - разбра 35кова ИС, третий режим - контроль контактирования, а четвертый - проверка порогов многоканального амплитудного дискриминатора.При поиске возможных замыканий 40зондов ИС 1 не подключена и устройство работает следующим образом.Блок управления 5 записывает в первый разряд регистра 8 "единицу",в остальные - "нули". При этом на 45вход блока 9 подается сигнал включения с блока управления 5. На других входах блока 9 только на одномбудет сигнал включения, на другихбудет запрет. Через задающий входблока 9 с источника 4 поступает высокий потенциал только на один входдискриминатора 2, если нет короченияс соседним зондом. В этом случаев тот же канал дискриминатора 2 постпает сигнал ожидания фединица" свыхода регистра 8 через блок 10,На выходе дискриминатора 2 не появится сигнала "брак".В случае корочения двух зондов(даже не соседних) или большего 60количества с этим зондом на выходедискриминатора 2 появится сигнал"брак на выходе" тех каналов, зондй которых замыкают с выбранйымзондом, номер которого фиксируется 45 регистром 8, На блок 5 поступаетсигнал "сбой" с выхода элементаИЛИ 3. Оператор исправляет корочение и осуществляет повторный запускданного режима. С генератора 7 сигнал поступит на вход регистра 8, вкотором произойдет перемещение "единицы" из первого разряда во второй,Прй этом произойдет проверка на замыкание второго зонда с остальнымизондами и т. д. до последнего зонда.Перенос единицы иэ старшего разрядарегистра 8 в первый фиксирует окончание первого режима и отсутствиезамыканий между зондами.При контроле на функционированиеблок управления 5 записывает в регистр сдвига 8 "нули" во все разряды, источник 4 отключается от измерительных цепей, Ожидаемые комбинацйипоступают из блока памяти б черезблок 10 на задающий вход дискриминатора 2. Выходы ИС 1 через блок ключей 9 подключены ко входам дискриминатора 2.Функциональный контроль ИС производится следующим образом. Выход сИС 1 поступает на дискриминатор 2,где происходит сравнение с ожидаемыми комбинациями, поступающими с блока 10. Сигнал несравнения, если онвозникает, с выхода дискриминатора2 через элемент ИЛИ 3 поступит навход блока 5, фиксируя брак по данной ИС.При контроле контактированиязондов к контактным площадкам ИС 1в регистр 8 эапйсывается единицаиз блока 5 в разряд, соответствующий подложке ИС 1. В этом случаена площадку ИС 1 с источника 4 поступает напряжение через блок 9. Есликонтактирование не осуществленовсеми зондами, то на выходах дискриминатора 2 появится сигнал несравнения,который зафиксируется блоком 5 черезэлемент ИЛИ 3. Если же контактирование есть, то контроль контактированиязаканчивается.При проверке порогов дискриминатора2 источник 4 подключается через блокключей 9 последовательно один задругим кр входам дискриминатора 2за счет перемещения единицы в регистре сдвига 8 от тактовых импульсов,поступающих с генератора 7, такойперебор каналов осуществляется четыре раза, каждый раз изменяя напряжение на источнике 4. Вначале напряжение выставляется 0 = Оп ,д 01ьгде яоого (о) - порог нулядискриминатора 2, А - максимально допустимая погрешность измерениясигнала при О Ощ,Затем выставляется напряжениеЦ = ворога (о) + А . В первом случаени один из каналов дйскриминатора 2не должен браковаться. Во второмслучае ни один из каналов дискриминатора 2 не должен показать сигнала "годен". Сигналы "бракф и "годен" фиксируются каждый раз раздельно . по каждому каналу, поэтому неисправность идентифицируется автоматически.5Аналогично проверяется порог "единицы" на напряжениях Оз щ Опогар)-ОподогаИ)+ А . При Облок. управления 5 не должен Зафиксировать сигнала "годен", а при) -сигнала "брак".Если в четвертом режиме выполняются правильно все четыре случая, то пороги дискриминатора 2 выставлены верно. В противном случае фиксируется неисправность для оператора,который принимает меры для устранения выявленной неисправности.Таким образом применение данного устройства обеспечит расширение Функциональных возможностей (возмож ность обнаружения замыкания любых зондов), повысит достоверность контроля (автоматический контроль порогов многоканального амплитудного дискриминатора), что позволит уве личить процент выхода годных схем, увеличить производительность устройства контроля интегральных схем.30Формула изобретенияУстройство для контроля интегральных схем, содержащее последовательно соединенные многоканальный ам- З плитудный дискриминатор, первый элемент ИЛИ, блок управления .и генератор тактовых импульсов, причем второйвыход блока управления подключенко входам блока памяти и программируемого источника питания, о т л ич а ю щ е е с я тем, что, с цельюповышения достоверности контроля,в него введены блок ключей и последовательно соединенные кольцевойрегистр сдвига и блок вторых элементов ИЛИ, выходы которого подключены к задающим входам многоканального амплитудного дискриминатора,а вторые входы - к выходам блокапамяти, выходы блока ключей соединены с измерительными входами многоканального амплитудного дискриминатора, задающие входы - с выходомпрограммируемого источника питания,первые управляющие входы - с выходами кольцевого регистра сдвига, авторые управляющие входы - со вторым выходом блока управления и совходом записи кольцевого регистрасдвига, соединенного тактовым входомс выходом генератора тактовых импульсов, а выходом старшего разряда - со вторым входом блока управления.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР9 472346, кл, О 06 Г 11/00, 1972.2. Авторское свидетельство СССРВ 531104, кл. О 01 й 31/02, 1975.3. Авторское свидетельство СССРпо заявке Р 2428043/18-24,кл. С 06 Г 11/00, 1976 (прототип).рректор Ю. Макаренко писно лиал ППП "Патент", г. Ужгород, ул. Проектн Заказ 4241/37 ЦНИ и 113035, Тираж 75 И. Государственного делам .изобретений осква, Ж, Рауюскомитета СССР открытий ая наб., д, 4/5

Смотреть

Заявка

2617224, 17.05.1978

ПРЕДПРИЯТИЕ ПЯ Х-5263

ГАВРИЛОВ СЕРГЕЙ АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G01R 31/28, G07C 3/14

Метки: интегральных, схем

Опубликовано: 15.07.1980

Код ссылки

<a href="https://patents.su/4-748422-ustrojjstvo-dlya-kontrolya-integralnykh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля интегральных схем</a>

Похожие патенты