Патенты опубликованные 30.06.1980
Устройство для умножения на три
Номер патента: 744570
Опубликовано: 30.06.1980
Авторы: Беляев, Корниенко, Ткаченко
МПК: G06F 7/52
...входам триггеров 1 и 2, управляющуюшину 9 для формирования результатаумножения. Выход триггера 1 соединенсо вхоДом элемента нераннозначности3 и с входом аналогичного элемента( - 1)-го разряда (на чертеже непоказан) .Выход триггера 2 соедийен со входом элемента нераннозначности 4 и сдругим входом элемента йеравнозначности 3. Другой вход элемента неравнозначности 4 соединен с выходом триггера (1 + 2) -го разряда. Выходы элементов нераннозндчности 3 и 4 соедийены с прямыми входами элементовзапрета 5 и 6 соответственно. Выходэлемента запрета б соединен с запрещающим входом элемента запрета 5 и с.первым входом элемента И 1-го разряда.35Выход элемента запрета (1 + 2)-горазряда (на чертеже на показан) соединенс эапрещаюшйм входом элемента...
Многоканальное устройство управления резервированной системой
Номер патента: 744571
Опубликовано: 30.06.1980
МПК: G06F 9/00
Метки: многоканальное, резервированной, системой
...коммутаторы из 2 - 2 замещение неисправного блока. данного канала.Если в процессе замещения блоков, работающих на канал 3, произошло подключение ранее отключенного или . неисправного блока из резерва в пару к неисправному, а неисправность дан- ных блоков однотипна - вида постоянного ложного 0 или постоянной ложной 1, то сигнал неисправности на дополнительный вход элемента ИЛИ 8 выдаст дополнительный блок 25; определения неисправностиПри нормальном функционировании устройства управления блок 251 не выдает сигналов неисправности в связи с тем, что счетчик 26, считающий выбранйое число импульсных сигналов выходной последовательности, подает сигнал на нулевой вход триггера 28 до того, каксигнал неисправности с выхода элемента...
Микропрограммное устройство управления
Номер патента: 744572
Опубликовано: 30.06.1980
МПК: G06F 9/16
Метки: микропрограммное
...4, илипо значению одного из регистров ветвления.Коды из регистров ветвления поступаютпо входу 12,Регистр 2 адреса микрокоманд условно разбит на две группы разрядов А и В, на входыкоторых стоят группы логических элементов7 ИЛИ и 8 И,Код адреса, сформированный блоком 6, подается на первые входы элементов 7 и 8.На вторые входы элементов 7 заведен еди., ничный выход триггера 11, а на вторые входы элементов 8 - нулевой выход триггера 11. Так как триггер 11 находится в нулевом состоянии, то код адреса, сформированный блоком бзаносится через элементы 7 и 8 в регистр 2 адресаВыход регистра 2 адреса подается на вход дешифратора 3 выборки. Генератор 5 тактовых импульсов выдает очередной сигнал выборки и цикл повторяется снова,Для разбора работы...
Многоканальное устройство для управления очередностью обработки запросов
Номер патента: 744573
Опубликовано: 30.06.1980
Автор: Сатышев
МПК: G06F 9/50
Метки: запросов, многоканальное, очередностью
...- для определения наличия в счетчиках 8, 9, 10 кодов 000;0 и 1111.Устройство работает следующим образом,В исходном состоянии в счетчике 7установлен код 1111 (единицы вовсех разрядах), а в счетчиках 8, 9,10 - коды 0000, Импульсный сигналзапроса обслуживания поступает поодному из входов 18, 19, 20 на входсоответствующего счетчика (8,9 или10),разрешая запись в этот счетчик кода, поступающего на его вход от реверсивного счетчика 7. Одновременно этотсигнал поступает через элемент ИЛИ 2и элемент 3 задержки на вычитающийвход реверсивного счетчика 7, вычитая единицу из кода, записанного внем. Новый код при поступлении очередного запроса переписывается в соответствующий канальный счетчик и т.д.Дешифраторы 12, 13, 14 дешифру-ют два кода...
Приоритетное устройство
Номер патента: 744574
Опубликовано: 30.06.1980
Автор: Соколов
МПК: G06F 9/48
Метки: приоритетное
...на фиг. 2конкретный вариант логической схемыустройства; на фиг. 3 - конкретный 45вариант блока управления.Приоритетное устройство содержитрегистр 1 прерываний, формирователь 2сигналов опроса, группы элементов 3 И,Формирователь 4 сигналов сброса,бЛок 5 управления, элемент б ИЛИ-НЕ,первую группу входов 7, группу выходов 8, вторую группу входов 9, вход10, вход 11 группы элементов И, вход12 формирователя сигналов сброса.Логическая схема устройства содержит триггеры 12, элементы 14 и 15 И,элементы 16 ИЛИ-НЕ, элементы 17 И,элемент 18 И, элементы 19 ИЛИ.Блок управления содержит триггер20, элемент 21 ИЛИ, триггер 22. 60Приоритетное устройство работаетследующим образом.В исходном состоянии со входа 7приоритетного устройства через...
Устройство для прерывания программ
Номер патента: 744575
Опубликовано: 30.06.1980
Автор: Тимошок
МПК: G06F 9/48
Метки: прерывания, программ
....Узел 3 приоритета обеспечивает выделение сигнала прерывателя с болеевысоким приоритетом, который ойределяется слева направо иэ числа поступивших на схему сигналов преры" вания, разрешенных кодом регистра 2.Факт отсутствия незамаскированныхйРерываний отмечается сигналом навыходе 7. В случае необходимостиМВ -осуществить прерывание на выходе 7появляется сигнал, а узел 3 формирует унитарный код номера прерывания,который преобразуется шифратором 4в двоичный код, выдаваемый на выход 9.Контроль функционирования производится параллельно с работой устройства. При этом в устройстве двоичные коды номеров прерываний, формируемые шифратором 4, распределены 0 так, что четному по номеру прерывания соответствует четный двоичныйкод.В таблице дано...
Устройство для кодирования кода рида-соломона над простым полем
Номер патента: 744576
Опубликовано: 30.06.1980
Автор: Давыдов
МПК: G06F 11/10, H03M 13/51
Метки: кода, кодирования, полем, простым, рида-соломона
...а второй рход 45управления которых - с(1+1) выходом блока управления, где 1 - порядковый номер коммутатора, выход 1-госумматора подключен к первому входу .(1+1)-го сумматора, к первому информационному входу 1-го коммутатора ивторому информационному входу (и+1-1)го коммутатора, выход 1-го коммутатора подсоединен ко входу 1-ой ячейкисдвига, выход которой подсоедийенко второму входу 1-го сумматора.Введение коммутатора в каждыйразряд вычислительного блока, вышеуказанные связ) введенных коммутаторов с другими узлами устройства, а также новые связи сумматоров и ячеек 60 сдвига между собой позволяют повысить быстродействие устройства за счет "исключения второго этапа и совмещеКйя во времени третьего и четвертогоэтапов работы, В...
Устройство для тестовой проверки памяти
Номер патента: 744577
Опубликовано: 30.06.1980
МПК: G06F 11/00
Метки: памяти, проверки, тестовой
...При обнаружении ошибки, некорректируемой по используемой модификации кода Хэмминга,узел 10 выдает н процессор сигнал обошибке,Для выдачи в процессор узлом 11формируются контрольные разряды понечетности (четности), При обычныхоперациях выборки выходной коммутатор 12 пропускает эти разряды навыходной регистр 1 3 вместе с разрядами группы 20 регистра 9.При проверке, например, узла 10код операции записи, принимаемый вразряды группы 14 регистра 1, содержит специальный признак, по которомуузел 5 вырабатывает упранляющийсигнал, поступающий на входнбй коммутатор, который блокирует передачусформированного узлом б регистра 1.В память 8 в качестве контрольногоФормула изобретения Устройство для тестовой проверки памяти, содержащее регистр...
Устройство для управления режимом обмена мажориторно резервированной системы
Номер патента: 744578
Опубликовано: 30.06.1980
МПК: G06F 11/00
Метки: мажориторно, обмена, режимом, резервированной, системы
...чертеже изображена схема устройства, 65 Логическая часть схемы раскрытадля одного канала мажоритарно-резервированной системы, для остальныхканалов схемы аналогичны, Мажоритарно-резервированная система содержитупранляемые мажоритаоные блоки 1, 2,3, выполненные на элементах И 4 - 7НЕ 8 и ИЛИ 9, блок 10 управлениярежимов и шины 11, 12, 13 обмена;блох управления режимом содержитзапоминающий элемент 14, схему 15сравнения и группу счетчиков 16 сбоев.Схема 15 сравнения построена наэлементе ИЛИ 17 и элементах 18184, запрета, а группа счетчиков 16сбоев включает счетчики 19 - 194сбоев.Рассмотрим работу устройства дляпервого канала,При наличии на выходах всех трехканалов кодовых сигналон О, атакже в момент паузы между кодонымисигналами,...
Устройство для контроля интегральных схем
Номер патента: 744579
Опубликовано: 30.06.1980
Автор: Гаврилов
МПК: G01R 31/28, G06F 11/22
Метки: интегральных, схем
...2, На индикаторах 8 будут индицироваться нули. После этого блок управления 5 включает генератор тактовых импульсов 1, который начи. пает посылать импульсы на входы группы вход. ных сумматоров б. В группе входных регистров сдвига 7 начинает формироваться входная последовательность на вход проверяемой интег. ральной схемы 2. Причем длина этой последовательности будет больше длины последовательности, записанной во входной регистр сдвига 7 группы. Информация с испытуемой интегральной схемы 2 поступает на вход многоканально. го амплитудного дискриминатора 3; что изображено на фиг, 2 а. Каждый канал дискримина тора.3 имеет два выхода. Второй выход многоканального амплитудного дискриминатора 3 повторяет сигнал, поступающий на его вход, если...
Устройство для контроля логических схем
Номер патента: 744580
Опубликовано: 30.06.1980
Авторы: Вепхвадзе, Гагошидзе, Григалашвили, Клдиашвили, Которашвили
МПК: G06F 11/08
Метки: логических, схем
...шестнадцатиричной формах. В блоке 14 помещается знаковый генератор, ко. торый в соответствии с полученной информацией осуществляет выработку управляющего сигнала засвечением луча в требуемых развертках и точках.Цифровая информация соответствует только одной ячейке памяти, тогда как временная ди. аграмма содержит информацию как с этойячейкй йаЫяти, так и несколько бигов инфор.мацйи по каждому каналу в сторону воэрастания номера ячеек блока памяти. 744580 адикации таким, образом, что если требуетсяконтролировать данные, предшествующие клю.чевому слову, то тогда происходит прекращение процесса непрерывной записи в блок 6 памяти и устройство переходит в режим отобра.жения информации, а если требуется массивданных, последующих ключевому...
Мажоритарное устройство
Номер патента: 744581
Опубликовано: 30.06.1980
Авторы: Леденев, Сапожников
МПК: G06F 11/00
Метки: мажоритарное
...11 и12, как это видно из чертежа. Импульсы с резервируемых блоков 1, 2 и 3поступают на суьвщрующий вход реверсивных счетчиков 4, 5 и 6 соответ Оственно. При этом на них запоминается положительное число, равное числупришедших импульсов. С реверсивногосчетчика через соответствующий элемент ИЛИ (7,8 или 9) на вход элемента И (соответственно 10, 11 или 12)передается разрешающий уровень, еслихотя бы один значащий разряд счетчика отличен от нуля, а знаковый разрядобеспечивает разрешающий уровень на 5 Одругом входе того же элемента И и втом случае, если знак записанного всчетчике числа положителен. Следовательно, разрешающий уровень на выходе элемента И (10, 11 или 12) появится в том и только в том случае, когда в соответствующем счетчике...
Устройство для диагностики неисправностей в логических схемах
Номер патента: 744582
Опубликовано: 30.06.1980
Авторы: Белов, Бычковский, Дробязко, Калашник, Портнов
МПК: G06F 11/00
Метки: диагностики, логических, неисправностей, схемах
...одиночных неисправностейкоторые приводят к одинаковым реакциям у=1 улу" у 1 п. Дешифратор б, в зависимости отвыходных значений %=(Н,Оа, -Ок 1блока 5, обеспечивает формированиевыходных сигналов, каждому из которых соответствует одна или несколько неразличимых неисправностей диагностируемой схемы 4,Схемы ИЛИ 7 производят коммутациюсигналов дешифратора б по счетчикам8, причем каждому из счетчиков 8 соответствует одна из неисправностейпроверяемой схемы,Блок 9 идентификации неисправностей осуществляет сравнение значений счетчиков 8 до того момента нре 1 О мени, пока содержимое одного иэ нихне превысит содержимого остальных,при этом выдается сигнал на индикацию номера счетчика 8 с максимальнымзаполнением, Зафиксированный номер15 счетчика...
Устройство для обнаружения и исправления ошибок арифметических операций
Номер патента: 744583
Опубликовано: 30.06.1980
Авторы: Акушский, Бурцев, Каплан, Смолько
МПК: G06F 11/08
Метки: арифметических, исправления, обнаружения, операций, ошибок
...устройство позволяет скорректировать сшибку любой кратности, возникшую внутри группы.В первом рабочем такте на четвертом и пятом сумматорах 11 и 12 вычисляются промежуточные значения контрольных частей результата, а именно здесь у и- первые контрольныейчасти первого и второго операндов, хранившиеся в регистрах9 и 1;о Р- вторые контрольныечасти первого и второго операндов, хранившиеся в регистрах10 и 2М - знак выполняемой операции.Вычисленные значения у и у запоминаются соответственно в пеРвом ивтором регистрах 1 и 2,Одновременно в третьем сумматоре 15 8 находится значение результата выполняемой операции, при этом фиксируются переносы, возникающие иэ груп- .пы в группу.Зафиксированные моменты переносов 20 со второго выхода третьего...
Устройство для контроля двоичного кода на четность
Номер патента: 744584
Опубликовано: 30.06.1980
МПК: G06F 11/10
Метки: двоичного, кода, четность
...Импульсы с остальных выходов распределителя 1 поочередно поступают на соединенные попарно вторые входы элементов 2 И нечетного и четного разрядов контролируемого кода.Импульсы с выходов группы элемен тов 2 И, входы которых подключены к выходам нечетных разрядов, через элемент 3 ИЛИ поступают на счетный вход первого фиксирующего триггера 5, а импульсы с выходов группы элементов 2 И, входы которых подключены к выходам четных разрядов через элемент 4 ИЛИ поступают на счетный вход второго триггера б.Таким образом, в процессе контро- ля первый триггер 5 производит счет единиц в нечетных разрядах контролируемого кода, и одновременно второй триггер 6 производит счет единиц в четных разрядахПо окончании контроля если в нечетных разрядах ко да...
Устройство для обработки адресной информации
Номер патента: 744585
Опубликовано: 30.06.1980
Авторы: Бабаян, Каре, Сахин, Хачатуров
МПК: G06F 15/00
Метки: адресной, информации
...В дескрипторе указывается начальный адрес массива в оперативной памяти, количество и формат элементоц и некоторая служебная информация,В начале работы по входам 14 и 15 черезвходные регистры 2 и 3 заполняются регистрыблока 4 информацией о начальных и предельных значениях переменных цикла. Количествопеременных цикла для трехмерного массивадолжно быть не менее трех, При каждом прохождении программного цикла в этом блокепроизводится модификация начальных значенийпеременных цикла на +, превращающихся темсамым в текущие значения, сравнение текущихзначений с их предельными значениями и выработка условия конца цикла. По входу 16в устройство затем поступает адрес паспортамассива на регистр 1, Далее этот адрес в блоке 5...
Устройство для сбора и обработки информации
Номер патента: 744586
Опубликовано: 30.06.1980
Авторы: Демидов, Левтеев, Маршев, Серов, Шакина
МПК: G06F 15/00
Метки: информации, сбора
...1 ж) уровней сиГ- налов калибровки ( Пм и Ума на Фиг,1 а) схемой 30 выделения признаков сигналов калибровки. Синхронизация приема информации схемами 34 с регистра 42 цифрового преобразователя кода 4 производится по сигналам с выхода дешифратора 43. При появлении сигнала на выходе О дешифратора 43 он по цепи 49 подается на синхронизирующий вход С схемы 34 поразрядного уравновешивания и на нее заносится информация по цепям 46-48 с выходов регистра 42; при появлении сигнала на выходе ф 1 ф дешифратора 43 информация с выходов регистра 42 заносится по тем же цепям 46-48 в схему 34 поразрядного УРавновешивания схемы 36 выделения конца участка и т.д. После приема информации с регистра последней схемой 40 выделения низкочастотного параметра...
Микропрограммный процессор
Номер патента: 744587
Опубликовано: 30.06.1980
Авторы: Аноприенко, Калашник, Сирота, Харитонов
МПК: G06F 15/00
Метки: микропрограммный, процессор
...бт величины выбранной командной информации и формата текущей команды в блоке бформирования остатка устанавливается код, который определяетщ величину остатка.После выполнения текущей .команды и выхода на очередную, блок1 микропрограммного управления анализирует состояние, блока б формиу рования остатка, и если остаток ест60 то очередная команда или начало еечитается из блока 5 местной памяти ичерез регистр 3 коммутации помещается в регистр 4 команд,Если в остатке часть команды илиостаток нулевой, то происходит чтение командной информации иэ опера-тивной памятиАдрес командной информации хра-.нится в фиксированной ячейке блока 5местной памяти. При чтении командной информации адрес читается изблока 5 местной памяти и через регистр 3...
Устройство для сопряжения основной и вспомогательной цифровых вычислительных машин
Номер патента: 744588
Опубликовано: 30.06.1980
Авторы: Бучельников, Гордон, Гришин, Матвеев, Никифоров, Сидоров, Смирнов, Соломатин
МПК: G06F 15/16
Метки: вспомогательной, вычислительных, машин, основной, сопряжения, цифровых
...в направлении обеих ЦВМ, блок8 управления устройством сопряжения,организующий работу блоков устройства, блоки 9 и 9 прерывания, дешифратор 10 команд вспомогательной ЦВМ2, регистр 11 адреса, принимающий адреса от вспомогательной ЦВМ 2, и регистр 12 адреса, принимающий адресиз селекторного канала 4 основнойЦВМ 3, схему 13 сравнения указанныхадресов. Устройство 5 сопряжения содержит и дешифратор 14 адресов, блок15 запоминания адресов и команд основной ЦВМ 3, выполненный в виде наборарегистров, в каждый из которых заносится команда в соответствии с приоритетом, определяемым командами вспомогательной ЦВМ, поступающими на коммутатор 16 и дополнительный коммутатор17, предназначенный для передачи адреса запроса в основную ЦВМ 3 в...
Вычислительная структура
Номер патента: 744589
Опубликовано: 30.06.1980
Авторы: Алексеева, Еремин, Лапшин, Макаревич, Стоянов, Черников
МПК: G06F 11/14, G06F 17/00
Метки: вычислительная, структура
...пользователей из узла 4 поступают в блок9. В блоке 9 производится селекцияэтих номеров и каждый из пользователей получает сигнал-о наличии сбоевв решаемой им задаче.Каждому пользователю, получающемутакой сигнал, необходимо узнать номера занятых им решающих блоков 1,в -которйхпроисходит" сбой.Для этого пользователь подает через блок 9на блок 8 команду управления, где она дешифрируется-и передается наузлы 5 всех решающих блоков 1. Наэти же узлы пользователь передаетиз блока 9 свой номер, По даннойкоманде управления в узлах 5 всехрешающих блоков производится одновременное сравнение номеров пользователей, хранящихся в узле 4 решающих блоков 1 с номером пользователя,поступающим из блока 9.0В тех решающих блоках 1, где происходит...
Цифровой функциональный преобразователь
Номер патента: 744590
Опубликовано: 30.06.1980
Авторы: Рейхенберг, Шевченко
МПК: G06F 17/10
Метки: функциональный, цифровой
...2 и 3 выполняют вычитания, При Я) = -1 режим их работй меняетсяна обратный. В любой итерации в 0 1,0 0,0-1 0 О 1,0 Точность вычисления определяется длиной разрядной сетки регистров 50 сдвига и сумматоров-вычитателей,После окончания процесса вычисления в.сумматорах-вычитателях 1 и 3 содержится значение функций2 ХУ/(Х + У), в суйматоре-вычитателе 55 2 содержится значение функций2 х(Х + У), а в сумматоре-нычитателе 4 содержится значение функций 2 уф/(Х + У) .Сравнительные испытания показали,что предложенный ЦФП позволяет вычислять три укаэанных Функции одновременно в одном итерационном цикле, длительность которого значительно меньше времени вычисления даже одной из укаэанных функций традиционными го, третьего и четвертого...
Устройство для обработки сейсмических данных
Номер патента: 744591
Опубликовано: 30.06.1980
Авторы: Абдулвалиев, Портнягин, Рапопорт, Рыженков
МПК: G06F 17/00
Метки: данных, сейсмических
...доступ к блоку 3 оперативнойпамяти.15 В случае подачи на регистр 5 команд команды В с определенным условным числом происходит сброс триггера,7 режима, при этом ЭВМ переходитк нормальному режиму работы, блоки 2 О 18 также возвращаются в исходноесостояние, регистры 8, 9, 10 обнуляются, устройство в целом переходитв ждущий режим. Для адресации массивон данных в блоке 3 оперативнойпамяти при работе с устройством ипередачи информации из ЭВМ н устройство используется команда Я спризнаками адресов .Извлекаемая по первому адресу иэблока 3 информация в любом случае за- ЗО писывается в регистр 8. Информация,извлекаемая по второму адресу, в зависимости от вида операции можетбыть записана в регистр 8. Б данномслучае ранее записанная в...
Устройство для определения максимальных величин путей в графах
Номер патента: 744592
Опубликовано: 30.06.1980
МПК: G06F 15/173, G06G 7/122
Метки: величин, графах, максимальных, путей
...Это объясняется тем, что воднонаправленном графе без циклов ипетель начальные узлы не содержатвходящих ветвей, а следовательно,и триггеры б формирователей 4, находящихся в этом столбце, будут в нулевом состоянии (элементы 7 соединены с нулевыми выходами триггеров 6).Счетчики 10 в исходном состояниисброшены в нулевое состояние.Исходный граф заносится в матричную модель сети в инверсном порядке, 40т.е. матрица смежности заносимогографа транспортирована относительнонеглавной диагонали. Это позволяетиспользовать для расчета максимальных путей в графе процедуру динамического программированияС появлением пускового сигналаблок 2 управления разрешает прохождение импульсов с выхода генератора3 на,входы всех элементов И 9. Приэтом импульсы...
Устройство для исследования графа
Номер патента: 744593
Опубликовано: 30.06.1980
Авторы: Голованова, Додонов, Федотов, Щетинин
МПК: G06F 15/173
Метки: графа, исследования
...разряда сдвигового регистра3 поступает на входы 21; - 21 выбранной модели вершины. Если считать,что такой моделью является модель1, то это соответствует появлениюразрешения на элементе 16 И. Крометого,.сигнал с входа 21 проходит наныход 20, который является выходоммодели вершины. С полюса 20 разрешение поступает на вход 19;(входмодели вершины), т. е. моделей вершин,которые входят в множество Г х,т, е. связаны с первой вершинойсогласно топологии графа. С входа19; высокий потенциал дает разрешение на вход формирователя 12 временного интернала и снимает разрешение через элемент 14 НЕ с .входаэлемента 15 ИЛИ.Генератор 4 импульсов вырабатываетна своих выходах серии импульсовГИ 1 и ГИ 2, сдвинутые относительно друг друга. Импульсы ГИ 1 с...
Устройство для вычисления значений полинома
Номер патента: 744594
Опубликовано: 30.06.1980
Авторы: Боюн, Козлов, Соловьев
МПК: G06F 17/10
Метки: вычисления, значений, полинома
...которых соединеныс входами (й ++ 1) -го сумматора,первые входы элементов И сложенияподключены-к входу сложения устройства, вторые входы соединены соответственно с информационным входомустройства и выходами элемента за,держки с первого по (о - 1)-й, авыходы соединены со вторыми входамиэлементов И соответственно с первойпо о -ю группу, перные входы элементов И вычитания подключены к входувычитания устройства, вторые входысоединены соответственно с ныхбдамиэлемента задержки с (о - 1) -го попервый и информационным входом устройства, а выходы соединены со вторыми входами элементов И соответственно с (и + 1) -й по 2 о-ю групп.На чертеже представлена блок-схема устройства.Оно содержит и сумматоров 1, регистр 2, группы элементов И с...
Цифровой функциональный преобразователь
Номер патента: 744595
Опубликовано: 30.06.1980
Авторы: Оранский, Рейхенберг
МПК: G06F 17/10
Метки: функциональный, цифровой
...номер итерации, а о - число разрядов одного иэ аргументов. цычисления в предложенном цфй осуществляются следующим образом. Перед началом работы в первый регистр 7 и в сумматор-нычитатель 2 заносится первый операнд у , а во второй регистр 4 и всумматор-вычитатель 1 заносится второй операнд Х Включается генератор тактовых импульсов в блоке б управления. С первого выхода блока б тактовый импульс поступает на управляющие входы регистрон 7 и 4 и сдвигает их содержимое на один разряд вправо от запятой. Затем с обоих выходов блока б поступает последовательность тактовых импульсов, которая продвигает содержимоерегистров 7 и 4 на входы сумматоров-вычитателей 1 и 2, в которых производится вычитание или суммирование этих значений с предыдушими...
Устройство для функционального преобразования числа импульсов в цифровой код
Номер патента: 744596
Опубликовано: 30.06.1980
Авторы: Воробель, Галамай, Дудыкевич, Уланова
МПК: G06F 17/10
Метки: импульсов, код, преобразования, функционального, цифровой, числа
...выходы которого .соединены со входами"дешифратора пороговых значений функции, выход которого соединен со входом счетчика номера 30 порога, выходы которого соединенысо входами дешифратора номера порога,первый и второй выходы которого соединены соответственно со входамипервого и второго блоков памяти коэффициентов деления 21,Однако такое устройство обладаетнедостаточной точностью преобразования и аппаратурной сложностью.Целью изобретения является упрощение устройсва и повышение точностиработы преобразователя.Это достигается тем, что предлагаемое устройство дополнительно содержит два элемента ИЛИ и блок алгебраического суммирования, первый входкоторого является входом устройства,а выход соединен со входом делителячастоты, разрядные выходы...
Цифровой функциональный преобразователь
Номер патента: 744597
Опубликовано: 30.06.1980
Автор: Рейхенберг
МПК: H01Q 3/08
Метки: функциональный, цифровой
...длиной разрядной сетки регистра 1.Время воспроизведения УказанныхФункций зависит от времени выполь- нения операции умножения н блоках4 и 5, При реализации этих блоков4 и 5 умножения в виде одностороннего эапоминакщего устройства, время4 О выполнения второго цикла равновремЕни обращения к памяти, т.е,равно одному такту. Общее времявычисления в этом случае определяетсятремя таКтами. Для любого случая45 общее время вычисления Т = Т + 2,где Т - время в тактах операцииумножения.Таким образом, по сравнению сизвестным предлагаемый преобразователь обладает большим быстродействием и более широкими Функциональнымивозможностями. Фсрмула изобретения Воспроизведение Функций 1 д , илиОнеФдХ в данном ЦФП осуществляетсяследующим образом.В регистр 1...
Устройство для быстрого преобразования фурье
Номер патента: 744598
Опубликовано: 30.06.1980
Авторы: Бочаров, Немшилов, Сергеев, Сулин
МПК: G06F 17/14
Метки: быстрого, преобразования, фурье
...действия, выполняемые по каждому двухточечномупреобразованию,Обозначим:Хк а + Ь О сов 8:гдеЗначения выходных выборок -.7 и 2в ъвычисляются Чледукщим образомУ:.,+ (а+)Ь)=х;+Р;(Х +)У )(фк+,)ЬД,у.:, (а -Ь):х;+р.+(х+р )(а -Ь.Объединяя мнимые и действительные части, получаем2 Х+О Х Ь УРФ (У +О Ч +Ь Х ) Х +к Р кР 1 ИР кР Р 4 Е1 р 2" х;+Фх +Ь У +)(У,+а У -Ь х):хЗначения ге и гщ пересылаются навходы для выполненйя над ними очередных итераций.На чертеже представлена схема15 устройства.Устройство содержит матрицу ассоциативной памяти, состоящую из "- одйнаковых строк 1, коммутаторы 2ИС-Нс 1 память 3 коэффициентов,2 О регистр 4 маски, первый регистр 5,второй регистр б,Устройство работает следующимобразом,Каждая строка 1 (ячейка...
Устройство сглаживания цифровой информации
Номер патента: 744599
Опубликовано: 30.06.1980
Авторы: Кузнецов, Рабин, Соколов, Штомпель
МПК: G06F 17/17
Метки: информации, сглаживания, цифровой
...информации Х; к выходу регистра 8Во время"переключения триггера 3 в единичное состояние на управляющий вход регистра 8 поступает импульсный сигнал, разрешающий запись текущего значения информации х; в регистр 8. Сигналом стриггера 2 открывается элемент И 5и через чего на счетный вход триггера 3 поступают импульсы с генератора 4, Первым импульсом триггер 3переходит в нулевое состояниеи импульсным сигналом с его инверсного выхода всчетчик 9 запишетсяпервый сигнал, а в регистр 7 - значение, численно равное полусуммезначений текущего значения х и1предшествующего сглаженного значения, т,е.Х;+ У-15ф 2.При отсутствии сигнала с блока 1управления через коммутатор 12 навход регистра 8 поступает сигнал овыходе регистра 7, который записы 2 О...