Патенты опубликованные 30.06.1980
Мультиплексный канал
Номер патента: 744540
Опубликовано: 30.06.1980
Авторы: Исаенко, Калиничев, Тафель
МПК: G06F 3/04
Метки: канал, мультиплексный
...запоминающим устройством, выход которого подключен к вторым входам регистра номера подканала и регистра команд ввода - вывода,На чертеже приведена блок-схема мультиплексного канала.Она содержит регистр 1 номера подканала, регистр 2 команд ввода - вывода, блок 3 управления, блок 4 связи с ОЗУ, регистр 5 связи с интерфейсом, дешифратор 6, первый блок 7 формирования очереди, первый шифратор 8, блок 9 памяти подканалов, регистр 10 активного подканала, второй блок 11 формирования очереди, второй шифратор 12, первый 13 и второй 14 входы мультиплексного канала, подключенные к шинам процессора, третий вход 15 мультиплексного канала, подключенный к шинам заявок на обслуживание периферийных устройств (ПУ), выход 16 мультиплексного канала,...
Процессор для сопряжения цвм с каналами передачи данных
Номер патента: 744541
Опубликовано: 30.06.1980
Авторы: Алексеева, Антюхов, Ипатов, Сулин
МПК: G06F 3/04
Метки: данных, каналами, передачи, процессор, сопряжения, цвм
...соответствующегокакала БПП.Второй блок 3 ассоциативной памяти шинами, 131, 1313 и опросазаписи через элементы 144, 14 14ИЛИ группы подключен к выходам дешиФратора 15 номера разрядов. Вторые входы элементов 14(14 ИЛИ объеди 55 иены шиной 16 анализа знакон подключенной к блоку 17 упранления.Шины 18 разрешения записи каждойпары ячеек БНА 3 подключены к соответствующим инФормационным выходамбО 19 БПП через коммутаторы 20 третьейгруппы. Шины 21 совпадения каждойпары ячеек подключены к коммутатору5 первой группы, а шины 22 разрешения чтения - к коммутатору б нто 65 рой группы.Счетные входы триггеров 23 коммутации ячеек БИА через элементы 24 И третьей группы подключены к и-му выходу дешифратора 15 номера разрядов.Кроме того, блок БНА 3...
Устройство для многоканального сопряжения телеграфных каналов с электронной вычислительной машиной
Номер патента: 744542
Опубликовано: 30.06.1980
МПК: G06F 3/04
Метки: вычислительной, каналов, машиной, многоканального, сопряжения, телеграфных, электронной
...счетчик 9 базы анализа, триггеры 10 и 11 и элементы И 12 и 13, приемные блоки 14 и 15, пороговый блок 16, блок 17 измерения общей загрузки низкоскоростных каналов, элемент ИЛИ 18, блок 19 кодопреооразования, содержащий элементы И 20 и 21 соответственно первой и второй групп, дешифратор 22 кодовых комбинаций, шифратор 23 30 35 40 45 50 55 60 05 машинного кода, дешифратор 24 регистровых признаков и элемент ИЛИ 25.Устройство работает следующим образом.При поступлении информации от блока 1 на разделитель 2 блок 8 производит выявление начала сообщения и запускает счетчик 9, после чего выдает сигнал в блок 17, который производит измерение оощей загрузки каналов, работающих с низкой скоростью. Триггеры 10, 11 устанавливаются в единичное...
Устройство передачи и отображения информации
Номер патента: 744543
Опубликовано: 30.06.1980
Авторы: Гревцов, Евтихиев, Лебедев, Симаков, Цветаев
МПК: G06F 3/14
Метки: информации, отображения, передачи
...отверстие в возбужденном кристалле. Анализатор 6 пропускает часть луча, имеющую исходную744543 3 бе 3 оставит ь И, Горелов Камышников Корректор Е. Хмелева Редактор Л. Гольдина ехре Заказ 771/10 Изд,320 Тираж 772 Подписно НПО Поиск Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5 Типография, пр. Сапунова,поляризацию, и гасит часть луча с плоскостью поляризации, повернутой на 90 относительно исходной, выделенной поляризатором плоскости поляризации. После прохождения через нелинейный кристалл излучение удваивает частоту без изменения формы сечения луча. Оптическая проекционнаясистема 8 проецирует сформированный посечению луч на носитель информации внужном масштабе. 10Как известно,...
Устройство для преобразования кодов
Номер патента: 744544
Опубликовано: 30.06.1980
Автор: Авдеев
МПК: G06F 5/00
Метки: кодов, преобразования
...двоично-десятичного счетчика 12, единиц 1, десятков 11, сотен 111, тысяч 1 Ч и т.д.Преобразование начинается с приходом импульсного сигнала фПускна вход 17 устройства; Этот сигнал записывает 1 в крайний разряд сдвигового регистра 2, а также через шину 18 устанавливает каждыйразряд регистра 1 двоичного кода всостояние 1 и одновременно через единичный установочный входтриггера 4 устанавливает последнийв состояние 1.Опрос разрядов регистра 1 двоичного кода, а также их весовое представление шифратором двоично-десятичных эквивалентов тетрадами элементов 10 И, элементами 11 ИЛИпроисходит также, как и при преобразовании двоичного кода в двоичнодесятичный. Но здесь первоначальнопроисходит вычитание импульсов, поступающих с выходов...
Преобразователь двоичного кода в двоично-десятичный код
Номер патента: 744545
Опубликовано: 30.06.1980
Автор: Гингис
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, код, кода
...двоичного кода угла в двоичнодесятичный код градусов и долей градуса с допустимой погрешностью .преобразования 0,01Цена каждого счетного импульса, поступающего на вход двоичного счетчика 3, равна весу единицы младшего разряда двоичного счетчика, т.е.ЪЬО/2 = Ор 0054931640625Цена каждого счетного импульса, поступающего на вход двоично-десятичного счетчика 7, определяется схемой последнего и равняется весу единицы младшего разряда выходного счетчика, т.е. 0,005; максимально преобразуемое значение угла, соответствующее максимальному двоичному числу - 359,994506835975 . Отношение весов единиц младших разрядов входного и выходного счетчиков 1,0986328125 и отношение коэффициентов делителей должно находитьсяв интервалЕ...
Преобразователь двоичного кода в двоично-десятичный код
Номер патента: 744546
Опубликовано: 30.06.1980
Авторы: Гупалов, Павлов, Подборнов
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, код, кода
...3, выходы 4 и 5 сброса и- сдвига (соответственно), вход б младшего разряда двоична-десятичногонакапливающего сумматора, управляющие входы 7,.блок 8 управления, шину 9 суммирования, шины 10 и 11 начала и конца преобразования (соответственно).Структурная схема блока управления (фиг. 2) состоит из схемы 12Формирования тактовых импульсов,двоичного счетчика 13 на щ состояний (щ - число необходимых для поеобразования сдвигов), схемы 14 син"хронизации запуска преобразователя, З 5схемы 15 совпадения, шины 16 разрешения сдвига, схемы 17 Формирования.Конец преобразования, шийы 18тактовых импульсов, гечератора 19 тактовых импульсов. 40ПреобразоватеЛь работает следующим образом.По сигналу Чачало преобразования (шина 10) схема 14...
Дешифратор
Номер патента: 744547
Опубликовано: 30.06.1980
Авторы: Климченко, Лавренов, Медведь, Першакова, Сосницкий
МПК: G06F 5/02
Метки: дешифратор
...9 конца дешифрации, группу 10 элементов И, группу11 двоичнЫх счетчиков.,Устройство работает следующимобразом.В двоичный счетчик 3 записывается п-разрядное дешифрованное двоичное число последовательно, поразрядно, начиная со старшего разряда, Висходном состоянии первый элемент И 402 открыт, второй элемент И 5 закрыт,третий элемент И 6 закоыт.Импульсная последовательность совхода через элемент И 2 поступаетна счетный вход двоичного счетчика 3и через входной распределитель 1 импульсбв на регистр и-го разряда регистра группы 8. Начинают заполняться двоичный счетчик 3 и регистр и-горазряда регистра группы 8, В исходномсостоянии элемент И 9 конца дешифрации открыт и на выходе его есть управляющий сигнал, который закрывает элемент И 6. При...
Преобразователь кодов
Номер патента: 744548
Опубликовано: 30.06.1980
Авторы: Дивин, Емельянов, Корнилов
МПК: G06F 5/02
Метки: кодов
...кода и в каждом цикле по 24 тактовых импульса, а также устанавливаются в нулевое состояние регистры5, б, 7 и 10,. Во время 1-го и 2-готактовых импульсов первого циклараспределителя импульсов опрашивается двоичный разряд регистра 3 с ве=сом 2 Формирователем 2. Одновременновыходы формирователя подключаютсячерез шины слагаемого,А на входы Асумматора 1, на входы В, через шиныслагаемого 9, подключаются выходырегистра 10 и .на дополнительный входР его подключается дополнительныйвыход Р блока 8. Таким образом, навыходе формирОвателя образуется дво-,ичный 4-х разрядный код (слагаемоеА ) для случая преобразования 30-тиразрядного двоичного кода, равный значению разряда с весом 2", Формирователь выполняет Функцию преобразовани я однов...
Преобразователь кода из системы остаточных классов в позиционный код
Номер патента: 744549
Опубликовано: 30.06.1980
Авторы: Альзамарова, Амербаев, Бородин, Петухов
МПК: G06F 5/02
Метки: классов, код, кода, остаточных, позиционный, системы
...схема предлагаемого устрбиства:Устройство содержит группу входных регистров 1 остатков числа поформула изобретения комплексным основаниям, группы вход-,ных регистров 2 остатков числа покомплексно-сопряженным основаниям,группы сумматоров 3 действительнойчасти, соответствующие каждому модулю оснований, содержащие сумматоры4 модульной суммы, сумматоры 5 модульного произведения действительнойчасти, сумматоры б составного произведения действительной части; сумматор 7 позиционного кода действительОной части, выходной регистр 8 действительной части, блоки 9 сумматоровмнимой части, соответствующие каждому модулю оснований, содержащиесумматоры 10 модульной разности,сумматоры 11 модульного произведениямнимой части, сумматоры 12...
Многофункциональный модуль
Номер патента: 744550
Опубликовано: 30.06.1980
Авторы: Артюхов, Ушкарева, Шалыто
МПК: G06F 7/00
Метки: многофункциональный, модуль
...настройки для реализации представителей типов бесповоротных Формул в базисе из 5 букв,Тип Иеспово- Бесповоротнаяротной Фор- формуламулы Выход Настройка 1 г = О, г = О,22 гьг 4 25 гб=еь 2 ьЧ ЕЕЧЕЧ еу Ею =22 Ч 2 Р 2 Ч гьЧ е(Г)7 = (22 ЕЧ г ь гь ) "1 16 г17 1, г71, г723 е,0 2+ (1+1) 1 24 г,г = 0 которого подключенны соответственно к четвертому, пятому, шестому и седьмому логическим входам модуля, выходи первого и второго логических блоков подключены соответственно к первому и второму логическим выходам модуля.На Фиг. 1 приведена структурная схема многофункционального модуля; на Фиг. 2 - схема логического блока.устройство содержит логические Входы модуля 1, 2, 3, 4, 5, б и 7, логические блоки 8, логические входы логических блоков 9, 10,...
Адаптивное пороговое логическое устройство ” из “
Номер патента: 744551
Опубликовано: 30.06.1980
Автор: Кравец
МПК: H03M 13/51
Метки: адаптивное, логическое, пороговое
...40ка 1 вотличие от всех последующихединиц этого кода, По аналогичномупринципу функционируют все последующие пороговые блоки 1 , 1 ,12 зп 11(фиг. 1, поскольку они идентичны 45блоку 1 по структуре и отличаютсяот него лишь числом элементов, атакже числом входов и выходов, Такимобразом, число возбужденных выходоввъгруппе восходов каждого порогового 50блока всегда на единицу меньше по" сравнению с числом единиц в кодовойкомбинации, поступающей на входэтого блока. А поскольку идентичныепо структуре пороговые блоки соедй-йены последовательно, т.е, группавыходов предыдущего порогового блокасоединейа с группой входов пОСлецдурю-щего порогового блока, то число вбзбужКейныхвыходов в группе выходов(:-го порогового блока ; = 1 60в - 1) всегда...
Многофункциональный логический модуль
Номер патента: 744552
Опубликовано: 30.06.1980
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...работает следующим образом.На информационные входы подаются информационные сигналы в виде двоичных кодов, одновременно на настроечные входы 4 и 5 подается набор управляющих сигналов. Цри этом на выходе элемента получают значение реализуемойлогической Функции.В табл. 1 приведен алгоритм настройки элемента на произвольную элементарную конъюкцию п-переменных. В табл. 2 приведен алгоритм настройки элемента на произвольную элементарную диэъюнкцию п-переменных.255 А и т.д. и. Значения управнастройки опоедения, описывающегоный логический эленого значения и,для и = 3,предлагаемыйогический элем Всего ляющи ляют с много мент д В дан 35 принят1.Р 5005.Источн ые во в Авторск 25, кл. Авторск 85, кл. тип) . 2.9 2671 (прото многент Редактор...
Устройство для сравнения двоичных чисел
Номер патента: 744553
Опубликовано: 30.06.1980
Автор: Тимофеев
МПК: G06F 7/02
Метки: двоичных, сравнения, чисел
...импульс,поступающий на вход триггера 9, который изменяет свое состояние.Возможны три случая.При М 1Н 2 схема 4 сравнения не . 55Фиксирует равенства чисел в счетчиках 1 и 3, состояние триггеров 9 и10 не изменяется. Разрешающий потенциал иа первом выходе дешифратора 11.Импульс .сброс с шины 14 переписывает значение кода из счетчика 1в счетчик 3 через группу элементов И6. и, пройдя через элемент 13 задержки,устанавливает в нулевое состояниесчетчик 1 и триггеры 9 и 10 (состоявие счетчика 2 не изменяется). При И = И 1 схема 4 сравнения Фиксирует равенство чисел в счетчиках 1 и 3, триггер 9 устанавливается е состояние 1, Разрешающий потенциал появляется на втором выходе дешифратора 11. Разрешение снимается со вторых выходов группы...
Устройство для сравнения двоичных чисел с допусками
Номер патента: 744554
Опубликовано: 30.06.1980
Авторы: Дульцев, Миронова, Мохнобров, Фролов
МПК: G06F 7/04
Метки: двоичных, допусками, сравнения, чисел
...величины и нижнего допуска на выходе схемы 3 сравненпя появляется сигнал, устанавливающий триггер 11 в единичное состояние. В результате сигнал с выхода 15 снимается, а на выходе 16 (указывающем, что контролируемая величина находится в поле допуска) появляется,5 10 15 20 25 зо 35 40 45 50 55 60 б 5 Управляющий сигнал с выхода триггера11 переключается с первого входа блока 2 памяти на второй, одновременно поступая на вход блока 20 памяти и на вход элемента И 22 и через элемент ИЛИ 18 на вход элемента И 7. По этому сигналу на выходе блока 2 памяти установится код верхнего допуска, на выходе блока 20 памяти - код допустимого интервала, а элементы И 7 и 22 откроются. С этого момента с выхода схемы 3 сравнения через бткрытый...
Устройство для вычисления коэффициентов преобразования по уолшу
Номер патента: 744555
Опубликовано: 30.06.1980
Авторы: Будько, Дворников, Лосев
МПК: G06F 17/14
Метки: вычисления, коэффициентов, преобразования, уолшу
...сдвига 1 во всех ступенях единичного преобразования задерживают дискретный сигнал на одинаковое число тактов, а именно И/2.Тактовая частота в регистре сдвига 201 первой ступени преобразования равна частоте следования входного сигнала, а тактовая частота регистров сдвига 1 в каждой последующей ступени преобразования в два раза больше, чем 25в предыдущей. Это позволяет получитькоэффициенты преббразования от последовательностей, получаемых после каждого нового значения входного сигнала, т.е. составленных из значений 30входного сигнала от 1-го по М, от2 по И + 1, от 3 по И + 2, и т.д.Рассмотрим работу устройства напримере И=8,В этом случае регистры 1 сдвигав любой ступени преобразования имеют длину 2. С частотой тактовых импульсов в...
Устройство для возведения в степень
Номер патента: 744556
Опубликовано: 30.06.1980
Авторы: Жабин, Корнейчук, Тарасенко, Щербина
МПК: G06F 7/38
Метки: возведения, степень
...первых трех разрядов сумматора б.Прямые и инверсные выходы трех первых разрядов сумматора.б подключеныко входам кодопреобразователя 7, содержащего элемента 8 И и 9 ИЛИ, связанные между собой в соответствии ссистемой переключательных функций(фиг.2) .15Еа = а 1 аЪ ч аатгде индексы соответствуют номерамразрядов сумматора и номерам выходовкодопреобраэователя 7, соединенныхсо входами триггеров цифры результата 10 и 10 т, выходы которых подведены к управляющим входам счетчика4, регистра 5 и ко входам блокауправления 11. Выходы с-разрядногораспределителя 12 сигналов, которыйможет быть выполнен как сдвиговый 25регистр или счетчик с дешифратором,.подключены ко входам младших разря-дов регистра 5 и управляющим входамсдвигателя 3, К управляющим...
Сумматор с параллельным переносом
Номер патента: 744557
Опубликовано: 30.06.1980
МПК: G06F 7/385
Метки: параллельным, переносом, сумматор
...узла формирования функции генерации переноса, а узел формирования функции транзита переноса выполнен в виде .логического элемента ИЛИ, входы и выход ко 55 торого являются входами и выходом узла .формирования функции транзита переноса.На чертеже приведена схема сумматораспараллельным переносом. 6Сумматор содержит в каждом разряде уэ. лы 1, 2 формирования соответственно функ. ций генерации и транзита переноса, входы которых соединены с шинами 3 значений разрядных слагаемых, узел 4 образования параллельного переноса из данного разряда, входы которого соединены с выходами узлов 1, 2 формирования соответственно функций генерации и тран. зита переноса, с шинами 5 значений функций генерации и транзита переноса в предыдущих разрядах и с...
Устройство для извлечения квадратного корня
Номер патента: 744558
Опубликовано: 30.06.1980
МПК: G06F 7/38
Метки: извлечения, квадратного, корня
...работает следующим образом. Предварительно все счетчики, кромесчетчика 6, устанавливаются в исходное нулевое положение. Преобразуемая величинаУ 1 в виде число-импульсного кода вводится 15в счетчик 6. После подачи команды Пусктриггер 4 переворачивается и открываетэлемент И 2. Импульсы с частотой генератора 1 поступают на входы счетчиков 6 и 7 иэлемента ИЗ, через который не проходят, 20так как он закрыт выходом триггера 5. ЧерезЕ - У 1 импульсов генератора 1 на выходе счетчика б появится импульс переполнения, переводящий триггер 5 в состояние,разрешающее прохождение импульсов генератора через элемент ИЗ на вход делителя9. Через Е импульсов генератора импульспереполнения появится на выходе счетчика7 и возвращает в исходное состояние...
Устройство для вычисления значения полинома -ой степени
Номер патента: 744559
Опубликовано: 30.06.1980
МПК: G06F 17/10, G06F 7/544
Метки: вычисления, значения, ой, полинома, степени
...счетчика 5 переноса подается признак сдвига счетчика переноса из блока управления. Под воздействием признака сдвига счетчика переноса в счетчике 5 переноса ряда счетчика 5 переноса в конце каждого такта оказывается, начиная с младплей, очередная цифра произведения числа, находящегося в первом регистре 2, и аргумента, находящегося во втором регистре 3,Таким образом, на выходе младшего разряда счетчика 5 переноса в течение одного цикла будут сформированы, начиная с младшей, все (2 п - 1) цифры произведения празрядного числа, находящегося в первом регистре 2, и п-разрядного аргумента, находящегося во втором регистре 3.При выполнении второй половины цикла, т. е, в п, (и+1), , (2 и - 1) тактах блок 1 управления вырабатывает и...
Устройство для вычисления логарифма
Номер патента: 744560
Опубликовано: 30.06.1980
Автор: Хаскин
МПК: G06F 7/38
Метки: вычисления, логарифма
...входам третьего 21 и четвертого 23 элементов И, Один из входов третьегоэлемента И 21 соединен со вторым входомблока 1 управления, а выход соединен с четвертым выходом блока 1 управления и входомчетвертого элемента НЕ 22, выход которого 4 а/соединен с соответствующим входом четвертогоэлемента И 23, выход которого соединен спятым выходом блока 1 управления, а одиниз входов соединен с первым входом блока 1управления, 45Блок 2 сдвига состоит из пяти рядов элементов И 24 и четырех элементов ИЛИ 25,причем каждый к-ый ряд схем И 24 содержит5-к элементов И 24, при этом первые входыэлементов И 24 в каждом ряду объединены исоединены с к-ым управляющим входом блока2 сдвига, Вторые входы элементов И 24,имеющих одинаковый м.ый номер, считая...
Устройство для выделения значащего разряда
Номер патента: 744561
Опубликовано: 30.06.1980
Автор: Боюн
МПК: G06F 7/38
Метки: выделения, значащего, разряда
...Подписное НПО Поиск Государственного комитета СССР по делам изобретений и открытий 113035, Москва, К, Раушская наб д, 4/5апунова ипографи 8 устройства, вход 9 начального значения устройства и информационный вход 10,Вход 10, по которому поступает последовательный код, соединен с единичным входом триггера 1, установочный вход 6 - с 5 нулевым входом триггера 1. Нулевой выход триггера 1 соединен с управляющим входом элемента И 2, тактирующий вход 7 через элемент И 2 - со счетным входом счетчика 4. Единичный выход триггера 1 через 10 элемент 3 задержки связан с управляющими входами элементов И 5, начального значения вход 9 - с установочными входами счетчика 4, выходы которого подключены к вторым входам элементов И 5, выходы ко торых...
Устройство для деления десятичных чисел
Номер патента: 744562
Опубликовано: 30.06.1980
МПК: G06F 7/39
Метки: деления, десятичных, чисел
...переноса из им соответствующихтетрад сумматора 1 на предыдущем такте сложения - вычитания, т, е. в зависимости от состоя ния соответствующего разряда регистра 5. Если блок 6 управления вырабатывает сигнал ъ+" З 0 на, своем выходе 17 и если соответствующийразряд регистра 5 переносов установлен в "1" (на предыдущем такте сложения - вычитания в данной тетраде сумматора 1 возник перенос), то коммутирующий узел 20 передает на вход этой тетрады сумматора 1 содержимое соответствующей тетрады регистра 4 с ее прямых выходов (тетраду делителя, увеличенную на шесть) для сложения с данной тетрадой сумматора 1 на следующем такте, Если блок 6 управления на своем выходе 17 вырабатывает сигнал "+", но соответствующий разряд регистра 5 находится в...
Устройство для умножения
Номер патента: 744563
Опубликовано: 30.06.1980
Автор: Фет
МПК: G06F 7/39
Метки: умножения
...которым сок выходам элементов И. ответствуют единичные сигналы на одНа чертеже приведена функциональная схема устройства для умножения.Работа устройства основана наУстРойство содержит а-разрядныйследующих соображениях (дост ат очнорегистР 1 множимого, щ-разрядный о РассмотРеть случай, когда щ - четное),регистр 2 множителя многовходовыйЕсли количество единиц в кодеиодноразрядный (по едовательный д множителя ( меньше или равно .ф товыПолняется обычное умножение прямых(щ+1) -ый разряд 4 регистра множи кодов сомножителей (А к В) Если жеэлемент 5 НЕ, элементы б 7 и 8 И7 в , то вместо этого множимое АЭлемент 9 ИЛИ, преобразователь 10умножается на условныймножитель1прямого кода в обратный преобр з в В, так как при этом получатель 11...
Устройство для деления
Номер патента: 744564
Опубликовано: 30.06.1980
МПК: G06F 7/39
Метки: деления
...равно 102, делитель 5, то в исходном состоянии в регистре 1 делимого записывается р-код фибоначчи числа 102, в регистре 4 делителя - р-код Фибоначчи числа 5; содержимое регистра остатка 3 и регистра частного 8 равно нулю. НулеВое число последовательности обобщенных чисел фибоначчи, формируемое генератором б, равно обратному р-коду ,фибоначчи делителя.Под действием управляющих сигналоз, поступающих иэ блока 7 управления, генератор б начинает формировать обратные р-. коды фибоначчи чисел последовательности, приведенной в таблице. Код с выхода генератора 6 поступает на второй вход сумматора 2, который осуществляет сложение этого кода с кодом делимого. При этом на вход переноса младшего разряда сумматора 2 постоянно подается единица, т.е,...
Множительное устройство
Номер патента: 744565
Опубликовано: 30.06.1980
МПК: G06F 17/18, G06F 7/52, G06F 7/70 ...
Метки: множительное
...случаеВ ф (1-фхДф легко убедиться, что причем это отношение р только при = 1,Это свойство используется в предлагаемом устройстве, в котором используется только один ВДЭ.Цель изобретения - повышение точности и упрощение устройства."Поставлейная цель достигается тем, что в множительное устройство, содержащее вероятностный двоичный элемент, "группа информационных входов которого является входами первого множителя устройства, выход вероятностного двоичного элемента соединен с Первым входом элемента И, выход которого соединен со входом счетчика результата, введены последовательно соединенные буферный регистр, входы которого являются входами второго " множителя устройства., счетчик и дешифратор, выход которого подключен ко второму входу...
Комбинационный сумматор
Номер патента: 744566
Опубликовано: 30.06.1980
Авторы: Весис, Филиппова, Чернышова
МПК: G06F 7/50
Метки: комбинационный, сумматор
...- устранение указанного недостатка, т,е. Расширение Функциональных возможностей сумматора.Для достижения поставленной цели в комбинационном сумматоре, содержащем в каждом Разряде узел формирования сумкою и узел формирования переноНечетный (21-1) -й и четный (21) -Ц разряды сумматора 1 и 2 содержат узлы 3 и 4 формирования сумм; узлы 5 и б формирования переносов соответственно (21-1)-го и (21)-го разрядов сумматора 1 и 2; вход 7 инверсного значения переноса из (21-2)-го разряда; шины 8 и 9 инверсных значений слагаемых нечетного разряда сумматора 1; шины 10 и 11 прямых значейий слагаемых четного разряда сум,матора 2; выход 12 прямого значения переноса (21-1) -го разряда сумматора 1; выход инверсного значения переноса 13 (21)-го разряда...
Параллельный двоичный сумматор
Номер патента: 744567
Опубликовано: 30.06.1980
Авторы: Берлин, Макаренко, Нощенко, Офин, Разин, Яблонский
МПК: G06F 7/50
Метки: двоичный, параллельный, сумматор
...сдвига. Времязадержки регистра сдвигаможно менять40щтем изменения числа его действующих " разрядов йлй изменением частоты синхронизирующих импульсов. Величина задержки регистра сдвига выбирается рав 45ной интервалу времени Т между поступлениями информации, которая:селективносуммируется в отдельной последовательности. Кодовые комбинации в каждойпоследовательности приходят с интервалом Т или кратному ему (2 Т, ЗТ ),Кодовые последовательности разделяютсямежду собой во времени. Минимальныйинтервал времени 1 между кодовымикомбинациями различных последовательностей равен 1 =1где Г - частота55 "6 йнфЪнизируюшю импульсов регистрасдвига. Максймально возможное числокодовых последовательностей, которые 7 4устройство может суммировать...
Параллельный накапливающий сумматор
Номер патента: 744568
Опубликовано: 30.06.1980
Автор: Концевой
МПК: G06F 7/50
Метки: накапливающий, параллельный, сумматор
...каждом нечетном разряде сумматоравходы элемента ИЛИ 2 соединены с выходом элемента И 3, с выходом триггера 1предыдущего разряда и через элемент 10задержки - с выходом элемента И 9. Вкаждом четном разряде входы элементаИЛИ 2 соединены с выходом элемента И 4,с выходом триггера 1 предыдущего разрядаи с выходом элемента И 9.: -- .:-Рассмотрим работу сумматора, где представлены (К - 1)-й младший нечетный разряд, К-й четный разряд и (К+1)-й - старший нечетный разряд сумматора.Сумматор работает следующим образом.Допустим, что первое слагаемое а равновторому слагаемому О и равно 111. Вводслагаемых осуществляется через элементыИ 3 и 4 после подачи сигнала на шину 6.После введения первого слагаемого в сумматор триггер 1 К-го разряда, а через...
Умножитель частоты
Номер патента: 744569
Опубликовано: 30.06.1980
Авторы: Галас, Староверов, Ширяев
МПК: G06F 7/52
Метки: умножитель, частоты
...9 переключается с приходом подряд двух одноименных импульсов,т, е, с изменением знака фазового рассогласования, Таким образом, триггер 4 определяетвеличину, а триггер 9 выявляет знак фазовогорассогласования,В установившемся режиме широтно-импульсный сигнал с выхода триггера 4 подается с помощью элемента 7 И на вход элемента 10 И,где суммируется с постоянным по длительное. ти сигналом одновибратора 14, который запускается каждым импульсом А входной частоты, Кроме того, инвертированные широтно. импульс. ный иодновибратора сигналы суммируются элементом 12 И, Суммарные сигналы с выхода элементов 10 И и 12 И подаются на прямой и инверсный входы интегратора 15 соответственно, Сложение этих сигналов поясняется вре. меиной диа;раммой (фиг....