Патенты опубликованные 25.06.1980
Полый электрод
Номер патента: 337028
Опубликовано: 25.06.1980
Авторы: Белов, Бойко, Качанов, Ковалев, Коренной, Кумыш, Медовар, Саенко, Сизов, Форисенков, Цыкуленко, Шаврин
МПК: C21C 5/56
...электрод в виде .тонкостенной трубы любого сечения размечается на определенное количество отрезков, Один из концов эпектрода пережи- мается. Через свободный конец полого электрода засыпается порция (расчетное количество) пегирующих компонентов. В соответствии с разметкой депаетса пере 2жим на электроде. После этого вновьзасыпается порция пегирующих компонентов и на электроде делается следующий пережим. В такой последовательности электрод занопняется пегирующими компо 1 тентами до конца. Электрод с пегирующей 1 тачинкой крепится к расходуемому эпект роду.В процессе эпектрошпакового переплава последоватепьно переппавпяются перемычки иа полом металлическом электроде и происходит введение лигатуры непосредственно в шлак....
Устройство для получения полых слитков
Номер патента: 337031
Опубликовано: 25.06.1980
Авторы: Артамонов, Королев, Медовар, Попов, Чекотило
МПК: C21C 5/56
...из охлаж)аемой двухстенной трубы 1, в которую вставлен неохлаждаемый стержень 2 из тугоплавкого материала, не подвергающегося эрозии. Стержень может бытьизготовлен из мелкозернистого графиталибо из тугоппавких сплавов. Охлаждениенаружной части дорна (трубы) осуществляется через кронштейны 3, которыми онприкреплен к наружному кристаллизатору4, пибо через стойку 5, на которой онзакреплен. Стержень может быть вставленна всю высоту охлаждаемого дорна либона его часть так, чтобы обеспечивалсянадежный электрический контакт междустержнем и охлаждаемой частью дорна. В процессе переплава часть электрического тока, идущего через расходуемый электрод 6 и шлаковую ванну 7, попадает на дорн. Благодаря тому, что внутренний стержень 2 закрывает...
Ячейка однородной структуры
Номер патента: 742925
Опубликовано: 25.06.1980
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...и первойкоординатной шиной 16. Г"ыход элемента12 ИЛИ связан также с одним из входовдвухвходового элемента 14 ИЛИ, второй.вход которого совдеп;ен с инФормационнымвходом 2 Х, а выход псдссединен к первому входу двухвходовсгс элемента 10 И,второй вход которого подключен к информационному входу 29 ячейки, а выходявляется четверть:м информационным выходом 25 ячейки,Ячейка работает следующим образом,На информационные входы 18-21 под":-;ь. Ооответ;: ванно сигналы Ю, , У,Иссстсякия координатных щин 16 и74295 у(ЯК) од 5триггера - О и Ж, Выход элементов 1,5, 10, 13соответственно -Ф, 7,У, lния настройки можно разбить н ьг. (Вц), (В В В ), (А А,Состоя а три групп1 Аз)Работа ячейки в соответствии с указанным распределением состояний настройки, При...
Вычислительная среда
Номер патента: 742926
Опубликовано: 25.06.1980
Автор: Мишин
МПК: G06F 7/00
Метки: вычислительная, среда
...2), содержит ряд одномерных вычислительных подсистем (вертисистемы (фиг, 2). Стрелками показаны только направления пегедачи (приема) информации алементами, По этим же направлениям осуществляется прием "запросов, а по обратным направлениям -У Ф5 передача ответов . При настройке среды в ее устройстве заносятся также исходные данные в программе обработки информации, Кроме того, при настройке средытриггеры 5 всех устройств, образующих10начала цепочек - одномерных вычислительных структур - устанавливаются в "1 (на фиг. 2 ати устройства расположены в нижней строке), а триггеры 5 остальных устройств - в "О". (установка в "1" осуществляется путем выдачи сигнала "1" на каждый из выходов 36 и 37 (см. фиг. 1), а установка в "0" производится...
Устройство для сравнения чисел
Номер патента: 742927
Опубликовано: 25.06.1980
Авторы: Бочкарников, Черкасов
МПК: G06F 7/04
...соотвественно, введен блок определения разности, первый вход которого Осоединен со вторым выходом блока памяти, а выход счетчика подключен ко второму входу блока определения разности,первый выход которого соединен со вторым входом схемы сравнения, второй и цтретий выходы блока определения разности подключены ко вторым входам перВого и второго элементов И соответственно.На чертеже приведена структурная 20схема предлагаемого устройства,Устройство содержит счетчик 1, блок2 определения разности, блок памяти 3,схему сравнения 4, элементы И 5, 6,переключатель 7, входную шину 8, выходные шины 9-12,Устройство работает следующим образо мвВ блоке памяти 3 хранятся эталонноезнвчение Хи величина допуска ьХ,Счетчик 1 вычисляет число Х,д и Выдает...
Вычислительное устройство
Номер патента: 742928
Опубликовано: 25.06.1980
Авторы: Гольдфельд, Клейтман, Корчминский
МПК: G06F 7/38
Метки: вычислительное
...гт П Л 1,тЧ Е и тт В Ь. Отт Н рв Дт и 1 ПЕт О . т (т: 1 Ч цКО В 1 тООГО тат тНП а тцярео ЭПттМОНТ,т т 1,1 Ь.ООМ СООТВЕТС".Я"ОНЕто т:,.Омт.1 ттйТОт";Вто:О, ОСПЕНЦЕт О С ЕТнка В ОРОГОранца и выход с 1 етчика тре 1 ьего Оне)а-да ноннНочены ко входам бпока ураде.Н 1 и;Иа чертеже изображена схема устрокОУстройсво содержит регистр певвогоонервнда 1 т счетчики первого операнда2 и 3, коммутаторы 4 и 5, счетчики в".;.:рого операнда 6 и 7 элемент 8 ИЛИт счетЧИК трЕтЬЕГО ОПЕраНда 9, бЛОК управнтаИЯ1 Одешифраторы 11 и 12, оконечцьтй г:;.:иНфратор 13,Вычислитеьное устройство работаетСЛЕдующИМ ОбраЗомтВ РЕЖИМЕ ДЕЛЕНИЯ ДЕЛИМОЕ Зя.нсщааотт тВ счетч 1 ки 6 н 7 а дел 1 ттепь - В регцст 31 и сЧеТЧиКИ 2 И 3, ртботаощЕ в тазСтттеВЫЧтанИЛ. РЕЗУЛЬтат...
Устройство для вычисления корня -ой степени
Номер патента: 742929
Опубликовано: 25.06.1980
Автор: Рейхенберг
МПК: G06F 7/38
Метки: вычисления, корня, ой, степени
...выдается серия (последовательность) тактовых импупьсов, которая сдвигает соответствующие значения в блоках сдвпга 3,1-3.5 (на чертеже 3,1-3, Й), продвигает содержания регистров 2. 1-2.6 (ня чертеже 21 -2,К+1) на входы сумматоров-вычптятелей 11-1,6 (ня чертеже 1, 1-1. И+ 1 ) . С первого выхода блока 3.1 сдвига 3.4 на второй вход сумматоравычитателя 1.3 поступает значение Ч3, со второго выхода на третий вход смматора-вычитателя 1.4-значение Чс третьего входя на четвертый вход сумматора-вычитятеля 1 Л (ня чертеже 1 С)- значение 92 4 с четвертого входа на-Ъпятый вход сумматора-вычитателя 1,6, (на чертеже 1.И+1)- значение Ч Еи с пятого выходя на пятьд вход сумматора-вычитателя, 1.7 (ня чертеже 1.1 Ч)- величина Ц1 8 . Со второго...
Вычислительное устройство
Номер патента: 742930
Опубликовано: 25.06.1980
Авторы: Дудыкевич, Максимович
МПК: G06F 7/38
Метки: вычислительное
...свыхода блока 10 вычитания, проходящиечерез элемент 12 И, частота спедованиякоторых 1 .Частоте импульсов на выходе элемента8 ИЛИ равно:8 1 о(3)Учитывая эти выражения, получим тИк и,(о Анапогично, учитывая вырахиния Дд Ю й (5)5 742930 6Подставляя выражения (9) и (1 О) со- В общем случае в счетчик 1 предваответственно в (4) и (8) получим рительно заносится,значение а , в ЙЙ й) Г йт (1 Цреверсивный счетчик 2 - значение Х, а и к в ячейке блока 3 памяти - значения коэффипиентов Йн- Яо в дополнительном о.12) коде и значение Хсс ЙА(О 0) результирующее выражение в общемр де в уравнение (11) на уравнение случае приметс вид: (12) и произведя разделение переменнь получимХ ф Со (18)си "фЩ(15)После этого, через промежуток времени 1-который...
Устройство псевдоделения
Номер патента: 742931
Опубликовано: 25.06.1980
МПК: G06F 7/52, G06F 7/544, G06F 7/58 ...
Метки: псевдоделения
...ускоренная реапизация выражения (5) для (.= тта+М., и.+22 ть В Р=зультате и регистре 1 оказывается чаотичный остаток Я, представленный в2 ттт.двухрядном коде.В конце второго этапа выполняетсяг 2оцна заключительная итерация ск --=К -Я по пп. 2 - 620 г 1 чосновной процедуры первого этапа. ЗдесьК - конечный частичный остаток опеКрации псевдодепения на втором этапе,представленный в двухрядном коде в регистре 1. Йк передается из регистра 1в сумматор 5. В сумматоре 5 происходит распространение переносов на и. разрядов, т.е. на выходе сумматора 5 оказывается частичный остаток операциипсевдоделения К к, представленный вобычном однорядйом двоичном коде. Крассмотренным.Вычисления прекрашаются, как толькономер итерации ь достигает...
Устройство выделения первого импульса и вычитания первого импульса из последовательности импульсов
Номер патента: 742932
Опубликовано: 25.06.1980
Авторы: Афанасьев, Вашкевич, Лебедев
МПК: G06F 7/38
Метки: выделения, вычитания, импульса, импульсов, первого, последовательности
...элемента 2 ИИ-ИЛИ, четвертый вход которого подключен к выходу второго эдеметета И-НЕ, а выход элемента 2 И7 42832 фпереключает триггер 9 в нулевое состояние, запрещающее дальнейшее прохожь- дение импульсов с выхода элементаИ-НЕ 7 через элемент 8.Г 1 о окончании пачки на выходе элемента Х выделяются тактовые импульсы.:,;и: нз них через элемент 8 выде:;ется на выходе И и устанавливаетт,:"-. р 9 в единичное состояние, Одновре:, янно через инвертор 2 осуществляетсяустановка в единичное состояние триггера 3. При этом устройство возвращается в исходное состояние. 32 И-ИЛИ соединен со счетным входомдополнительного триггера.На чертеже представлеиа функционалная схема устройства.Устройство содержит исключающееИЛИ 1, дополнительный нивертор...
Устройство для деления п-разрядных десятичных чисел
Номер патента: 742933
Опубликовано: 25.06.1980
МПК: G06F 7/39
Метки: деления, десятичных, п-разрядных, чисел
...управления. Сигнал с выхода 11 поступает на управляющий вход дополнительного регистра, управляя запоминанием в регистре 4 содержимого 2 п старших десятичных разрядов регистра 3 (кода восьмикратного делителя). Кроме то-,о, сигнал с выхода 7 блокау : влепи: поступает на первый управляю 1 цп 1: вход регистра 2 частотного, выполняязапсссш;с единицы в младший разряд ре 5 г стра 2. Данная единица гасится во время первого такта первого цикла и сохраняется во всех остальных случаях.Одновременно по сигналу генератора 16импульсов формируется сигнал на выходе10 14 блока управления, Кроме того, срабатывает элемент НЕ 25 и четвертый элемент И 21, обеспечивая формирование сигнала на выходе 13 блока управления, Сигнал с выхода 13 поступает на первый...
Устройство для умножения
Номер патента: 742934
Опубликовано: 25.06.1980
МПК: G06F 17/10, G06F 7/70
Метки: умножения
...3 и 4 памяти(БСч), третий блок 8 памяти (БП),БУ 1 соединен с АБ 2, с БП 3 иБП 4, с, БР б, с БС 5, с БСч 7, сБП 8. Выходы БП 3 и БП 4 соединеныс АБ 2, выходы которого подключенык БР б, к БП 8, выходы БР б соединены с БС 5, выходы БСч 7 подключены к БП 3, БП 4, БП 8 и БУ 1, БП 8соединен с БП 3 и БС 5,БУ 1 предназначен для выработки.сигналов управления и тактирующихимпульсов, в качестве его можетисподьзоваться микропрограммный автомат с плавающим. тактом.БП 3 и БП 4 предназначены для хранения коэффициентов и показателейстепеней первой и второй функций нескольких переменных, В качестве их можно использовать блоки памяти с последовательным доступом. Арифметическийблок предназначен для умножения и.сложения коэффициентов и сложениястепеней,...
Цифровое множительно-делительное устройство
Номер патента: 742935
Опубликовано: 25.06.1980
Авторы: Гордиенко, Курт-Умеров
МПК: G06F 7/39
Метки: множительно-делительное, цифровое
...и четвертой, шестой и седьмой 65ходах блоков 1-5 вычитания образуются приращения входных величин х, ду, дЧ ьИ, Выходы ячеей 9 и 10 памяти подключены к блоку 13 вычитания, на выходе которого образуется разность И-г. 5Иножительно-делительная операция осуществляется за 4 такта. В первом такте сигнал с первого потенциального выхода регистра 26 сдвига поступает на управляющие входы элементов 14 и 16 И и через элемент 11 ИЛИ на управляющий. вход элемента 12 И и открывает их. Одновременно с первого импульсного регистра 26 сдвига через элемент 27.ИЛИ формируется сигнал на установку счетчиков 21 и 22 в нулевое положение. Таким образом, через элемент 16 И на один иэ входов преобразователя 20 поступает сигнал Ч+дЧ со входа блока 2...
Оптоэлектронный сумматор
Номер патента: 742936
Опубликовано: 25.06.1980
Авторы: Головань, Грабчак, Демьянчук, Квитка, Кожемяко
МПК: G06F 7/56
Метки: оптоэлектронный, сумматор
...Асигналы, снимаемые параллельно с блокаввода 4, возбуждают светоизлучатели 353 на время, соответствующее значностикаждой цифры слагаемого А. Выходныесветовые потоки светоизлучателей 3 воздействуют одновременно на соответствующие входы 2 многофункциональных опто цэлектронных модулей 1, входы 8 модуляторов 7 и входы 13 блоков 11 формирования сигнала переноса. Под воздействием светового потока модуляторы 7повышают напряжение на выходах 6 до ф 5напряжения возбуждения многофункциональных оптоэлектронных модулей 1 иблоков 11 формирования сигнала переноса. Количество возбужденных световых выходов многофункциональногооптоэлектронного модуля 1 каждого разряда соответствует времени нахожденияв возбужденном состоянии соответствующего...
Микропрограммное устройство управления
Номер патента: 742937
Опубликовано: 25.06.1980
Автор: Соколов
МПК: G06F 9/14
Метки: микропрограммное
...адреса операчены через дешифратор адреса Фазопераций 5 и коммутатор адресовфаз операции б к выходам К - регистров адреса фазы 7, где К - максимальное количество фаз (этапов)при выполнении операции, входы которых подключены к первым выходам блокасоответствующим выводам дешифратораадресов фаз 5,Микропрограммное устройство управления (фиг.2) работает следующим образом.В последней микрокоманде последней фазы выполняемой операции на вход 4 в блок 3 поступают необходимые признаки из блоков ЦВМ, и в нем формируется код следующей операции, который затем поступает через дешифратор адреса операций 2 на перные входы блока памяти 1 и обеспечиваетвыбор иэ него начальных адресов всех 0 Фаэ, необходимых для использования в этой операции, Эти начальные...
Устройство приоритета
Номер патента: 742938
Опубликовано: 25.06.1980
МПК: G06F 9/50
Метки: приоритета
...последовательного отроса20 гна ваде 10 постоянно присуттвуетг .нулевой потенциал, В з-.ам режиме пос.ле снятия запроса к обмену с входа11 отработавшего узлаОпрос распространяется на узел 1 следующего25 канала, обслуживающий абонент сменьшим приоритетом. П-,и наличииуправляющего патен.,нала на ваде :0устанавливается уаовень логическойединицы во время обмена с абонентомЯ и снимается при неабходимт"ти выборанового абонента) реализуется гриоритетный режим, В этом режиме послеснятия уровня логической единицысо входа 10 опрос начинается с узлаобслуживающего абонент с наивысшим приоритетом.В режиме послецовательного опросана элемент 9 И поступает сигнал логическога нуля. При отсутствии на входах 3 сигналов запроса к обмену нанулевых...
Устройство для формирования адреса
Номер патента: 742939
Опубликовано: 25.06.1980
Авторы: Герасимов, Кузнецов, Чинков
МПК: G06F 9/20
Метки: адреса, формирования
...перечисленным каналам. Начальный вторичный адрес в первой строке присваивается каналу 2. формирование вторичНых адресов для других каналов, нахо.Аящихся в этой строке, происходит Путем суммирования начального адреса с количеством единиц, расположенных в левой части строки, от признака их селекции; Например, если 2-му каналуприсвоить вторичный адрес 000000все нули), то 5-му каналу будетприсвоен адрес 100000, а 14-му каналу - 111000 (здесь и ниже -младшие разряды слева) . Призаписи программы для формирования вторичных адресов каналов,предназначенных для селекции и расположенных во 2-ой, 3-ей или 4-ой строках блока 1, необходимо учитыватьколичество вторичных адресов, присвоенных в предыдущих строках. Дляинформационных каналов...
Мажоритарно-резервированное устройство
Номер патента: 742940
Опубликовано: 25.06.1980
Авторы: Вольфовский, Малеев, Трофимов
МПК: G06F 11/00
Метки: мажоритарно-резервированное
...Элемент 3 памяти при этомустанавливается в состояние "1"и подготавливает элемент 12 И. Очередной синхроимпульс с шины 18 про ходит через элемент 12 И и эле 742940мент 5 ИЛИ на нулевой вход элемента 2 памяти и устанавливает его в состояние "0". Одновременно импульс с выхода элемента 5 ИЛИ поступает на первые вхоцы элементов 9-11 И и далее - на их выходы, поскольку сигнал на их вторых входах,формируемый на выходе элемента 15, остается разрешающим. Элемент 15 может быть выполнен, например, в виде ЙС-цепочки и предназначен для задержки спадаразрешающего сигнала на вторых входах элементов 9-11 И при установке элемента 2 памяти в состояние "0", Импульсы с выходов элементов 9 - 11 Ипоступают через элементы б ИЛИ на выходы 21 устройства....
Устройство для проверки магнитных матричных переключателей
Номер патента: 742941
Опубликовано: 25.06.1980
Авторы: Дрик, Жигалов, Стрелкова, Шарый, Шац
МПК: G06F 11/277, G11C 29/00
Метки: магнитных, матричных, переключателей, проверки
...токаи обеспечивает подачу импульсовтока на входные обмотки проверяемогоматричного переключателя 3. Кольцевойсдвигающий регистр 4 управляет эапуском в определенной последовательности формирователей тока коммутатора 2, Схема 5 сравнения производитанапиз амплитуды и полярности выходного сигнала с матричного переключателя путем сравнения с заданнымуровнем напряжения той же полярности,что и выходной сигнал.Устройство работает следующимобразом.При помощи замка проверяемыйматричный переключатель 3 подсоединяется к устройству.В начале цикла проверки коммутатор 2 выбирает и годключает к схеме5 сравнения первую выходную обмоткупроверяемого матричного переключателя 5,5 10 15 20 25 30 35 40 45 50 55 60 65 С генератора 1 заносится +1в младший...
Устройство для обработки информации
Номер патента: 742942
Опубликовано: 25.06.1980
Авторы: Александрова, Королев, Лангбург, Осипов, Федоров
МПК: G06F 15/00
Метки: информации
...понимается произвольное количество (от одногодо К) значимых байтов одного полусловава, прижатых к правой границе полуслоВ шину б выбирается группа байтов,поступающая на исполнительные блокипроцессора, в оперативные запоминающие устройства или на буфер 9. В ши ну 8 выбирается группа байтов, поступающая в регистры 1 или память З,слово, поступающее в оперативные запоминакнцие устройства, причем группа(полуслово) регистров 1, выбираетсяв правое полуслоно слова шины 8. Шина 13 поступаетна все полуслова 2.Если шины 11 и 12 содержат один байт,то он коммутируется во все байты шины 13. Шина 17 поступает на все слова 4, причем долуслово шины 13 поступает на правое и на левое полуслово слова шины 17. Блок 26 управлениян зависимости от...
Мультипроцессорная система
Номер патента: 742943
Опубликовано: 25.06.1980
Автор: Усов
МПК: G06F 15/167
Метки: мультипроцессорная
...для каждой задачи группируются в массивы. Например, начальные адреса подпрограмм первой задачи хранятся в ячейках блока постоянной памяти с адресами 1-1 второй задачи - 1 +1 - 12и т.д.Третья группа 7 регистров предназначена для хранения смещения начальных адресов задач и обеспечивает хранение смещения начальных адресов подпрограмм для каждой задачи. В эти регистры записываются смещения начальных адресов подпрограмм задач, которые должны решаться и записываться в регистры распределения процессоров по задачам.6. При этом в первый регистр записывается смещение для первой задачи, во второй - для второй задачи и т,д.Пятый коммутатор 15 предназначен для коммутации регистров смещения начальных адресов задач и обеспечивает передачу содержимого...
Цифровой преобразователь координат
Номер патента: 742944
Опубликовано: 25.06.1980
Авторы: Березовский, Киселев
МПК: G06F 15/20
...кода координатыс регистра 2 в умножитель 13.После этого от генератора 14 импульсов через блок 15 управления начйнают поступать импульсы на тактовый вход умножителя 13, на числовыевХоды первого и числовые входы второго каналов которого с выходом блока 12 подается соответственно 10-разрядный код (5 юЧ) и 10-разрядныйкОд (соэМ)По этим сигналам на выходе первого и выходе второго каналов умножителя 13 вырабатывается 35соотнетственно числоимпульсный кодкбординаты /у/ ( ЧИК /у /) и числоимпульсный код координаты / х/(ЧИК /х/),Импульсы ЧИК /ч/ подсчитываютсясчетчиком 5, а импульсы ЧИК / Х/счетчиком 6.Этот процесс продолжается до момента возникновения на выходе умножителя 13 признака переполнения, 45поступающего на один из входов блока15...
Параллельное вычислительное устройство для решения разностных уравнений задач теории поля
Номер патента: 742945
Опубликовано: 25.06.1980
МПК: G06F 17/12
Метки: вычислительное, задач, параллельное, поля, разностных, решения, теории, уравнений
...Так как на шестой вход сумматора11 через элемент 38 И поступает значение Ч; с прямого выхода регистраисдвига б, то одновременно с вычислением укаэанного произведения происходит сложение этого произведенияс переменной Ч , Результат - новоеезначение переменной - Ч,", (формула (2) через элементы 4 И, 18 ИЛИпоступает в регистр сдвига б, замещаяВычисления по формуле (3) производятся аналогично, но при этомарифметические блоки множеств Я иЯ меняются ролями.Проверка условия окончания итерационного процесса 513 - 1) с 6производится с помощью дополнительного сумматора 10. Если во время выполнения второй фазы итерации податьразрешающие сигналы на элементы46 и 47 И, то на первый вход сумматора 10 будут поступать последовательно (начиная с...
Устройство для решения дифференциальных уравнений в частных производных
Номер патента: 742946
Опубликовано: 25.06.1980
МПК: G06F 17/13
Метки: дифференциальных, производных, решения, уравнений, частных
...устройством, получается н результате замены вторых производных уравненийа 0 а 0 аЫ% 3 эмоментами функции О, а первой производной по конечно-разностным отношениям, что приводит к уравнению. .к, кдкоторое вычисляется по явной итерационной формуле видагде вычисление моментов функций и происходит при решении следующих систем алгебраических уравнений:+44 .р, -6 к 3 1 К 30-20 0Л-" х, к 1+ 1ч . ч 0 + -20 0М +ФМ +М:к+4 кк,КЛ к+,При этом решается уравнениегде А., С В - значение разностныхкоэффициентов видаА 1111 +С 1 И 1+В 11+ ==д4, - матрица правой части.Работа устройства происходит следующим образом.В регистры 1-3 заносятся начальные услония 0и 0 Эти зна 1.) 1чения умножаются н локе 4 на моменты функций 4 и Ик,поступающие на вход блока 4...
Цифровой функциональный преобразователь
Номер патента: 742947
Опубликовано: 25.06.1980
МПК: G06F 17/10
Метки: функциональный, цифровой
...оперативного ЗУ или постоянного ЗУ с электрической перезаписьюинформации, а блок памяти специализированного преобразователя можетбыть выполнен, например по схемедешифратора-шифратора на комбинационных логических элементах. дешифратор такого блока имеет(И-К ) входов и(2"" + 1) выходон и управляет работой шифратора таким образом,что на выходах первой группы блока памяти вырабатывается ИЧ -разрядныйкод функции 3 (Х)в узловой точкесередины 1-го участка аппроксимации;на выходах второй группы блока памяти 40 вырабатывается М разрядный код уг-лового коэффициента к ,представляюющий собой приращение функции направой (левой) половине-го участка аппроксимации; на выходах третьей 45 группы блока памяти вырабатываетсяК разрядный код 1 поправки...
Каскадный процессор спектральной обработки сигналов
Номер патента: 742948
Опубликовано: 25.06.1980
Авторы: Грибков, Кошелев, Мошков, Мусатов, Степукова
МПК: G06F 17/14
Метки: каскадный, процессор, сигналов, спектральной
...доступа.У: От -"-СОВОЙ ООРЯоотки В пеРВОмартитт,ттетттческом блоке по первому и втсоот.тл вьтходт етого блока респредел.=;етсяВ соответст.едующие блохи 2 и 3 памяти последоветельно 1 с доступе. 10 рядок поступЛ=ння ЗЛЕ;тЕНттов (ОтдЕЛЬНЫХ ОПЕрапдОВт, .сттого массиве может быть любым,В ТОМ ЧИСЛЕ .тцн МОГут ПОСтуПатЬ В ЕСТЕС- ствепном порядке. В какой конкретно блок памяти из 3 н 4-ой группы будут зеписывагься Очередные операнды определяют:-. блоком управления всего устройства, который на чертеже не показан. Для того, чтобы процессор мог приступить к своей ссновной опеРацттщт В его блоках памнти ДОЛЖ:-ти НЕХОДИТЬСЯ Сам ИСХОДНЫЙ МаССИВи на весовую функцию) ., (;:. "; = 9,:т, Ят -1 и массив конт";ЛО": , ;-т(. т;, тто ОтЗВСЛ тдт тго лО тЧ 7 ГЕ...
Цифровой фильтр
Номер патента: 742949
Опубликовано: 25.06.1980
МПК: G06F 17/17, H03H 17/00
...12 И,ОЩ - значение выходного сигнала на выходе сумматора 7,анЬ;г коэффициенты Фильтра,Представив (2) в виде цм=а ЧСЫ ф.СоЧОЗ) 1 п 1и подставив (1) в 3), получими юИМ =а, ИМ-.СОЧ Ч,-11)+7 О,Чс-,1,мотсюда следуетмгаа Ю охВ а нги 1= ,"Ь чСн- Мо Оо Выражение (5) дает возможность по величине выходного сигнала ОИ, полученной из соотношений (1) и (2), и известным значениям Ч Копределить значение входного сигнала Я, Сравнивая значение С с, полученное на основе реализации выражения (5), со значением СЩ, поступившим на вход фильтра, можно сделать вывод о правильности вычислений, проведенных в фильтре. Если вычисления проведены правильно, то должно выполняться условие СГ 3 = С СЗ С 6)Невыполнение равенства (б) указывает на наличие ошибки...
Вычислительное устройство
Номер патента: 742950
Опубликовано: 25.06.1980
Авторы: Дудыкевич, Максимович
МПК: G06F 17/10
Метки: вычислительное
...пересчета сче тчиков 1 , 2 и 3 .Частота импульсов н а выходе умн ожителя 5 будет равна :В режиме вычисления функции агс 1элемент 9 И открыт , счетчики 2 и 3 устанавливаются в положение " О " , а счетчик 1 работает в режиме вычитания ,Йри э апи си в счетчик 1 числа Й.( дешйфратор б открывает элемент 8 И и ийпульсы входной частотыо поступают на вход счетчика 2 .Частоты импульсов на выходах умножителей 4 и 5 будут определяться выражениями (1 ) и (2 ) с учетом того , что число Кизменяется во време нй .Частота импульсов на выходе сумматора 7 частот будет равна : МЮ 1 г(5)о Д+,Разделив уравнение (4) на уравнение 1(5) и произведя разделениепеременных, получим:а и 1(М ак Ми Юй" и1 Ф п 1 В момент перехода счетчйка 1 в положение иО"...
Цифровой функциональный преобразователь
Номер патента: 742951
Опубликовано: 25.06.1980
Авторы: Березовский, Киселев
МПК: G06F 17/10
Метки: функциональный, цифровой
...разрешает прохождение импульсовгенератора 1 на вход сомножителя двоичного умножителя 3, на входы параллельного сомножителя которого с выгходов блока о 5 поступает код /К /.3По двум сомножителям (коду /К 1/и импульсам генератора 1) дноичнййумножитель 3 на выходе вырабатываетпоследовательность импульсов, поступающих на счетный вход счетчика бфункции, и.изменяют его содержимоев зависимости от значения знаковогоразряда К(т.е. при К 70 содержимое счетчика б функции увеличивается, фО а при КО уменьшается), Это продолжается до тех пор, пока на первомвыходе двоичного умножителя 3 не вырабатывается импульс переполнения,поступающий на первый вход обратной 5 грязи блока 2 управления.После окончания этого импульса схема 2 управления запрещает...
Анализатор спектра хаара
Номер патента: 742952
Опубликовано: 25.06.1980
Автор: Ковнацкий
МПК: G01R 23/16, G06F 17/14
Метки: анализатор, спектра, хаара
...Б(1,4)+Б(2,4); Я(1,4)-Б(2,4); Б(3,4)+Б(4,4);Б(3,4)-Б(4,4). (2)Значения сумм чисел подаются навходы второй группы сумматоров-вычитателей 3, содержашей один сумматорвычитатель 3, на выходе которого образуются соответственно сумма и разность подаваемых чисел:Б (1,4) +Б (2, 4) +Б (3,4)+Б (4, 4) =Спр(14) ( 3)(Б(1,4)+Б(2,4)- (Б(3,4)+Б (4,4) ) =,С, (2/4) (4)Таким образом, на выходах блока4 сумматоров-вычитателей Формируютсячетвертая (1=4) строка матрицы промежуточных значений коэффициентовФурье-Хаара:Спр(1/4)=Б(1,4)+Б(2,4)+Я(3 4)+Я(4,4)Спр (2/4)=(Б(1 р 4)+Б(2,4)1 - Б(3,4)+Б(4,4 (5)С(3/4) =Б (1, 4) -Я (2, 4)Ср (4/4)=Я(3,4)-Я(44)По команде из блока управления 10.одновременно вся строка (5) подаетсяна первую строку регистров 2 сдвигаблока 5...