Архив за 1979 год

Страница 429

Феррорезонансный стабилизатор напряжения переменного тока

Загрузка...

Номер патента: 656039

Опубликовано: 05.04.1979

Автор: Старицын

МПК: G05F 3/04

Метки: переменного, стабилизатор, феррорезонансный

...11 ПП Патент,г,ужгород,ул.Проектная,4 заданном напряжении источника питания и максимальной нагрузке 7 резонансная частота стабилизатора быларавна частоте тока источника питания.Для обеспечения Фильтрации третьей,гармоники напряжения на нагрузке 7число витков ю 2 и иЗ обмотки линейного дросселя 1 выбйрается такйм,чтобы их индуктивное сопротивлениесовместно- с индуктивным сопротивлением дросселя 2 составило 1/10 в ,1/8 часть емкостного сопротивленияконденсатора З.Чисто витков ж 2 обмот"ки линейного дросселя 1 составляет1/8 -; 1/3 часть общего количествавитков ю 2 и 3.МРабота устройства осуществляетсяследующим образом,При минимальном напряжении источника питания и максимальной нагрузкеза счет совпадения резонансной частоты стабилизатора с...

Параметрический стабилизатор переменного напряжения

Загрузка...

Номер патента: 656040

Опубликовано: 05.04.1979

Авторы: Болдов, Задерей, Карельцев, Сушкеев

МПК: G05F 3/06

Метки: параметрический, переменного, стабилизатор

...первичного контура по первой гармонике 25 Следовательно, увеличивается глубина модуляции параметра Ь (индуктивность вторичной обмотки), расширяется область возбуждения и существова ния параметрических колебаний в выходном контуре, чем и достигается расширение диапазона стабилизации по входному напряжению. Максимальная индуктивйость первичной обмотки может быть определена по характеристике сердечника(р (Х), т.е. зависимости потокосцелления от тока, снятой при намагничивании сердечника со стороны первичной обмотки, Наибольшая. крутизна кривой р (1) будет соответствовать максимальной производнойду 4( 40 а значит - максимальному значениюь индуктивности первичной обмотки.На Фигуре 1 представлена .принципиальная схема устройства,а на...

Устройство для вывода информации с сеточной электромодели

Загрузка...

Номер патента: 656041

Опубликовано: 05.04.1979

Авторы: Блейерс, Звиргздиньш, Родэ, Шлихте

МПК: G06G 7/04

Метки: вывода, информации, сеточной, электромодели

...с выхода источника 7 эталонных напряжений, пропорциональное эталонному коду на его входе и на втором блоке 15 сравнения, через коммутатор3 входов поступает на вход АЦП 9,выходной код которого поступает через мультиплексор 6, запускаемый по команде из блока 1, на первый вход олока 15 сравнения и сравнивается с эталонным кодом на его втором входе. При исправном АЦП 9 сравниваемые коды равны, и ца выходе блока 15 сравнения отсутствует сигнал. Блок 1 задает ца входы блока 15 сравнения и источника 7 эталонных напряжений очередной эталонный код и операция контроля повторяется.Контроль АЦП 9 осуществляется в заданном диапазоне эталонных напряжений. Если контролируемый АЦП 9 исправен и прсобразует напряжение в заданном диапазоне с заданной...

Релейный операционный усилитель

Загрузка...

Номер патента: 656042

Опубликовано: 05.04.1979

Авторы: Маурер, Цытович

МПК: G06G 7/12

Метки: операционный, релейный, усилитель

...а Б лругсй писх период определяется разностью Бхолиоги сигНа;1 с 1 И СИГПЯЛД ООРДТЦС)й СБ 5131 Хс)3 Д 51 СКИ- рость изчсцсиия). 11 д 51,хи;С 9 хсгрис 5; фОР.ИРЧ(.ТСЯ )Р 51 Х)С)Ч)ИС)1 ИИС ЦДИР 51 Ж(.)ИСширотио-частсгиий милуляцисй, срслцсе зи;- ченис которого зд Нерио;);33 тики,)с(аи)й 3)ри- ПОР ЦИОЦДЛЫН БС. )ИЧИЦ БХОЛИИГС С)3 3,3,3(, И ПОЛ 51 РНИСТЬ КИГОРОГИ ИИ,)Есег 51 ТС 5 ИИС)Я)- НОСТЫО БХО;10 ГИ СИГИс)С 1 с(.Выхс);сН)й си Пдл дмпси) :Пгс 3 о;Я)53- ТОРЯ 4 ИР(ЛСТс 1 БС 15 С СИ)01 Цс 1 И,)5)ЖСИИС ИР 51- 35 10 МГОлы 30 Й фирх)ь), дх 1 ис 1 и Г,с)3 киГири Ги )ри)ОРЦИ 0)с)1 Ьцс) ВСП)ПЦС С И Иа )с) И 1,ОИИНР)ТСС)Ь 1)ОХ БХИЛс сч р,1 й)ИГ( 03(С)с)11033.О С)1 Л)Т;153, с 1 1 с)(111 с Р 113 с) с)с(СТБ)К;3- ЦОГИ СИИс( )Д 1 СИСРД)ОР)1 ИР 5(Х...

Время-импульсное делительное устройство

Загрузка...

Номер патента: 656043

Опубликовано: 05.04.1979

Авторы: Майстренко, Фесенко

МПК: G06G 7/16

Метки: время-импульсное, делительное

...1 закрыт, напряжением с выхода выходного элемента 3 через резистор 2.ФоРмула изобретения 40 Элемент 3 открыт током стабилизатора Напряжение на выходе закрытого элемента 1где 04 - напряжение источника сигнала- делимого;02 - напряжение источника сигнала-делителя;к 1 - сопротивление резистора 7;й 2- сопротивление резистора 8. т 0Конденсатор .9 заряжен до некоторого напряжения Ос= Ц-Погде Оо - напряжение на входе открытого элемента 3.Сигналом с выхода источника такто" 15 вых импульсов открывается. элемент 1 и напряжение Лб конденсатора 9 прикладывается ко входу элемента 3 и закрывает его. На выходе элемента 3 фоРмируется импульс, который через 20 резистор 2 удерживает. элемент 1 в закрытом состоянии, поступает на основной :элемент И 12 и...

Устройство для вычисления модуля вектора по двум ортогональным состовляющим

Загрузка...

Номер патента: 656044

Опубликовано: 05.04.1979

Авторы: Доманов, Лесников, Синяков

МПК: G06G 7/22

Метки: вектора, вычисления, двум, модуля, ортогональным, состовляющим

...выводу второго делителя, а катод.10черезвосьмой, резистор - к катодупервого диода, второй вывод нагрузочного резистора связан с шиной нулевого потенциала через корректирующийдиод, при этом сопротивления соответствующих резисторов относительносопротивления нагрузочного резисторавыбраны в соотношении 2:2:5:5:5:5:9:9,На чертеже дана принципиальнаясхема устройства. 20Устройство содержит диоды Д-Д ирезисторы В- й о .Соотношения между величинамисопротивлений резисторов удовлетворяютследующему ревенству:УстРойство работает следующимобразом,Если входные напряжения равнымеждусобой, то исходя иэ уравненийи-ц,с(и,0 у Ц, 5(п ц) (2),получаем1ц =УЭ Д"35Потенциалы точек А и б одинаковы, приэтом равны и потенциалы точек.С ,ЗР . Напряжение ц на выходе...

Устройство для моделирования канала передачи дискретной информации

Загрузка...

Номер патента: 656045

Опубликовано: 05.04.1979

Авторы: Карпенков, Лобачев, Точин, Шагулин

МПК: G06G 7/48

Метки: дискретной, информации, канала, моделирования, передачи

...тракта прохождения информации. Счетный вход счетчика 3 через элемент временной задержки и элемент ИЛИ соединен с выходами элементов И 7 - 9.Счетчик 3 предназначен для программирования числа искажений информации при многократных запросах ее.Блок сравнения 2 предназначен для программирования момента искажений по любому из переменных признаков (например, номер слова или номер буквы и тому подобное). Блок управления 1 предназначен для программирования момента искажений и кратности (числа) искажений непосредственно оператором,Блок индикации 4 предназначен для визуального наблюдения состояний счетчика при вводе данных с пульта и в автоматическом режиме работы устройства. 5 10 15 2 О 25 зо 35 40 45 50 Дешифратор 5 предназначен для...

Устройство для измерения функции распределения случайных сигналов

Загрузка...

Номер патента: 656046

Опубликовано: 05.04.1979

Авторы: Иванян, Попенко, Тихонов

МПК: G06G 7/52

Метки: распределения, сигналов, случайных, функции

...амплитудного дискриминатора 5 на логический элемент 8 в зависимости от того, превысил ли входной сигнал напряжение на преобразователе 10 или нет, подаются или не подаются импульсы, Импульсы с выхода амплитудного дискриминатора 5 поступают на один из входов логического элемента 8, на другой вход которого поступают импульсы с амплитудного дискриминатора б. Дискриминатор б выдает импульсы н том случае, если амплитуда импульсов генератора 4 превысила напряжение на выходе регулятора уровня 7. Момент поступления импульсов от генератора 4 определяется стробирующими импульсами генератора 3. Логический элемент ИСКЛЮЧИТЕЛЬНО-ИЛИ 8 подает на вход реверсивног 6 счетчика 9 импульсы только в том случае, если на выходе дискриминатора 5 или б один из...

Устройство для определения временного шага дискретизации случайного сигнала

Загрузка...

Номер патента: 656047

Опубликовано: 05.04.1979

Авторы: Живилов, Тихонов

МПК: G06G 7/52

Метки: временного, дискретизации, сигнала, случайного, шага

...случайного сигнала от блока управления 10 на входсчетчика 9 начинают поступать счетные импульсы, т.е. начинается формирование временного шага дискретизации входного сигнала. После сбросаустройства в начальное состояние кодреверсивного счетчика 7 соответствует нулевому значению, Нулевому значению соответствует в начале работыустройства и интервал дискретизации,так как компаратор 8 сразу же формирует выходной сигнал. Далее, впроцессе работы устройства код реверсивного счетчика 7 изменяется,Импульсы блока управления 10,поступая в счетчик 9, формируют внем код, равный коду реверсивногосчетчика . При равенстве кодов срабатывает цифровой комнаратор 8, который формирует выходной сигнал и.через блок управления 10 подает одновременно сигналы...

Мультиплексный канал

Загрузка...

Номер патента: 656048

Опубликовано: 05.04.1979

Авторы: Исаенко, Калиничев, Тафель

МПК: G06F 3/04

Метки: канал, мультиплексный

...6 формируется сигнал заявки на обслуживание подканала, поступающий в соответствующий разряд схемы очереди 7. Схема очереди 7 организует приоритетное обслуживание заявок. Код принятой к исполнению заявки (код номера активного подканала) с выходов схемы очереди 7, через шифратор 8 поступает на адресные шины блока памяти подканалов 9, Одновременно из схемы очереди 7 в устройство управления 3 поступает сигнал начала обслуживания. Устройство управления 3 заносит в регистр активного подканала 10 команду ввода-вывода, содержащую код команды и адрес (УС) управляющее слово. По этому адресу из ОЗУ выбирается УС, которое через блок связи с ОЗУ 4 заносится в регистр активного подканала 10, где из команды ввода- вывода и УС формируется управляющее...

Устройство сопряжения

Загрузка...

Номер патента: 656049

Опубликовано: 05.04.1979

Авторы: Бодня, Васерин, Виноградов, Горелик, Крылов, Лысый

МПК: G06F 3/04

Метки: сопряжения

...формируя код адреса требуемой информации в схему сравнения 11,В исходном положении триггер 1 находится в состоянии 1 и сигналы информационного выхода 15 коммутатора каналов 13 через открытый элемент И 3 поступают на информационный вход регистра сдвига 7, а тактовые импульсы с выхода 14 коммутатора каналов 13 через элемент И 2 и элемент ИЛИ 6 поступают на тактовый вход регистра сдвига 7 и элемент НЕ 8. После окончания записи информации в регистр сдвига 7, элемент НЕ 8 вырабатывает сигнал окончания записи, который поступает в дешифратор 9 как разрешение дешифрации и в формирователь 10. Формирователь 10 формирует импульс установки триггера 1 в состояние 1. В режиме записи информации состояние триггера 1 не изменится. Если адрес...

Устройство для сопряжения канала ввода-вывода с внешними устройствами

Загрузка...

Номер патента: 656050

Опубликовано: 05.04.1979

Авторы: Фогилев, Школин

МПК: G06F 3/04

Метки: ввода-вывода, внешними, канала, сопряжения, устройствами

...1, который выдает запрос на формирование адреса микрокоманды в формирователь 11, вырабатывающий непосредственный адрес микрокоманды в соответствии с сиго налами генератора 15. По этому адресу считывается память 13, и содержимое записывается в регистр 12 и на вход дешифратора 10, где отдельные поля микрокоманд декодируются и управляющая информация поступает на формирователь 14, а затем в узел 1, который выдает в соответствии с принятой процедурой обмена сигнал управления по выходу 16 в КВВ. КВВ в ответ на этот сигнал выдает информацию на вход 18, сопровождая ее сигналом управления по входу 16. ЗО Через элемент ИЛИ 7 информация поступает в узел 1. Формирователь 11 производит выборку следующей микрокоманды по сигналу от дешифратора 10,...

Устройство для отображения графической информации на экране электроннолучевой трубки

Загрузка...

Номер патента: 656051

Опубликовано: 05.04.1979

Авторы: Алиев, Алышев, Вигдоров, Майдельман, Ревенко, Рзаев, Сарумова, Тургиев, Щирин

МПК: G06F 3/14

Метки: графической, информации, отображения, трубки, экране, электроннолучевой

...1, Считанный код, например, (А) подается на генератор знаков 3 и генератор графических элементов 4, а также на дешифратор 8. На выходе элемента ИЛИ 5 появляется позиционный код видеосигнала на данном участке телевизионной строки. По другому тактовому импульсу, появляющемуся на втором выходе блока управления 2 происходит запись в регистр 9 наложения позиционного кода с выхода элемента ИЛИ 5, Одновременно запускается элемент задержки 12 и, при отсутствии сигнала с дешифратора 8, с выхода вентиля 11 подается команда на запись содержимого регистра наложения в выходной буферный регистр 10, сдвиг всей информации в выходном буферном регистре 10 на одно знакоместо вправо и последующее гашение регистра 9 наложения, Так, считанный из блока памяти...

Преобразователь двоичнодесятичного кода в двоичный

Загрузка...

Номер патента: 656052

Опубликовано: 05.04.1979

Автор: Омельченко

МПК: G06F 5/02

Метки: двоичнодесятичного, двоичный, кода

...запоминающего устройства Группа элементов И 17 расшифровывает содержимое счетчика 16.Преобразование осуществляется путемсуммирования двоичных эквивалентов считываемых тетрад двоично-десятичного числа.Устройство работает следующим образом.В регистр числа 2 по входной шине 1последовательно разряд за разрядом, начиная со старшего, поступают двоично-деся- О тичные тетрады преобразуемого числа, Одновременно с каждой двоично-десятичной тетрадой в блок управления 4 по управляющей шине 3 поступает синхроимпульс, задающий стартстопный режим работы устройства, Блок управления 4 вырабатывает 15сигналы, обеспечивающие функционирование всего устройства. Распределитель импульсов 6 вырабатывает распределенные во времени импульсы, число которых...

Преобразователь двоичного кода в перестановочный код

Загрузка...

Номер патента: 656053

Опубликовано: 05.04.1979

Автор: Злотник

МПК: G06F 5/02

Метки: двоичного, код, кода, перестановочный

...блока 2 и дешифратора 3 Формируют в формирователе 4 ненулевые символы Ю -2 младших разрядовперестановочного кода. Появление сигнала налюбом четном или нечетном выходе блока 2 возбуждает шину 5 или 6соответственно. При возбуждении шин5 или 6 и выхода формирователя 4 в формирователе 7 формируются ненулевыесимволы двух старших разрядов перестановочного кода. Сигналы первого Я и второго ненулевых символов возбуждают выходные шины соответственно 81- 8 П и 91- 9 пБлок преобразования младших разрядов (фиг.2) содержит дешифратор12 младших разрядов входного кода,группу элементов ИЛИ 13, первый14 и второй 15 элементы ИЛИ, которыеФормируют единичный выходной сигналпри возбуждении четного или нечетного выхода дешифратора 12.Рассмотрим работу...

Элемент однородной вычислительной среды

Загрузка...

Номер патента: 656054

Опубликовано: 05.04.1979

Авторы: Андрианов, Бердников, Кисельников, Смирнов, Торгашев

МПК: G06F 7/00

Метки: вычислительной, однородной, среды, элемент

...вход которого соединены соответственно с выходом 13элемента однородной нычислительноя 38среды и выходом дешифратора-селектора 12. Выход дешифратора управляющейпеременной 9 соединен со вторым входом элемента И 3 и со входом элемента ИЕ б выход которого соединен со 40вторым входом элемента И 4. Вторыегруппы входов дешифраторов входныхпеременных 7 и 8 и дешифратора управляющей переменной 9 соединены соответственно с группами входов 14,15 и1 Ь элемента однородной вычислительнойсреды,.Элемент однородной вычислительнойсреды работает следующим образом,После занесения настроечного кода встатический регистр 1 на выходах де"шифраторов 7 и 8 появляются значениявходных переменных Х 1 и Х 2, а на выхо,де дешифратора 10 - код операций,которые...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 656055

Опубликовано: 05.04.1979

Авторы: Агеев, Тревогин

МПК: G06F 7/38

Метки: извлечения, квадратного, корня

...первый вход которого соединен с первым выходом блока деления, второй и третий выходы которого соединены соответственно с входом блока вычисления коэффициентов и пер вым входом третьего блока умножения, второй вход которого подключен к выходу вычитающего счетчика, входы которого соединены с выходами блока вычисления коэффициентов, выход третьего блока умножения соединен со входом суммирующего счетчика, второй вход которого подключен /к первому выходу блока вычисления коэффициентов, а выход - ко второму входу второго блока умножения, выход первого блока умножения является выходом устройства.. Таким образом, вычисление искомого корня по формуле (2) по сравнению с прямым вычислением по формуле (1) дает (при одинаковом шаге...

Устройство для возведения в степень

Загрузка...

Номер патента: 656056

Опубликовано: 05.04.1979

Авторы: Ермаков, Паевский, Уриков

МПК: G06F 7/38

Метки: возведения, степень

...в регистре 9 результата (если первыйразряд был равен О, то в регистр 9 результата будет записан 0), которая и является младшим разрядом квадрата операнда, на втором такте будет в состоянии 1 уже триггер второго разряда вспомогательного кольцевого регистра 13 и, следовательно, открыт 45 будет второй элемент И группы 6, через которую и запишется второй разряд кода операнда Х во второй разряд регистра 3, этот же разряд операнда через элемент ИЛИ 12 запишется во вспомогательный регистр 4, но в триггер первого разряда, при этом значение первого разряда кода операнда Х сдвинется во второй разряд регистра 4, то есть регистр 4 сдвиговой, в отличии от регистра 3, триггера которого объединены только по входам сброс. Теперь уже 55 в образовании...

Устройство для перебора сочетаний

Загрузка...

Номер патента: 656057

Опубликовано: 05.04.1979

Автор: Богатырев

МПК: G06F 7/38

Метки: перебора, сочетаний

...происходитсдвиг единнща в регистре 1 в следующий разряд.Содержимое ячейки блока памяти,выданное по сигналу элемента и 2записывается в регистры 4, 4 эр4 п. В регистре 41 остается код,записанный с регистра 4 н 1, Процессперебора продолжается, как описановьвж до его эаверщення,. в последнемцикле единица с еследнего разрядарегистра сдвига 1 будет переписанав его первый разряд,В качестве примера рассмотримперебор перестановок кодов1234 40Занесем в регистры 41 н 5, например,код 1.В блок памяти 3 эапнщем перестановки кодов 2 3 4 - первая 2 3 4,записывается в регистры 4. В блокепамяти 3 запишется всего (н) - 45-31-6 перестановок кодов:2 3 42 4 33 4 23 2 4 50423432При переборе образуются ререстановки кодов в следующем порядке:перестановки...

Устройство для вычисления первой разности

Загрузка...

Номер патента: 656058

Опубликовано: 05.04.1979

Авторы: Еремин, Зинченко, Черкашин

МПК: G06F 7/38

Метки: вычисления, первой, разности

...единичного выхода триггера 3поступает на входы элемента И 8 исчетчика 4. АЦП 2 преобразует сигналЧ(1) в циФровой код, который поступает через удвоитель частот б насчетный вход счетчика 4При этомсчетчик 4 в течение интервала времени 1 работает на сложениеЧерезвремя 11 сигнал с выхода генератора 1поступает на счетный вход триггера 3.Триггер изменяет свое состояние,и счетчик в течение времени С 2 работает на вычитание, Следовательно, 40эа два смежных временных интервалаи 1 (один такт) работы счетчика 4 в нем эа счет удвоенной входнойчастоты образуется удвоенное элементарное приращение 2 п . Через 45время 1 в 1112 с приходом сигналас выхода генератора 1 на счетныйвход триггера 3 процесс сложенияи вычитания соответственно за времяи 1; (где 1....

Арифметическое устройство

Загрузка...

Номер патента: 656059

Опубликовано: 05.04.1979

Авторы: Дрофа, Луцкий, Чинок

МПК: G06F 7/52

Метки: арифметическое

...в регистр 4 второго блока, и тем самым осуществляется сдвиг сомножителя, на два разряда вправо, В этом же такте код первого сомножителя перепишется в регистр 3 второго блока, а на регистр 1 запишется год нового сомножителя. Таким образом, во втором такте на выходах узла формирования частичного произведения 7 появится первое частичное про) З к+1 110+Зк Т 11+ ЭМ Т 12+Пк+1" Т 10+Зк Т 11+ЗхТ 1где буквой Т с индексом обозначено состояние соответствующего триггера, а К = О, 1,2. Индекс при наименовании сигнала пока- ЗБзывает, в каком блоке генерируется этот сигнал. Узлы формирования частичного произведения 7 - 9 формируют (и + 2) старшихразрядов очередного частичного произведения в зависимости от управляющих сигналов следующим образом. Если...

Частотно-импульсное множительноделительное устройство

Загрузка...

Номер патента: 656060

Опубликовано: 05.04.1979

Автор: Штейнберг

МПК: G06F 7/52

Метки: множительноделительное, частотно-импульсное

...подается положительный потенциаЛ, устанавливающий сумматор 1 в режим суммирования, Нри подаче исходной импульсной последовательности Мвх на счетный вход 8 устройства, на ййходе сумматора 1 (на выходе 13 устройства) число импульсов К ,будет равнор40вых вх вых2" где Р - код числа, установленногона шинах 10, тогда И,равно1"вх "вх 2йвы Р 2 п2 пГт,е, коэффициент передачи устройства 50,в первом режиме по выходу 13 равен2")(п 1=яп55 и изменяется с шагом на единицу,Во втором режиме на шину 9 подается нулевой потенциал, устанавливающий сумматор 1 в режим вычитания. На вход 8 подается исходная импульсная последовательность Б ,а на выход60 12 устройства (на выход импульсного сумматора 2, зафиксированного в режиме суммирования) поступит число...

Блок динамического приоритета

Загрузка...

Номер патента: 656061

Опубликовано: 05.04.1979

Авторы: Кон, Лицын, Матушкин, Южаков

МПК: G06F 9/50

Метки: блок, динамического, приоритета

...очередь была свободна.Х проходит через элементы И, 1 и 6 ксоответствующему выходу группы выходовустройства, так как в данный момент времени на выходах всех групп элементов НЕ(24171,1 д д ) - единица. Пройдя кшине обслуживания хзапрещает прохождение поступаюших в дальнейшем сигналовчерез 6 д и бз, поскольку на выходе 71 - 0.В то же время через обратную связь сигналх запрещает появления О на второмвходе элемента И 1 а также проходитна входы элементов И 5 д и 5 З.Сигнал хз проходит через элемент И 1 д,так как на выходе 2 д - единица и занимаетвторое место очереди, соответствующее входу элемента И. Через обратную связьхд запрещает появление О на второмвходе элемента И 1 д. Проходя на элементИ 5, и 5 д, сигнал хд запрещает...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 656062

Опубликовано: 05.04.1979

Авторы: Левкович, Пургин, Тихомиров

МПК: G06F 9/50

Метки: многоканальное, приоритета

...ИЛИ канала - с третьими входами первого и второго элементов И последующего канала. Выход элемента ИЛИ последнего канала соединен с третьими входами первого и второго элементов И первого канала. Выход генератора импульсов соединен со вторым входом счетчика сдвигов, выход которого соединен с третьими входами триггеров разрешения каналов, а третий вход счетчика сдвигов является установочным входом устройства.Структурная схема устройства представлена на чертеже.Каждый канал 1, 2 многоканального устройства приоритета содержит элементы И 3, 4, триггер разрешения 5, элемент ИЛИ 6 и триггер запроса 7. Устройство содержит также генератор 8 импульсов, счетчик сдвигов 9,дешифратор 10, регистр 11, элемент ИЛИ - НЕ 12, установочный вход 13,...

Устройство для автоматического контроля цифровых объектов

Загрузка...

Номер патента: 656063

Опубликовано: 05.04.1979

Авторы: Березов, Сергеев

МПК: G06F 11/00

Метки: объектов, цифровых

...дискриДругой недостаток известного устройст- минатора 5 и эталонного блока 4, блок сравва состоит в том, что для многих типов нения 6, который служит для обнаружения объектов троичное моделирование по Эй- логического неравенства выходных сигнахельбергеру дает неверный результат. В ко- лов контролируемого и эталонного блоков, нечном счете это приводит к ложной фик- блок блокировки 7, запрещающий блоку срав сации неопределенного состояния на многих нения 6 учитывать при сравнении выходы, выходах объекта почти на любом тесте, что состояние которых является неопределенным по существу, исключает возможность про- счетчик тактов 8, фиксирующий номер теку- верки таких объектов на псевдослучайных щего такта проверки, блок управления 9,...

Устройство для контроля логических схем

Загрузка...

Номер патента: 656064

Опубликовано: 05.04.1979

Автор: Хохлачев

МПК: G06F 11/00

Метки: логических, схем

...делителя 2 преобразуется в множество 10 и гармонических сигналов некратных частот.Каждый из этих сигналов поступает на соответствующий вход контролируемого объекта 3 и эталонной логической схемы 4. Сигналы с гп выходов объекта 3 и эталонной 15логической схемы 4 поступают на коммутатор 5, который по команде с узла 9 управления подключает первый выход объекта контроля к анализатору 6 и соответствующий первый выход эталонной логической схемы 4 к другому анализатору 7. На вы ходах объекта контроля и эталона, вследствие наложения входных гармонических сигналов, будут иметь место периодические сигналы сложной формы, представляющие собой сумму гармонических составляющих с 25различными частотами, амплитудами и начальными фазами. Анализаторы...

Многоканальное устройство тестового контроля цифровых узлов электронных вычислительных машин

Загрузка...

Номер патента: 656065

Опубликовано: 05.04.1979

Авторы: Глух, Ефремов

МПК: G06F 11/04

Метки: вычислительных, машин, многоканальное, тестового, узлов, цифровых, электронных

...в этом случае в триггере соответствующего разряда регист.ра теста 4, При этом для обеспечения пра 35 вильного сравнения с импульсным выходнымсигналом на третьи входы элементов И 10 подаются стробирующие импульсы, задержанные элементом задержки 18 относительно импульсов входных воздействий и сформированные формирователем стробирующих 40 импульсов 17, Длительность стробирующихимпульсов меньше длительности импульсов входных воздействий. Указанные отличия в предлагаемом устройстве позволяют повысить быстродействие и обеспечивают возможность контроля импульсных входных сигналов, имеющих длительность, меньшую чем длительность такта этого устройства. Проверяемый узел 1 имеет п контактов, каждый из которых может быть входным или...

Микропрограммный процессор с восстановлением при сбоях

Загрузка...

Номер патента: 656066

Опубликовано: 05.04.1979

Авторы: Долкарт, Пурэ, Степанов

МПК: G06F 15/00

Метки: восстановлением, микропрограммный, процессор, сбоях

...6 управляет блоком сопряжения спамятью 1 и арифметическо-логическим блоком 12, один из входов которого соединен с регистром операнда блока регистров 2, а ко второму входу может быть подключен любой регистр блока регистров 2 с помощью коммутатора выдачи 11. Номер подключаемого регистраопределяется полем выдачи 7 регистра микрокоманды 5.Обработанная в арифметическо-логическом блоке 12 информация может быть 50 передана в любой регистр блока регистров2, номер которого определяется полем номера приема 8 регистра микрокоманды 5.Адресное поле 9 определяет адрес следующей микрокоманды и передается в регистр адреса микрокоманды 10, который управляет выборкой информации из памяти микрокоманд 4. Регистр адреса повтора 18 хранит адрес предыдущей...

Устройство для моделирования сетевого графика

Загрузка...

Номер патента: 656067

Опубликовано: 05.04.1979

Авторы: Муравьев, Полунов

МПК: G06F 15/173

Метки: графика, моделирования, сетевого

...15 подключены к входам блока оперативной памяти 19. Выходы блока оперативной памяти 19 через шины 12 подключены к элементам памяти 3 диагональных ячеек запоминающей матрицы 1 и к элементам И 8 первой группы.Устройство работает следующим образом, Каждой строке и каждому столбцу запоминающих матриц 1 и 4 соответствует один элемент моделируемого процесса. При этом перечень элементов, соответствующий строкам сверху вниз, одинаков с перечнем элементов, соответствующим столбцам слева направо. В общем случае, если процесс состоит из т элементов, необходимо иметь квадратные матрицы с гп строками и гп столбцами. В элементы памяти 2 и 5 известным способом вносится информация, отображающая логическую взаимосвязь двух рассматриваемых элементов...

Частотно-импульсный функциональный преобразователь

Загрузка...

Номер патента: 656068

Опубликовано: 05.04.1979

Авторы: Браго, Коротков, Мелик-Шахназаров, Царев

МПК: G06F 17/10, G06G 7/26

Метки: функциональный, частотно-импульсный

...блоком 3 коэффициентя"1КЕо; ггде О =1 или 0; и- разрядность счетчика умножителя 1. Выходная последовательность импульсов двоичного умножителя поступает на суммирующий вход реверсивнсгс счетчика 5. Таким образом, аппроксимирующая ломаная формируется последовательным переходом с одного участка на другойВ момент окончания интервала Т счет импульсов в реверсивном счетчике 5 прекра" щается в пределах одного из участков аппроксимации. При этом число импульсов, зафиксированное в реверсивном счетчике отличается от значения, соответствующего линейной функции преобразования на указаннсм отрезке на величину погрешности, текущее 5 где Мх - число импульсов, поступающее на вход умножителя 1 в пределахинтервала последнего участка аппроксимации до...