Формирователь импульсов на мдп-транзисторах

Номер патента: 1473072

Авторы: Заболотный, Максимов, Петричкович, Филатов

ZIP архив

Текст

Изобретение относится к вычислительной технике и может быть исполь-.,зовано в интегральных схемах в качестве устройства формирования сигна 5лов с преобразованием уровня,Цель изобретения - расширение диа-пазона входных напряжений эа счетсоздания триггерного устройства снизким порогом переключения, в котором на затворы транзисторов первоготипа подаются входные инверсные сигналы, а транзисторы второго типа об"разуют в каждом плече триггера подве переключаемые в противофазе проводящие цепи, благодаря чему осуществляется регенеративный процесс пе"реключения и формирования выходныхсигналов большей амплитуды, чем входное воздействие. 20Цель до стиг ает ся путем введениядвух элементов задержки с инверсией,включенных между узлами триггера изатворами транзисторов одноименныхпоследовательных транзисторных цепочек.На чертеже приведена принципиаль"ная схема формирователя импульсов.Формирователь содержит первый 1 ивторой 2 транзисторы первого типа, 30шесть транзисторов 3-8 второго типа,а также первый 9 и второй 10 элементы задержки с инверсией.Истоки первого 1 и второго 2 тран.зисторов подключены к шине 11 питания, а истоки первого 3, второго 4,пятого 7 и .шестого 8 транзистороввторого типа - к общей шине 2. Стокпервого транзистора 1 первого типасоединен со стоком первого 3 и затворами второго 4 и четвертого б транзисторов второго типа, а также подключен к входу второго элемента 10задержки с инверсией и к первой выходной шине 13, к которой подключены45также последовательно включенные третий 5 и пятый 7 транзисторы второготипа,Сток второго транзистора 2 первоготипа соединен со стоком второго 4 и50затворами первого 3 и третьего 5транзисторов второго типа, а такжеподключен к входу первого элемента 9задержки с инверсией и к второй вы 55ходной шине 14, к которой подключенк также последовательно соединенныечетвертый 6 и шестой 8 транзисторывторого типа. Выходы элементов 9 и 10 задержки с инверсией подключены соответственно к затворам пятого 7 и шестого 8транзисторов второго типа.Затворы первого 1 и второго 2транзисторов первого типа подключенык первой 15 и второй 16 входным шинам соответственно. Элементы 9 и 10задержки могут быть выполнены такжена 1 ЩП-транзисторах.формирователь работает следующимобразом,Статическое состояние формирова-.теля обеспечивает получение на выходных шинах 13 и 14 взаимно дополняющих сигналов с уровнями напряжений,равными соответственно напряжениямна шине 11 питания и общей шине 12.Это достигается благодаря триггерному элементу, состоящему из транзисторов 1 и 2 первого типа и транзисторов 3 и 4 второго типа. В этом состоянии транзисторы 1 и 2 первого типа могут быть закрыты подачей навходные шины 5 и 16 единичного сигнала, например, равного напряжениюна шине 11 питания.Пусть на стоке первоготранзистора 1 первого типа присутствует сигнал низкого уровня, а на стоке второго 2 транзистора того же типа -сигнал высокого уровня, Переключениеустройства происходит путем подачина входные шины 15 и 16 импульсовсоответственно низкого и высокогоуровней. При. этом транзистор 1 перво.го типа открывается и напряжение наего стоке начинает нарастать до напряжения на шине 11 источника питания. Для гого, чтобы открытый .первый транзистор 3 второго типа не создавал делителя напряжения и не замедлял процесс переключения, его проводимость за счет, например, шириныканала выбирается минимальной. Обецепочки последовательно соединенныхтранзисторов 5, 7 и 6, 8 второго типа как в статическом состоянии, таки в начале процесса переключения закрыты, так как на затворах попарновключенньм транзисторов присутствуют инверсные сигналы. Поэтому эти це-пи такхе не препятствуют быстромунарастанию выходного сигнала на первой выходной шине 13. При достижениина .этой шине напряжения больше порогового напряжения транзисторов второго типа четвертый транзистор 6 вто1473072. Формула изобретения Составитель В.ЛементуевТехред Л.Сердюкова Корректор И.Муска Редактор А,Огар Заказ 1 72 7/56 Тираж 880 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР, 113035, Москва, Ж; Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г.ужгород, ул, Гагарина, 101 рого типа отпирается, а шестой транзистор 8 той же цепи также открыт за счет элемента 1 О задержки. Поэтому узловая емкость, связанная с второй выходной шиной 14, быстро разряжает-ся до потенциала общей шины 12 через цепь последовательно включенных чет-. вертого 6 и шестого 8 транзисторов второго типа. Проводимость (ширина каналов) этих транзисторов выбирается достаточно большой, чтобы обеспечить крутой фронт формирования спада на выходной шине 14. Время задержки элементов 9 и 1 О задержки с инверсией. выбирается несколько больше, чем время переключения. При этом третий 5 и пятый 7 транзисторы второго типа успевают изменить свое состояние проводимости на противоположное, не оказы вая влияния на процесс формирования выходных импульсов, но подготавливая формирователь к очередному процессу переключения. Таким образом, в процессе переключения в устройстве от сутствуют сквозные цепи заметной проводимости между шиной 11 питания и общей шиной 12.Процесс обратного переключения и формирования выходных импульсов до полнительного вида осуществляется подачей на входные шины 13 и 14 соответственно импульсов высокого и низкого уровней.Особенностью устройства является возможность использования входных сигналов широкого диапазона. Сигнал высокого уровня может быть равен или больше напряжения на шине 11 питания. Входной сигнал низкого уровня должен быть меньше напряжения на шине пита-. ния на величину несколько большую, чем пороговое напряжение транзисторов первого типа. При этом благодаря включению транзисторов первого типа по схеме с общим истоком напряжение на выходной шине все равно нарастает до величины напряжения на шине питания.Кроме того, устройство обеспечивает формирование сигналов на выходных шинах с некоторым управляемым перекрытием по высокому уровню напряжения, что является важным при применении, например, в приборах с зарядовой связью. формирователь импульсов на МДП- транзисторах, содержащий два транзистора первого типа и шесть транзисторов второго типа, истоки транзисторов первого типа соединены с шиной питания, а стоки - со стоками соответственно первого и второго транзисторов второго типа и, кроме того, соответственно с первой и второй выходными шинами, к которым подключены последовательно включенные третий и пятый и соответственно четвертый и шестой транзисторы второго типа, причем истоки пятого и шестого транзисторов второго типа соединены с.общей шиной, о т л и ч а ю щ и й с я тем, что,.с целью расширения диапазона входных напряжений, в него введены два элемента задержки с инверсией, вход первого из которых соединен с второй выходной шиной и затворами первого и третьего транзисторов второго типа, а вход второго - с первой выходной шиной и с затворами второго и четвертого транзисторов второго типа, выходы элементов задержки с инверсией подключены соответственно к затворам пятого и шестого транзисторов второго типа, истоки первого и второго транзисторов второго типа соединены с общей. шиной, а затворы первого и второго транзисторов первого типа подключены к первой и второй входным шинам соответственно.

Смотреть

Заявка

4256878, 04.06.1987

ОРГАНИЗАЦИЯ ПЯ В-8466

ЗАБОЛОТНЫЙ АЛЕКСЕЙ ЕФИМОВИЧ, ФИЛАТОВ ВАЛЕРИЙ НИКОЛАЕВИЧ, МАКСИМОВ ВЛАДИМИР АЛЕКСЕЕВИЧ, ПЕТРИЧКОВИЧ ЯРОСЛАВ ЯРОСЛАВОВИЧ

МПК / Метки

МПК: H03K 19/00, H03K 5/00

Метки: импульсов, мдп-транзисторах, формирователь

Опубликовано: 15.04.1989

Код ссылки

<a href="https://patents.su/3-1473072-formirovatel-impulsov-na-mdp-tranzistorakh.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь импульсов на мдп-транзисторах</a>

Похожие патенты