G06F 11/16 — обнаружение и исправление ошибок в данных с помощью избыточности аппаратуры

Страница 2

Всесоюзная

Загрузка...

Номер патента: 362299

Опубликовано: 01.01.1973

МПК: G06F 11/16

Метки: всесоюзная

...примера каж дсе отбрасываемое число заменяется единицей соответственцо с вероятностью 0,6, после суммирования 1000 таких чисел по указанному правилу средцеарцфметцческое суммы будет равно 600-+б, где б - ошибка статцстп ческого осреднения, которая будет тем меньшей по абсолютной величине, чем большее количество чисел суммируется с округлением.Так, для рассмотренного примера конечный результат будет получен с ошибкой, не пре вышающей +30 едшшц, вместо 400 единицЗаказ 122/17 Изд. Мо 1015ЦНИИПИ Комитета по делам изобретений о )" СТираж 404 По писнои ткрьпий при овете Министров СССРд еМосква, Ж, Раушская иаб., д. 45 Типография, пр, Сапунова, 2 после стандартного округления. Легко показать, что при любом законе распределения...

Ьиьлио, ека

Загрузка...

Номер патента: 365707

Опубликовано: 01.01.1973

Авторы: Колосов, Мелехин, Степанов, Тисенко

МПК: G06F 11/16

Метки: ека, иьлио

...тХп этот процент уменьшается. Обмотки 54 на сердечниках 52 расположены "аким образом, чтобы при поступлении импульса тока на любую из шин 24 схем 10 и 11 перемагнитились те из 2 Л 1 сердечников 52, которые соответствуют 2 М - разрядному двоичному адресу замкнутого диода(Л 1 =Л/= 1 одт = оди) .Введение сердечника 53 в схемы 10 и 11 обусловлено необходимостью формирования сигнала сбой при замыкании диода 1, соответствующего нулевым выходам обоих блоков первой ступени дешифрации, двоичные адреса которых содержат нули во всех первых или вторых М разрядах. При этом сигнал сбой с выходных шин 37 схем 10 и 11 поступает пряомо на устройство управления 36, минуя схему 12.Замыкание ключей в блоках 3 (4) сопровождается растеканием тока от...

Библиотщ

Загрузка...

Номер патента: 365708

Опубликовано: 01.01.1973

Авторы: Прутт, Толст, Щербаков, Яковлев

МПК: G06F 11/16

Метки: библиотщ

...обнаружен ошибок осуществляется на основе следующ закономерности; арифметическая сумма, составленная из трех инверсных входных сигналов, выходного сигнала и сигнала переноса в следующий разряд, взятых с соответствующими весами, должна быть величиной постоянной, причем инверсные входы и выходы суммы необходимо взять с единичным весом, а выход переноса - с удвоенным весом. Описанное соотношение выполняется только при правильной работе, что позволяет эффективно контролировать работу сумматора.365708 15 Предмет изобретения оставитель В. Иванееехред Л. Грачева Редактор Б. Нанкина Т Корректоры: И. Божко и С. СатагуловаИзд.1104 Тираж 647 Подписноепо делам изобретений и открытий при Совете Министров СССР Москва, Ж, Раушская наб., д. 4/5...

1 всссоюзная

Загрузка...

Номер патента: 370593

Опубликовано: 01.01.1973

Авторы: Воробьев, Мчу, Тектко

МПК: G06F 11/16

Метки: всссоюзная

...на вход 3 второго реверсивного счетчика 4. Выход его подключен ко второму входу схемы равнозначности 16, а выход последней подключен к схеме регистрации сбоев - регистратору 16.Схема равнозначности 15 выполнена в виде логических элементов И 17, на два входа которых подключены разноименные выходы одноименных разрядов 18 рабочего и контрольного реверсивных счетчиков 4. Выходы схем И 17 подключены к логической схеме ИЛИ 19, выход последней подключен к схеме регистрации сбоев 16,Работа устройства происходит следующим образом. Включается импульсный генератор 1, непрерывная импульсная последовательность с которого поступает на вход обоих интерполяторов 10. На выходных шинах интерполятора при этом образуется сетка частот, величина...

Резервированное устройство

Загрузка...

Номер патента: 381074

Опубликовано: 01.01.1973

Авторы: Альтшуль, Гилыиан, Домакицкий, Пенкин, Рог

МПК: G06F 11/16

Метки: резервированное

.../, блок распределения ошибок6, блок локализации неисправностей 6 и индикаторы неисправностей 7.В каждом канале для обмена информацией все функциональные блоки 2 соединены кодовыми магистралями, с входных 8 магистралей информация принимается в блоки 2, на выходные 9 информация из блоков 2 выдается. Прием и выдача информации функциональными блоками 2 производится по командам из бло ка управления 3 в обоих каналах 1 одновременно.Каждый блок 2 снабжен триггером 10, который хранит признак исправность соответствующего блока 2. Выдача признака исправность производится с помощью специальных вентилей 11. Выдача информации из блоков 2 производится с помощью информационных вентилей 12. Открывание вентилей 12 и вентиля 11 производится в каждом...

413463

Загрузка...

Номер патента: 413463

Опубликовано: 30.01.1974

МПК: G05B 23/02, G06F 11/16

Метки: 413463

...цс переключается. На входы 14 ц 15 поступают сигналы, включающие тиристоры 5 или 6 соответственно.В выклочегцом состояции электромагнита включен тиристор 6, через обмотку выключе. ция протекает ток и якорь притяцут к сердечнику, ца котором находится обмотка выключеция. Тиристор 5 выключен, коцдецсатор 8 заряжен до какого-то уровня напряжения, На входы схемы 9 совпадеция поступают разные уровни цапряжеция. На выходе 13 схемы совпадения отсутствует сигцал ошибки,При включении электромагнита ца вход 14 подается включающий сигнал, Тиристор 5 включается, коцдецсатор 8 разряжается по цепи: тиристор 5 - тиристор 6 - коммутатор 7. Тиристор 6 выключается, При этом конденсатор 8 разряжен. Затем выключается и коммутатор 7. Происходит разряд...

416912

Загрузка...

Номер патента: 416912

Опубликовано: 25.02.1974

МПК: G06F 11/16, H03K 19/00

Метки: 416912

...ячеек 4, 3, а входные полюса логических ячеек 1, 3 - соответственно с входными полосами логических ячеек 2, 4. Коллекторные выходы транзисторов 7, входящих в состав логических ячеек 1, 2, соединены соответственно с коллекторпыми выходами транзисторов 7, входящими в состав логи"еских ячеек 3, 4.При наличии па входе 1 и входе 2 логической 1, что соответствует величине Входного напряжения + (2, - 5) в, транзисторы 3 и соответственно резисторы 13 будут открьы, а транзисторы 11 - закрыты, т. с. открытые резисторы 13 будут нагружены соотзетс;вепно на закрытые транзисторы 11.При наличии на входе 1 и входе 2 логРческого О, что соотгеСтвует ; слпчипе Г".Одного напряжения + (О - 0,3) в, резнс.ор . 3 ,: 13 будут закрыты, а тоап.истсры 1 - Открыты,...

Устройство для контроля многоуровневогодешифратора

Загрузка...

Номер патента: 424151

Опубликовано: 15.04.1974

Авторы: Акоп, Чахо

МПК: G06F 11/16

Метки: многоуровневогодешифратора

...дешцфратора одновременно связаны со входамц шифратора позиции 5 ц шифратора группы 6, выходы которых вместе с выходамц регистра адреса подключены ко входам схем 7 ц 8 совпадения. О Выход формирователя тока подключен ко входу индикатора величины тока 1, выходы которого соединены с объедццсццымц вторыми входамц ключевых схем со входамц схем 11 ц 12 рцксациц величины тока. Выходы схем 5 совпадения и фиксации Бслцчццы тока подключены и входам схемы 13 обнаружения ошибки.Рассмотрим работу устройства для случая,когда число выходов дешифратора 2 равня- О ется пяти, и эти выходы разделены наказ 2315 г 9 Изд.1492 Тирагк 624 Подписно ИИП гпография, пр. Сапунова, 2 части по три и по два выхода в каждой части соответственно. Для предложенного...

Устройство для контроля дуплексных электронных вычислительных машин

Загрузка...

Номер патента: 435526

Опубликовано: 05.07.1974

Автор: Кучук

МПК: G06F 11/16, G06F 11/26

Метки: вычислительных, дуплексных, машин, электронных

...в арифметическом илиуправляющем устройствах ЭВМ на чертеже9 - 11 - счетчики, регистры или какие-либодругие узлы арифметического и управляющего устройств), Последний тактовый импульсоперации поступает на входы выходных элементов И 12 - 14 и через элемент ИЛИ15 посылает в регистр сравнения 18 содержимое того регистра, в котором получилсярезультат данной операции. В схеме сравнения 3 производится сравнение результатовобеих ЭВМ, и при поступлении на элементИЛИ 17 последнего тактового импульсасхема анализа 4 выдает сигнал в случае несовпадения результатов.При совпадении результатов очередной импульс с ГТИ 8 приступает к выполнению последующей операции. При несовпадении результатов операции сигнал со схемы анализа 4 устанавливает...

Устройство для контроля статистических анализаторов

Загрузка...

Номер патента: 462180

Опубликовано: 28.02.1975

Авторы: Павлов, Свердличенко

МПК: G06F 11/16, G06F 17/18

Метки: анализаторов, статистических

...11 тактовых импульсов, элементы И 12, 13 и 14, запоминающее устройство 15 и сумматор 16 по модулю два. Выход 17 блока 9 контроля комбинаций образцового сигнала соединен с шинами 18 и 19 сброса формирователей 2 и 3 образцового сигнала; выходы 20 и 21 фильтров 6 и 7 нижних частот соответственно являются выходами первого и второго каналов устройства.Устройство работает следующим образом.По истечении выбранной длительности реализации (выбранного числа тактовых импульсов) заполняется счетчик 10 тактовых импульсов, и в зависимости от состояния ступени формирователя 2 образцового сигнала, выход которого соединен с элементом И 12, последний срабатывает, и сигнал с его выхода поступает на запоминающее устройство 15. По истечении длительности...

Микропрограмный процессор с контролем

Загрузка...

Номер патента: 481036

Опубликовано: 15.08.1975

Авторы: Евдолюк, Крамфус, Степанов, Ульянова

МПК: G06F 11/16, G06F 9/22

Метки: контролем, микропрограмный, процессор

...устяцяв 1 цвястг 5 дополнцтельныи регцст) 16, я также ,стдцяВ- лцвается в елцнцчцое состояние трпггср фцксаии сбоя 19, если узел 13 обцарукцл сбой в регистре мцкрокоманл 1.В третьем такте возбужлается сцгцдл чтсция следующей мцкрокоманлы цз олокд памяти микрокомацл 2. Олновременцо г чтгццсм слелующей мцкрокомацлы в соответгтцц содержацием лополццтельного регстра 16 к коцтрольцому коммутатору 17 полключтгя тот регцст 1), В соторыЙ оыл прццят рез;л,тдт выполнения текущей мцкрокомяцлы. 1 узел 18 проверцт этот результат ця четногть ц вь)- рабатывает соответствуОпий гцгцял ца свгсм выходе, который через элемент И г 1 И 2 поступает ца вхол элемента И 2,. По окоцчан третьего тяктя ПОВяя .)1 крокохяцля принимается в регистр мцкрокомал...

Микропрограммный процессор

Загрузка...

Номер патента: 535567

Опубликовано: 15.11.1976

Авторы: Долкарт, Евдолюк, Каневский, Степанов

МПК: G06F 11/16, G06F 17/00, G06F 9/22 ...

Метки: микропрограммный, процессор

...счетчик микрокоманд. В каждой послечующей микрокоманде этоц микроподпрогпаммы также вычитается единица, В последней микрокоманде этой микроподпрограммы вместо 40 вь.читанця единицы к счетчику 27 микрокоманд прибавляется код ветвящихся разрядов адреса и т. д.Работа счетчика мцкрокомацд описаннымвыше способа: Ослпествляется да выполнения 45 послечней микро(оманды микропрограммыи(кла вь(борки команды. В последней микрокоманде последней микропо;программы в Отчич(е от всех предшествующих Окончаний м(ткроподпрограмм с ветвлениями пз счетчика 50 микрокоманд вычитается единица. счетчикпринимает значение О, возбуждается сигнал на шине 22 начала операции и происходит пеоеход к микропрограмме цикла исполнения команды. Схемы контпочя...

Многоканальное устройство для связи вычислительных узлов в системе

Загрузка...

Номер патента: 553619

Опубликовано: 05.04.1977

Авторы: Гендельман, Геништа, Ионова, Рачков

МПК: G06F 11/16, G06F 15/16

Метки: вычислительных, многоканальное, связи, системе, узлов

...номеру. канала предыдущего узла ,2, с которым связан данный, Позиционный 15 код поступает на матрицу 4 с регистра 5 с переменным шагом сдвига, Регистры 5 соединены последовательно. При прохождении каждым из предыдуших регистров 5 исходного состояния осуществляется сдвиг в после дующем регистре 6. Наличие единицы в разряде регистра 6 блокирует соответствующий ему разряд регистра 5 и запрещает попадание в него единицы при сдвигах. При этом осуществляется сдвиг до первого разряда, 25 которому соответствует ноль в регистре 6.В соответствии с комбинациями управляющих сигналов матрицы 4 осуществляют соединение узлов 2 в,каналы. При этом с регистров 6 и последних узлов 2 выдаются нуле- ЗО вые сигналы. Затем осуществляется контроль...

Адаптивное устройство многоточечного контроля

Загрузка...

Номер патента: 600484

Опубликовано: 30.03.1978

Автор: Черноскутов

МПК: G06F 11/16

Метки: адаптивное, многоточечного

...этих ошибок, и в режиме контроля объекта.Режим обучения, Блок 1 управления приводит в исходное состояние блок 10 хранения 5 1 О 15 20 9 д 30 35 40 Я 50 Од 60 б 5 4допусков, Счетчик 17 заполняется до состоя. ния, определяемого соотношением ошибок первого и второго рода, настраивается пороговый элемент 13 в зависимости от структуры системы, выбираются необходимые законы распределения параметров в генераторе 2 - 1 и распределения ошибок КИЛ в генераторе 2 2, перекгпочатель 12 переводится в положение 12 - 1, Затем сигналами от блока 1 управления генератор 2 - 1 случайных уровней производгп моделирование случайных отклопсни 1 параметров, которые через сумматоры 31Згг подводятся ко входам вентилей 4 - 14 - гг. Кроме того, с блока 1...

Устройство для контроля параметров

Загрузка...

Номер патента: 703787

Опубликовано: 15.12.1979

Авторы: Воронин, Мирзабеков

МПК: G05B 23/02, G06F 11/16

Метки: параметров

...с выхоУстройство содержит вычислитель 1, 20 дами 10 непосредственно либо через депульт 2 управления и индикации, блок со шифрирующие устройства,пряжения 3, блок 4 выходных регистров, После подачи вычислителем 1 черезблок 5 преобразования и измерения, блок 3 и блок 4 необходимой информаблох 6 стимулирующих сигналов, комму- нии для образования связей коммутаторомтато 7 ср управляющими 8 и информа 25происходит контроль правильности выполционными 9 входами и контролирующими нения управления, т.е. контроль правиль 10 и информационными 11 выходами и ного выбора цепей объекта 13. Резульблок 12 входных регистров, тат управления по выходам 10 поступаетРаботает устройство следующим обрв- на соответствующие сигнальные входызом. блоха 12 и...

Микропрограммное устройство управ-ления c контролем переходов

Загрузка...

Номер патента: 807289

Опубликовано: 23.02.1981

Авторы: Денисова, Колосков, Типикин

МПК: G06F 11/16

Метки: контролем, микропрограммное, переходов, управ-ления

...второй регистр 8 сдвига.Для целей контроля исходные микропрограммы разбиты на участки, отделяемые в блоке 1 друг от друга меткой. Для метки может использоваться,например, определенный разряд микрокоманды. Контрольная информация длякаждого участка, представляющая кодиз нулей и единиц, где "1" соответствует единичному значению логического условия, а "О" - нулевому значению логического условия или безусловному переходу, размещается в специально введенном для ее храненияассоциативном блоке 7 ассоциативнойпамяти. Каждое слово блока 7 представляет контрольный код для какоголибо участка микропрограммы.Длина разных участков может бытьразличной, при этом их максимальнаявеличина ограничивается разрядностьюслов блока 7, а минимальная -...

Устройство для контроля цифровыхобектов

Загрузка...

Номер патента: 851410

Опубликовано: 30.07.1981

Авторы: Акимов, Буров, Горбунова, Крыжановский

МПК: G06F 11/16

Метки: цифровыхобектов

...Кроме того,для комбинационных цифровых объектов 11 необходимость в установке ихисходного состояния отпадает.В результате возбуждения цифровогообъекта 11 в его выбранной точке вовремени разворачивается совершенноопределенный, соответствущий стимулирующему возбуждению, динамическийпроцесс - двоичная последовательность,которая поступает на шестой вход второго коммутатора 8 и затем на четвертый вход 21 блока 3 управления.На первый, второй и третий входыблока 3 управления с соответствующихвыходов второго коммутатора 8 поступают также от цифрового объекта 11управляющие сигналы "Стопф 20,"Старт" 19 и фСинхронизация" 22. Вблоке 3 управления снимаемая с выбраннойточки цифрового объекта 11двоичная последовательность усиливается, формируется и...

Адаптивное кодирующее устройство

Загрузка...

Номер патента: 855666

Опубликовано: 15.08.1981

Авторы: Келлер, Кузнецов

МПК: G06F 11/16, H03M 13/51

Метки: адаптивное, кодирующее

...ционными на выход регистра 1 сдвига и далее в канал 11 связи. Число проверочных символов в кодовой комбинации, т.е. избыточность кода зависит 26 от состояния канала 11 связи, которое определяется выходным сигналом на однойиз управляющих шин анализатора 10. При работе запоминающего регистра б на определенном такте 25 происходит совпадение двух сигналов сигнала с одной из ячеек запоминающего регистра б и управляющего сиг" нала с одной из шин анализатора 10, В результате этого сработает соответствующий элемент И 5 и через элемент ИЛИ 9 происходит установка управляющих триггеров 7 и 8 и триггеров регистра 1 сдвига в нулевое состояние.При этом запираются элементы И 3 и 4, т.е. разрывается обратная связь регистра 1 сдвига и цепь подачи...

Устройство для контроля логических узлов

Загрузка...

Номер патента: 868764

Опубликовано: 30.09.1981

Авторы: Кизуб, Костылев, Кутузов

МПК: G06F 11/16

Метки: логических, узлов

...8 фиксации входов, триггерыустанавливаются в "нулевоеф состояние и элементы 22, 25 и 26 И-НЕ соткрытым коллекторным выходом остаются закрытыми, также остается закры тым ключ 14, на третий вход которогос инверсного выхода триггера 23 подается высокий логический уровень(фиг.4).То же самое происходит и в случае, 2 О когда на выводе блока 4 храненияэталонов присутствует высокий( р 2,4 В) потенциал (фиг.б), тольков этом случае высокие логическиеуровни поступают на первый и третийвходы селектора 27.Если на выводе блока 4 фиксацииэталонов присутствует неопределенныйуровень (1,3 В), что возможно в двухслучаях: первый - вывод блока хранения эталонов является входом, второй - вывод блока хранения эталоновявляется выходом с открытым коллекторным...

Устройство для контроля процессора

Загрузка...

Номер патента: 881753

Опубликовано: 15.11.1981

Авторы: Караванов, Ошеров, Фельдман

МПК: G06F 11/16

Метки: процессора

...блок 2 сопряжения с пультом, Формирователь 3 сигнала ошибки, блок 4 прерываний микропрограммы, память 5 микропрограмм, операционный блок б, блок 7 прерываний программы, блок 8 фиксации отказа, имеющий один вход и один выход , элемент 9 задержки, имеющий один вход и один выход,распределитель 10 импульсов, имеющийодин вход и пять выходов, четыре логических элемента ИЛИ 11-14. Блок 8 фиксации отказа содержит одновибратор 15, двухразрядный счетчик 16, инвертор 17, элемент И 18,Устройство работает следующим образом.В случае аппаратного или программного сбой, который приводит к оста- нову вычислительного процесса и зависанию системы, формирователь 3 сигнала ошибки вырабатывает сигнал аварийного микропрограммного прерывания, который...

Устройство для устранения последствий случайных сбоев

Загрузка...

Номер патента: 886002

Опубликовано: 30.11.1981

Авторы: Антонов, Ванюшин, Гуржиенко, Лузан, Савоськин, Финкельштейн, Шостак

МПК: G06F 11/16

Метки: последствий, сбоев, случайных, устранения

...3 памяти,дешифратор 4 и счетчик 5, На фиг.145также показаны центральный процессор(ЦП) 6 и оперативное запоминающееустройство (ОЗУ) 7.Блок 1 фиксации фаз выполнениякоманды содержит счетчик 8, выходы9 второй группы выходов блока, триг 50геры 10, дешифраторы 11, выходы 2первой группы выходов блока и входы3 блока.Устройство работает следующимобразом.55 ЦП 6 работает с 1 кратным совмещением выполнения команд во времени.Все информационные регистры и тригге.ры управления ЦП 6 разбиты на р групФормула изобретения 8пы по признаку одновременного изменения информации в данной группе.Поэтому в каждый данный момент времени в память записывается р групп,Запись групп производится в блоке3 и хранится до полного .окончанияобработки команды в...

Устройство для контроля логических узлов

Загрузка...

Номер патента: 888127

Опубликовано: 07.12.1981

Авторы: Ташлинский, Туробов, Шнайдер

МПК: G06F 11/16

Метки: логических, узлов

...узел 1 имеет И контактов, каждый из которых может быть входным или выходным, что фиксируется соответствено замкнутым или разомкнутымположением переключателя 11. На каждый контакт может быть подана информация потенциальная или импульсная,По сигналу управления с входа 16устройства тестовая информация из блокапамяти 2 через блок записи 4 поступает в регистр теста 3,Каждый канал регистра теста 3 имеет два разряда, первый из которых является информационным, второй - управляющим,Управляющий разряд определяет, какойсигнал будет подан на вход проверяемогоузла в данном тесте, Логическая единица соответствует импульсному сигналу,логический нуль - потенциальному.Логический нуль должен присутствоватьна всех управляющих разрядах теста,...

Устройство для контроля логических узлов

Загрузка...

Номер патента: 890398

Опубликовано: 15.12.1981

Авторы: Николаев, Храпко

МПК: G06F 11/16

Метки: логических, узлов

...индикации 8890398 516 М131 по нулевому сигналу элемента ИЛИ 17 подготовлен к отображению информации с регистра 6, При этом все коммутаторы 9 закрыты по управляющим входам с дешифратора 16, и информация с блока селекторов О не поступает на блок индикации 8.По сигналу "Пуск" генератор выдает первый тест, который поступает на входы проверяемого узла 2,Информация с каждого вывода проверяемого узла 2 поступает на вход сумматора 4, а с его выхода на вход регистра 7 и один из входов блока 5. Результат с выхода блока 5 поступает на сумматор 3, а с его выхода - на вход регистра 6. Запись результата первого теста производится ло сигналу "Конец11теста с генератора 1, Информация по- канально записывается в первые разряды регистров 7, а общий...

Устройство для контроля цифровых систем

Загрузка...

Номер патента: 894712

Опубликовано: 30.12.1981

Авторы: Горелик, Митюк, Никитин, Федин

МПК: G06F 11/16

Метки: систем, цифровых

...с первого входаблока 4. Таким образом, по коду операции осуществляется выбор одного изобъектов контроля.Сигнал Признак кода операции из вычислительной системы поступает на установочный вход блока 2 регистра 1 сдвига и производит в него запись +1. Этот же сигнал поступает через первый вход блока 2 на первый вход элемента 8 блока 2 вызова операции, на второй вход которого поступают тактовые импульсы с магистрали, прошедшие через третий вход блока 2 вызова операции и элемент . . ИЛИ 9. С выхода элемента 8 через четвертый выход блока 2 сигналы поступают на первый вход сдвиговаго регистра 1 и используются как сдвиговые импульсы. Восьмой тактовый импульс с третьего входа блока 2 вызова операции поступает на вход линии 10 задержки и через ее...

Устройство для контроля и диагностики цифровых узлов

Загрузка...

Номер патента: 896627

Опубликовано: 07.01.1982

Авторы: Караханьян, Мкртумян

МПК: G06F 11/16

Метки: диагностики, узлов, цифровых

...27, определяемых порождающим полиномом Р(Х).В состав блока управления входят регистр 29 диагностических операций, 40 дешифраторы 30 и 31, генератор 32 синхроимпульсов, НЯ-триггер 33, элемент И 34, счетчик 35 и переключатель 36 режимов. Выходы регистра 29 соединены со входами дешифратора 30, 4 первые три входа которого соединены соответственно с выходами 37 - 39 блока 8 управления, которые соединены с управляющими входами регистров 2 и 3 и блока 4 соответственно (фиг 1 О Четвертый выход дешифратора 30 соединен с Б -входом триггера 33 и выходом 16 блока 8 управления, й-входы триггера 33 и счетчика 35 соединены с выходом дешифратора 31 и выходом 17 блока 8 управления, а выход триггера 33 соединен с одним из входов элемента И 34, другой...

Устройство для локализации неисправностей

Загрузка...

Номер патента: 903888

Опубликовано: 07.02.1982

Авторы: Иванец, Кувшинов, Мокров, Ракова

МПК: G06F 11/16

Метки: локализации, неисправностей

...2 управления находится в таком состояйии, при котором на инверсном выходе устанавливается уровень логической "1", а на прямом выходе уровень логического "О"и через открытый элемент И импульсы синхронизации с выхода генератора 19 импульсов синхронизации поступают на синхровход .17 логического анали-затора 4. Одновременно импульсы синхронизации с выхода генератора 19 поступают на синхровход генератора 1 тестов, синхровход проверяемой схемы 2 и синхровход счетчика 26, С выходов генератора 1 тестов на инФормационные входы проверяемой схемы 2 поступают периодические стиму" лирующие воздействия, необходимые для форсированного переключения логических состояний проверяемой схемы 2. Двоичная информационная последовательность импульсов в...

Система для контроля и диагностики цифровых узлов

Загрузка...

Номер патента: 911531

Опубликовано: 07.03.1982

Авторы: Войханский, Голованевский, Кузьмин, Манойлов, Немолочнов, Фомич, Шульман

МПК: G06F 11/16

Метки: диагностики, узлов, цифровых

...сравнения производит сравнение сигналов,поступающих с выхода зонда, с ожидаемыми сигналами в соответствующихвнутренних точках цифрового узла,хранящимися во втором регистре 6.Блок 12 анализа ( Фиг. 3) предназначен для преобразования анапогового сигнала с выхода зонда в цифровой, код и сравнения его с кодом цифровоймодели неисправностей, хранящихсяИв блоке памяти моделей неисправностей. Блок 12 анализа состоит иэ аналого-цифрового преобразователя 15 иузла 16 сравнения цифровых кодов. 6Блок 13 памяти моделей неисправностей ( фиг, 4) хранит в цифровой форме модели неисправностей цифрового узла. Калдому виду хранимых моделей неисправностей соответствует два 2-разрядных кода; код верхней границы и код нижней границы проявления...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 911532

Опубликовано: 07.03.1982

Автор: Терехов

МПК: G06F 11/16

Метки: узлов, цифровых

...а остальные выходы элемента задержки соединены соответственно со входами элемента ИЛИ, выход которого является вторым выходом блока, вход которого соединен 15 с входом элемента задержки.Блок управления содержит элемент ИЛИ, элемент задержки, выход которого является выходом блока, запускающий вход которого соединен с первым 20 входом элемента ИЛИ, группа входов которого соединена с информационными входами блока управления, выход элемента ИЛИ соединен с входом элемента задержки.На фиг. 1 изображена схема устройства, на фиг. 2 - схема блока управления.Устройство содержит генератор 1 тестов, эталонный блок 2, контроли руемый блок 3, блок 4 управления, блоки 5 сравнения, блок 6 регистрации и индикации, блок 7 формирования...

Устройство для контроля распределителя

Загрузка...

Номер патента: 942026

Опубликовано: 07.07.1982

Автор: Глебович

МПК: G06F 11/16

Метки: распределителя

...элементу 2-2 И-ИЛИ-НЕ 3 на выход устройства. На элементе И-НЕ 8 осуществляется опрос состояния элемента И-НЕ 1 задержанными на элементе задержки 9 тактовыми импульсами, причем к моменту прихода первого задержанного им592026 6пульса в случае правильной работы мент сбоя, или чуть позже (в случае, распределителя 1 на выходе элемента если сбой не повлиял на изменение И-НЕ ч присутствует нулевой потен- текущего модуля блока 2) . происхоциал, вследствие наличия единичного дит расхождение, рассинхрониэация потенциала на выходе элемента 2-2 И информации триггера 5 и выходов бло ИЛИ-НЕ,3ка 2, при этом на выходе элементаВ указанном случае на входе уста-2 И-ИЛИ-НЕ 3 появляется нулевой лоновки в единичное состояние триг- гический уровень, который...

Устройство для контроля магистралей эвм

Загрузка...

Номер патента: 945868

Опубликовано: 23.07.1982

Авторы: Овсянникова-Панченко, Петрова, Шевкопляс

МПК: G06F 11/16

Метки: магистралей, эвм

...сигналов. Из диаграммы видночто сигнал на линии занятости магистрали ЗАН, входящей в шину 9 управления, периодически принимает единичное значение, что соответствует свободному состоянию магистрали. ПриЗАН шина 7 адреса и шина 8 данных5868 55 7 94не используются для передачи информации и в принципе эти моменты времениможно использовать для проверки магистрали путем посылки и приема тестовых сигналов. Однако период времени Т недостаточен для процедуры проверки, поскольку очередное активное устройство в этом случае мгновенно захватывает магистраль после ее освобождения от предыдущего обмена.Если очередное активное устройство не готово мгновенно занять магист раль, например, иэ-за выполнения внутренней последовательности микро-...