G06F 11/16 — обнаружение и исправление ошибок в данных с помощью избыточности аппаратуры
Устройство для контроля последовательностей импульсов
Номер патента: 1723661
Опубликовано: 30.03.1992
Авторы: Могутин, Остроумов, Сидоренко, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/16, H03K 5/19
Метки: импульсов, последовательностей
...ячейки, соответствующей контролируемой последовательности, по синхроимпульсу, поступившему на вход 17. На вход 18 устройства поступает единичный импульс, и триггер 11 переходит в единичное состоя 15 20 25 30 35 40 45 ние, т.е. устройство переходит в режим "Программирование".Единичный сигнал с единичного выхода триггера 11 закроет элемент И 13, откроет коммутатор 10 по второму информационному входу и элемент И 12.Нулевой сигнал с нулевого выхода триггера 11 закроет дешифратор 6. В результате на его выходах будут присутствовать только нулевые сигналы и коммутатор 8 будет закрыт по всем информационным входам, а коммутатор 9 - открыт по всем входам.По адресу, поступившему с выхода регистра 4, сумматор 2 формирует адрес ячейки памяти...
Устройство для контроля последовательностей импульсов
Номер патента: 1725373
Опубликовано: 07.04.1992
Авторы: Гаврилов, Пименов, Соколов, Тимонькин, Ткаченко, Товеровский, Харченко, Шапоров
МПК: G06F 11/16, H03K 5/19
Метки: импульсов, последовательностей
...обеспечивающего контроль последовательностей, поступающих на вК входов, группа устройств объединяется так, как это показано на фиг,2. При этом число п объединяемых устройств, которые в дальнейшем будем называть модулями 33.1 - ЗЗ.п, выбирается из условия Ь Ка.Перед началом функционирования элементы памяти всех модулей устанавливаются в исходное состояние, Цепи начальной установки на фиг,1 и 2 условно не показаны,В счетчике 3 модулей 33,1- ЗЗ,п с входа (фиг.2) записывается начальный адрес контролируемой последовательности по синхроимпульсу, поступившему на вход 32 и далее на входы 19 всех модулей.Из счетчиков 3 начальный адрес поступает на входы блоков 1 памяти каждого модуля и на их выходах появляются записанные в ячейках коды. Если...
Устройство для идентификации бинарных сигналов
Номер патента: 1730611
Опубликовано: 30.04.1992
Авторы: Карлаш, Тимонькин, Ткаченко, Харченко
МПК: G05B 19/18, G06F 11/16
Метки: бинарных, идентификации, сигналов
...счетчика 6 несовпадений о допустимом числе несовпадений,На выходах тех блоков сравнения, где число несовпадений больше допустимого числа несовпадений, появляются сигналы единичного уровня, которые поступают на 1-входы блока триггеров 12,По синхроимпульсу с выхода 13.3 генератора синхроимпульсов 13 триггеры 12.1, на 1-входы которых поступили единичные сигналы, переводятся в единичное состояние.После этого из процедуры идентификации исключаются те бинарные последовательности, где на первом же этапе произошло превышение допустимого числа несовпадений, Это возможно благодаря тому, что инверсные входы триггеров подключены к третьим входам группы элементов И 16,Второй импульс с выхода 13.1 генератора синхроимпульсов через первый элемент И...
Устройство для контроля последовательности прохождения сигналов
Номер патента: 1734095
Опубликовано: 15.05.1992
МПК: G06F 11/16, H03K 5/19
Метки: последовательности, прохождения, сигналов
...19 заполняется тактовыми импульсами до состояния,55 идентичного коду в регистре 18, и блок 21сравнения формирует сигнал ошибки интервала, который через элемент И 22 блокирует счетчик 19 и выдается во внешнееустройство,В случае, если второй контролируемый сигнал поступает на вход 1-2 в пределах интервала Т 1, фронт текущего тактового импульса элемента И 11 устанавливает.в единичное состояние триггер 2-2 и подтверждает единичное состояние триггера 2-1, так как первый сигнал сохраняется на входе 1-2 до окончания всей последовательности сигналов. Триггер 2-2 через элементы ИЛИ 6-1, НЕ 5-1 закрывает элемент И 4-1 в блоке 3 и, таким образом, в блоке 3 выходной сигнал формируется только на выходе элемента И 4-2,После закрывания элемента И...
Устройство для диагностирования сбоев синхронизируемой цифровой системы
Номер патента: 1741139
Опубликовано: 15.06.1992
Автор: Шепелев
МПК: G06F 11/16
Метки: диагностирования, сбоев, синхронизируемой, системы, цифровой
...является состояние логического нуля на выходе ЯЯ-трггерэ 8, Это достигается путем подачи соответствующего логического сигнала по входу ачальных установок устройства на Я-вход ЯЯ-триггера 8.В процессе диагностирования сбоев система 9 работает по рабочей программе, либо по тестовой программе, что необходимо для контроля системы 9 при экстремальных условиях функционирования. При этом датчик 1 тока преобразует импульсы тока в шине питания цифровой системы 9 в сигналы, воспринимаемые схемой 2 дифференцирования, которая отсекает из полученного сигнала постоянную составляющую. Импульсы с выхода схемы 2 дифференцирования поступают на вход триггера 3 Шмитта, который преобразует их в прямоугольную форму с амплитудой, соответствующей уровням...
Устройство для контроля последовательности импульсов
Номер патента: 1741140
Опубликовано: 15.06.1992
МПК: G06F 11/16
Метки: импульсов, последовательности
...начала последнего поступившего на вход 3 устройства импульса, переходит в исходное состояние и восстанавливает обратную связь с выхода элемента 1 задержки через элемент И 7 на вход элемента ИЛИ 9 и далее на вход элемента 1 задержки и на первый вход элемента И 15, на второй вход которого поступает через элемент НЕ 16 входная последовательность импульсов,Таким образом, на выход 18 устройства (фиг. 2 л) поступают только пропущенные импульсы. Как видно из схемы устройства (фиг. 1) импульсы входной последовательности, в том числе и ложные, а также восстановленные импульсы с входа и выхода элемента 1 задержки поступают на входы элемента И.14, на выходе которого ложные импульсы отсутствуют. При этом пропадает .и первый импульс...
Устройство для контроля последовательности импульсов
Номер патента: 1751765
Опубликовано: 30.07.1992
Авторы: Игнатьев, Кишенский, Крекер, Христенко
МПК: G06F 11/16, H03K 5/19
Метки: импульсов, последовательности
...длительностей импульсов и пауз за счет усреднения,во-вторых, отслеживание текущей частоты(длительностей пауз и импульсов) контролируемой последовательности также за счетусреднения: например, при медленномуходе тактовой частоты контролируемойпоследовательности усредняющие блокипостепенно заполняются все большими числами, таким образом, восстанавливаемаяпоследовательность также "подравнивается" у контролируемой при медленных плавных флуктуациях параметров последней(естественно, в пределах порогов),Степень усреднения М определяет степень скорости подстройки устройства кфлуктуациям контролируемой последовательности и скорость реакции на них и ихобработки,Заметим, что при равенстве всех порогов 29-32 и степени усреднения,...
Устройство для контроля регистра сдвига
Номер патента: 1772804
Опубликовано: 30.10.1992
МПК: G06F 11/16, G11C 29/00
...3,регистр 11, а триггер 10 переоодится в нулевое состояние. Если в цепях сброса всех разрядов проверяемого регистра отсутствуют неисправности, то на первом выходе дешифратора 7 сформируется единичный сигнал и тогда очередной тактовый импульс, пройдя через элемент И-НЕ 8, переключит триггер 9 в нулевое состояние, В дальнейшем работа устройства осущестоляется аналогично,Если в цепях сброса одного или нескольких разрядов проверяемого регистрасдвига 11 имеготся неисправности, то после занесения о эти разряды единичных сигналоо они сохранят эти значения и после дейстоил сигнала сброса с выхода триггера 9Поэтому дешифратор 7 на своем третьем выходе не сформирует единичного сигнала, в результате чего триггер 9 останется в единичггом состоянии,...
Резервированная вычислительная система
Номер патента: 1784980
Опубликовано: 30.12.1992
Авторы: Андрющенко, Бабко, Головня, Леонтьев, Сигалов, Скринник, Цвелодуб, Яцеленко
МПК: G06F 11/16
Метки: вычислительная, резервированная
...соединены соответственно с управля, группу элементов И.56, элемент И 57, ающилли входами: 61 регистра признаков 50, БУ содержит регистр адреса 58, регистр 62 регистрового узла 47, 63, аккумулятора17849807 .,;.;. ., 848, 64, сумматора 55, 66 регистра обраще-. На фиг.7 представлен вариант реализа-,ния 44, 55 регйстра команд 49, 67 группции узла коммутации,элементов И 45, 46 и 68 группьг элементовУзел коммутации 18 содержиг регистрИ 56,.;": : .:. ; 81,.сдвиговый регистр 82, дешифратор 83 иНа фиг. 5 представлен узел управления. 5 элемент ИЛИ 84, причем входы регистра 81Онсодержит сдвйговый регистр 70, 0- соедйнены сгруппой информационных вхотриггер 71, три элемента И 72 73, 74 и эле- дов 32 узла коммутации 18, первыйвыходмент ИЛИ 75,...
Устройство для контроля последовательности прохождения сигналов
Номер патента: 1784981
Опубликовано: 30.12.1992
Автор: Друз
МПК: G06F 11/16, H03K 5/19
Метки: последовательности, прохождения, сигналов
...7, Фронтом сигнала с выхода элемента ИЛИ 7 в регистре 9 производится сдвиг на один шаг сигнала "лог, 1", установленного постоянно на Р-входе этого регистра, и формируется единичный сигнал на выходе первого разряда регистра 9. Этот сигнал через элемент НЕ 5-1 закрывает элемент И 6-1 и подается на второй вход элемента 4 - 1, на входах которого теперь совпадают единичные сигналы, При этом на выходе элемента 4 - 1 устанавливается нулевой сигнал и через элементы ИЛИ 8. НЕ 13, счетчик 11 снова устанавливается в нулевое положение. Счетчик 11 выполняет функции таймера и формирователя адресов для мультиплексора 10, адреса формируются старшими разрядами счетчика, Время заполнения счетчика 11 до начала формирования адресов превышает время...
Устройство для идентификации аналоговых сигналов
Номер патента: 1789985
Опубликовано: 23.01.1993
Авторы: Бек, Карлаш, Лученко, Тимонькин, Ткаченко, Харченко, Чернышов
МПК: G06F 11/16
Метки: аналоговых, идентификации, сигналов
...4 появится единичный сигнал на выходе переполнения того счетчика, где сравнение произошло по всем контрольнцм точкам, Этот единичный сигнал поступает на один из входов шифратора 5, на группе выходов которого появляется кодовое значение фрагмента, с которым произошло сравнение по всем контрольным точкам, Это кодовое значение поступает на группы первых входов второй группы узлов 7.Так кэк счетчик адреса 13 в этот момент времени находится в состоянии "0", то на выходах группы блоков памяти 6 находятся первые значения первых фрагментов аналоговых сигналов, Эти кодовые значения поступают нэ вторые группы входов второй группы узлов сравнения,По синхроимпульсу с выхода 11.3 генератора синхроимпульсов 11 происходит переадресация...
Устройство для коррекции ошибок вычислительного процесса
Номер патента: 1807487
Опубликовано: 07.04.1993
Авторы: Зенин, Литвиненко, Терещенков, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/16
Метки: вычислительного, коррекции, ошибок, процесса
...как признака несравнения между со 30 бой результатов выполнения версий,Блок 19 - блокировка прохождения тактовых импульсов синхронизации от внешнего генератора через схему. И 20 и,следовательно, остановку вычислительного35 процесса.В представленной на фиг, 3 временнойдиаграмме работы устройства представлено решение двух различных задач (со сменой данных в регистрах данных и адреса),40 при этом в ходе решений первой задачисравнились результаты вычислений второйи третьей программных версий, а при решении второй задачи сравнились результатывычислений первой и второй программных45 версий (т.е, без просчета третьей программной версии).Блок 1 предназначен для выполнениявычислительного процесса решаемой какой-либо задачи по трем...
Устройство для контроля регистра сдвига
Номер патента: 1837294
Опубликовано: 30.08.1993
Авторы: Горбунов, Карабаза, Чередниченко
МПК: G06F 11/16
...выхода формирователя 4 проходит через элемент И-НЕ 6 на вход Я-триггера 2 и устанавливает его в единичное состояние. Далее цикл повторяется,При неисправности контролируемого регистра 3 (например, не записалась 1 в последующий разряд или не обнулился данный разряд) после очередного ТИ и сдвига информации в регистре 3 присутствует меньшее количество единиц, чем в счетчике 4, Блок сравнения 8 фиксирует наличие разницы количества импульсов в регистре 3 и счетчике 4, на выходе (А с В) устройства сравнения 8 формируется положительный импульс, который по входу Я 2 устанавливает триггер 9 в единичное состояние, и отрицательный сигнал с инверсного выхода триггера 9 закрывает элемент И 1 по первому входу. На выходе 12 устройства появляется сигнал...
Микропроцессорная система
Номер патента: 2000603
Опубликовано: 07.09.1993
Авторы: Врубель, Зорин, Казимов, Калько, Кисельгоф, Лебедев, Маршов, Розенберг, Скороходов
МПК: G06F 11/16, H05K 10/00
Метки: микропроцессорная
...сравнения через элементы И СКЛ ЮЧАЮЩЕЕ ИЛИ 10.1 и 10,2, который при первом цикле прохода их не инвертирует, и через элементы 9.1 и 9,2 - на вход последовательного приема регистров 8.1 и 8,2 сдвига.В следующем проходе цикла эти инверсные сигналы с выходов регистров 8.1 и 8.2 сдвига через вторые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 10.1 и 10.2 подаются на второй и третий входы элемента 15 сравнения. С первого выхода делителей 7,1 и 7,2 5 10 15 20 25 30 35 40 45 50 частоты сигналы поступают на входы управления микропроцессорных устройств 3,1 и 3.2 и на Н-входы регистров 8.1 и 8.2 сдвига,Микропроцессорные устройства 3.1 и 3,2 производят опрос информации и при обнаружении переднего фронта этих сигналов выставляют данные, которые через вторые...
Трехканальная резервированная микропроцессорная система
Номер патента: 1494761
Опубликовано: 30.03.1994
Автор: Селезнев
МПК: G06F 11/16
Метки: микропроцессорная, резервированная, трехканальная
ТРЕХКАНАЛЬНАЯ РЕЗЕРВИРОВАННАЯ МИКРОПРОЦЕССОРНАЯ СИСТЕМА , содеpжащая в каждом pезеpвном канале микpопpоцессоp, блок испpавления инфоpмации в двунапpавленной магистpали, блок памяти, блок ввода-вывода, pегистp адpеса, блок упpавления, пpичем инфоpмационный вход-выход микpопpоцессоpа каждого pезеpвного канала соединен с пеpвым инфоpмационным входом-выходом блока испpавления инфоpмации в двунапpавленной магистpали, инфоpмационные входы-выходы блока памяти и блока ввода-вывода подключены к втоpому инфоpмационному входу-выходу блока испpавления инфоpмации в двунапpавленной магистpали, пеpвый инфоpмационный выход блока испpавления инфоpмации в двунапpавленной магистpали, пеpвый инфоpмационный выход блока испpавления инфоpмации в двунапpавленной...
Устройство для контроля цифровых узлов
Номер патента: 1354989
Опубликовано: 15.08.1994
Авторы: Кульков, Немыкин, Терещенко, Хорошев
МПК: G06F 11/16
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ УЗЛОВ, содержащее генератор тактовых импульсов, первый коммутатор, два блока пороговых элементов, два триггера и блок индикации, причем выход генератора тактовых импульсов соединен с информационным входом первого коммутатора, входы установки в "0" первого и второго триггеров объединены и подключены к входу начальной установки устройства, прямые выходы триггеров соединены с входами блока индикации, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет выявления сбоев по длительности переднего и заднего фронтов входного сигнала, в него введены два элемента НЕ, второй коммутатор, два формирователя импульсов, два блока ключевых элементов, два блока элементов задержки и элемент...
Мажоритарный элемент
Номер патента: 1311474
Опубликовано: 20.11.2005
Авторы: Андреев, Волков, Пересыпкин, Поротов
МПК: G06F 11/16
Метки: мажоритарный, элемент
Мажоритарный элемент, содержащий с первого по третье реле, первый информационный вход мажоритарного элемента подключен через замыкающий контакт третьего реле и через последовательно соединенные первые замыкающие контакты первого и второго реле к первому информационному выходу мажоритарного элемента, информационные входы которого со второго по четвертый подключены соответственно через параллельно соединенные вторые, третьи и четвертые замыкающие контакты первого и второго реле к информационным выходам мажоритарного элемента со второго по четвертый, отличающийся тем, что, с целью повышения надежности мажоритарного элемента за счет использования средств встроенного контроля, в него введены...
Модуль вычислительной системы
Номер патента: 1433267
Опубликовано: 20.12.2005
МПК: G06F 11/16, G06F 15/16
Метки: вычислительной, модуль, системы
1. Модуль вычислительной системы, содержащий два процессора, два блока оперативной памяти, схему сравнения и блок управления, входы синхронизации первого и второго процессоров и блока управления соединены с входом синхронизации модуля, входы-выходы обмена первого и второго процессоров соединены с первым и вторым информационными входами схемы сравнения соответственно, отличающийся тем, что, с целью повышения производительности за счет распараллеливания обработки информации, в него введены третий блок оперативной памяти, восемь двунаправленных ключей и выходной коммутатор, информационные входы-выходы которого являются входами-выходами обмена модуля, входы-выходы обмена первого и второго...
Трехканальная резервированная вычислительная система
Номер патента: 1389522
Опубликовано: 20.01.2006
МПК: G06F 11/16
Метки: вычислительная, резервированная, трехканальная
1. Трехканальная резервированная вычислительная система по авт. св. № 1156273, отличающаяся тем, что, с целью повышения надежности за счет повышения точности диагностирования, в каждый канал введено устройство контроля источников питания, информационные входы которого соединены с выходами источников питания канала, вход синхронизации устройства контроля источников питания соединен с выходом синхронизации соответствующего вычислительного устройства, выход устройства контроля источников питания подключен к входу признака отказа питания устройства диагностического контроля, кроме того, в устройство диагностического контроля канала введены пятый и шестой дешифраторы и дополнительная группа...