Устройство для контроля цифровых узлов

Номер патента: 911532

Автор: Терехов

ZIP архив

Текст

Союз СоветскихСоциалистическихРеспублик Оп ИСАКИИИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 1 и 911532(51)М, Кл. С 06 Г 11/16 1 Ъсударстювй квинтет СССР аа делам изебретенкй и открыткН2) Авто В, Г. Терехо изоб етени 71 Заявител(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РИФРОВЫХ УЗЛОВ Изобретение относит кон гевтомати ьнои технике в системах т тных блоков н нтроля и при ивая высокую ля и сокращен тии однотипнь вычислител ыт и мохе естово ован исп о к ск троля ническ а этапе т к эксплу досто ие вре х изде сп ер ностьпровер ени ий,тр па о для контроля ее гене ато ходами свыходы коИзвестно устроиствцифровых узлов, содержащ Р Ртестов, выходы которого соединеныс эталонным и контролируемым блоками, соединенными своими вывходами блоков сравнения,торых соединены с входами блока ре-.гистрации и индикации11.К недостаткам известного устройства относятся низкая достоверностьконтроля в случае идентичных дефектов в эталонном и проверяемом блоках и значительные затраты временипри контроле партии однотипных изделий,Известно также устройство длятроля цифровых блоков; содержащеенератор тестов, выходы которогоподключены к входу блока управленияи к входам эталонного и контролируемых блоков, выходы которых черезблоки сравнения подключены к блокурегистрации и индикации, выход ипервый вход сумматора соединены соответственно с информационнымвходом 1 Ои первым выходом регистра сдвига,вторые выходы которого подключены,через дешифратор исправности к входиндикатора исправности, а выходы 15блока управления соединены с управляющими входами генератора тестови регистра сдвига21 .Недостатком этого устройства является то, что имеется возможность 20записи информации в регистр толькоиз одного канала контролируемогоблока, т.е. в устройстве отсутствует параллельная обработка выходного слова, что существенно увеличи 9 1532вает время контроля при последовательной обработке всех выходовконтролируемого блока.Наиболее близким техническим решением к предлагаемому является устройство для контроля цифровых блоков, содержащее генератор тестов,выходы которого подключены к входублока управления и к входам эталонного и контролируемого блоков, выходы которых через блоки сравненияподключаются к блоку регистрациии индикации, выход и первый входсумматора соединены соответственнос информационным входом и первымвыходом регистра сдвига, вторые выходы которого подключены к дешифратору неисправностей и через дешифратор исправности к входу индикатораисправности, второй вход сумматора20соединен с выходом блока пирамидальной свертки, входы которого соединены с выходами эталонного блока, авыходы блока управления соединены суправляющими входами генератора тестов 31,5 10 1530 Работа известного устройства заключается в следующем.11 ри поступлении команды "Пуск"в блок управления, импульсы актовой частоты поступают на генератортестов и на управляющий вход регистра сдвига. Генератор тестов выдает по всем выходам тестовые последовательности, поступающие на идентич 35ные входы эталонного и контролируемого блоков. )тветные реакции этихблоков сравниваются между собой блоками сравнения. В случае рассогласования в каналах контроля сбои40регистрируют блок регистрации и индикации. При полном соответствии ответных реакций эталонного и контролируемого блоков на тестовые последовательности, срабатывает индика 45 тор блока регистрации и индикации. Выходные последовательности сигналов с эталонного блока преобразуются в одну последовательность сигналов при помощи блока пирающальной свертки, после че 1 о через сумматор записываются в регистр сдвига. Информация, которая переполняет регистр сдвига, поступает через сумматор на информа ционный вход регистра сдвига, Дешифратор исправности и индикатор исправности срабатывают при истинном зна - чении информации, записанной и регистр сдвига, а дешифратор неисправности перекодирует информацию в позиции неисправных элементов,Однако в этом устройстве блок пирамидальной свертки не фиксирует искажение значений выходных сигналов эталонного блока на четном числе единиц, т.е. при подаче на вход блока тестового набора обнаруживается только такая неисправность, которая приводит к искажению значений выходных сигналов этого блока на нечетном числе единиц.Таким образом, недостатком известного устройства является низкая достоверность контроля. Цель изобретения - повышение достоверности контроля.Поставленная цель достигается тем, что в устройство для контроля цифровых узлов, содержащее генератор тестов, выходы которого соединены соответственно с информационными входами блока управления, со входами эталонного узла и со входами проверяемого узла, выходы которого соединены соответственно с первыми входами узлов сравнения, вторые входы которых соединены соответственно с выходами эталонного узла, выходы узлов сравнения соединены соответственно с информационными входами блока регистрации и индикации, установочный вход которого соединен с установочным входом первого регистра сдвига и является установочным входом устройства, управляющий вход устройства соединен с запускающим входом блока управления, выход которого соединен с управляющим входом генератора тестов, выход сумматора соединен с информационным входом регистра сдвига, выход последнего разряда которого соединен с первым входом сумматора, группа выходов регистра сдвига соединена соответственно со входами первого дешифратора и второго дешифратора, выход которого соединен со входом блока индикации, введен второй регистр сдвига и блок формирования синхросигналов, выход блока управления соединен со входом блока формирования синхросигналов, первый выход которого соединен с синхровходом второго регистра сдвига, управляющий вход которого соединен со вторым выходом блока формирования синхросигналов и с управляющим входом первого регистра сдвига,После того, как информация из ре- гистра 12 сдвига последовательно передана на регистр 10 сдвига, с блока 4 управления поступает следующий импульс тактовой частоты, по которому генератор 1 тестов выдает следующее тестовое воздействие и работа повторяется. Процесс контроля заканчивается с поступлением на входы блоков 2 и 3 последнего тестового воздействия.Информация.с выходов регистра 10 параллельно подается на дешифраторы 13 и 14. Причем, дешифратор 13 и индикатор 15 срабатывают при истинном значении информации, записанной в регистр 10, а дешифратор 14 перекодирует информацию (в случае искажения) в позиции неисправных элементов эталонного блока 2.Блок 4 управления работает следуяцим образом.Перед началом работы по команде "Сброс" устройство приводится в исходное состояние, при котором 5 91153 гвторой вход сумматора соединен с выходом последнего разряда второго реги стра сдвига, информационные входы которого соединены с выходами эталонного узла, установочный вход первого 5 регистра соединен с установочным входом второго регистра сдвига.чБлок формирования синхросигналов содержит элемент ИЛИ и элемент задержки первый выход которого является 1 Опервым выходом блока, а остальные выходы элемента задержки соединены соответственно со входами элемента ИЛИ, выход которого является вторым выходом блока, вход которого соединен 15 с входом элемента задержки.Блок управления содержит элемент ИЛИ, элемент задержки, выход которого является выходом блока, запускающий вход которого соединен с первым 20 входом элемента ИЛИ, группа входов которого соединена с информационными входами блока управления, выход элемента ИЛИ соединен с входом элемента задержки.На фиг. 1 изображена схема устройства, на фиг. 2 - схема блока управления.Устройство содержит генератор 1 тестов, эталонный блок 2, контроли руемый блок 3, блок 4 управления, блоки 5 сравнения, блок 6 регистрации и индикации, блок 7 формирования синхросигналов, который включает элемент 8 задержки с несколькими выхода-З 5 ми и элемент 1 ЛИ 9, первый регистр 10 сдвига, сумматор 11, второй регистр 12 сдвига, дешифратор 13 исправности, дешифратор 14 неисправности и индикатор 15.40Блок 4 управления содержит эле-. мент ИЛИ 16 и элемент 17 задержки.Устройство работает следующим образом.45При поступлении команды "Пуск" в блок 4 управления импульсы такто" вой частоты с его выхода поступают на генератор 1 тестов и на вход блока 7 формирования синхросигналов.50 Генератор 1 тестов выдает всем выходам тестовые воздействия, поступающие на идентичные входы эталонного 2 и контролируемого 3 блоков. Ответные реакции из блоков 2 и 3 сравниваются55 между собой в блоках 5 сравнения. В случае несогласования в каналах контроля сбои регистрирует блок 6 регистрации и индикации. При полном соответствии ответных реакций блоков 2 и 3 на тестовые воздействиясрабатывает индикатор блока 6,Блок формирования синхросигналовсрабатывает от импульса тактовойчастоты, который поступает на входэлемента 8 задержкиЧерезинтервал времени, достаточный для завершения переходных процессов в эталонном блоке 2, после поступления тестовых воздействий на первом выходеэлемента 8 задержки возникает сигнал"Запись", который поступает на регистр 12 сдвига. По этому сигналуинформация с выходов эталонного блока2 параллельно принимается в регистр12 сдвига, Сигналы, возникающие навтором, третьем и так далее выходахэлемента 8 задержки поступают на входы элемента ИЛИ 9, который осуществляет их объединение. С выхода элементаИЛИ 9 сигналы "Сдвиг" подаются на управляющий вход регистра 10 сдвига,и на управляющий вход регистра 10сдвига. По этим сигналам информация,записанная в регистре 12 сдвига, через сумматор 9 записывается в регистр10 сдвига. Причем информация, котораяпереполняет регистр 10 сдвига, поступает с его первого выхода через сумматор 9 на информационный вход регистра 1 О.50 55 на всех выходах генераторатестов устанавливаются нулевые значения сигналов. 11 ри поступлении команды "11 уск" (соответствующей единичному значению сигнала на шинепуска) на вход элемента ИЛИ 16,на его выходе образуется единичный сигнал, который подается,навход элемента 17 задержки. С выходаэлемента 7 задержки сигнал подается на вход генератора 1 тестов ина блок 7 формирования синхросигналов, 11 од воздействием этого сигнала генератор 1 тестов вырабатывает на своих выходах тестовое воздействие, представляющее собой комбинацию нулевых и единичных сигналов, а блок 7 формирует синхросигналы для управления работой регистров сдвига. Тестовое воздействие поступает на входы элемента ИЛИ 16,Единичный сигнал с выхода элементаИЛИ 16 поступает на вход элемента. 17 задержки, который обеспечиваетзадержку этого сигнала на интервалвремени, необходимый устройствудля работы по одному тестовому воздействию. В дальнейшем задержанныйсигнал с выхода элемента 17 подается на генератор 1 тестов, под воздействием которого последний формирует очередное тестовое воздействие. Работа устройства заканчивается, когда все тестовые воздействия сформированы и генератор 1тестов выдает на все свои выходы нулевые значения сигналов.Схема представляет собой возможный вариант построения блока 4 управления устройства для контроля цифровых блоков.Таким образом, при контроле цифровых узлов предлагаемым устройством становится возможным проверять работоспособность одновременно двух блоков получая информацию о годности/первого из .блоков, условно названного эталонным, по информации, записанной в первом регистре, а другого - по ответной реакции на входные тесты, сравниваемого с первым блоком, При этом вероятность .обнаружения неисправностей не зависит от того на четном или нечетном числе ,эталонного блока проявилась та или иная неисправность.Формула изобретения1, Устройство для контроля цифровых узлов, соде.рждщее генератор тес 5 1 О 15 20 25 30 35 4 С 45 тов, выходы которого соединены соответственно с информационными входами блока управления, с входами эталонного узла и с входами проверяемого узла, выходы которого соединены соответственно с первыми входами узлов сравнения, вторыевходы которых соединены соответственно с выходами эталонного узла, выходы узлов сравнения соединены соответственно с информационными входами блока регистрации, и индикации, установочный вход которого соединен с установонным входом первого регистра сдвига и являетсяустановочным входом устройства, управляющий вход устройства соединен с запускающим входом блока управления, выход которого соединен с управляющим входом генератора тестов, выход сумматора соединен с информационнымвходом регистра сдвига, выход последнего разряда которого соединен с первым входом сумматора, группа выходоврегистра сдвига соединена соответственно с входами первого дешифратора и второго дешифратора, выход которо" го соединен с входом блока индикации, о т л и ч а ю щ е е с я тем,что, с целью повышения достоверностиконтроля, в устройство введены второй регистр сдвига и блок формирования синхросигналов, причем выход блока управления соединен с входом блокаформирования синхросигналов, первыйвыход которого соединен с синхровходом второго регистра сдвига, управляющий вход которого соединен с вторым выходом блока формирования синхросигналов и с управляющим входом первого регистра сдвига, второй вход сумматора. соединен с выходом последнего разряда второго регистра сдвига, информационные входы которого соединены с выходами эталонного узла, установочный вход первого регистра соединен с установочным входом второгорегистра сдвига. 2. Устройство по п. 1, о т л и - ч а ю щ е е с я тем, что блок формирования синхросигналов содержит элемент ИЛИ и элемент задержки, первый выход которого является первым выходом блока, а остальные выходы элемента задержки соединены соответственно с входами элемента ИЛИ, выход которого является вторым выходом блока, вход которого соединен с входом элемента задержки.3. Устройство по п, 2, о т л и - ч а ю щ е е с я тем, что блок управления содержит элемент ИЛИ, элемент задержки, выход которого является выходом блока, запускающий вход которого соединен с первым вхо. - дом элемента ИЛИ, группа входов которого соединена соответственно с информационными входами блока управления, выход элемента ИЛИ соединен с входом элемента задержки.Источники информации, принятые во внимание при экспертизе 1. Выбор контрольных кодов для проверки цифровых схем на сложных схемных платах. "Электроника". М., "Мир", 1972, У 15, с. 50,51. 2, Локализация неисправностей ,в микропроцессорных системах при помощи шестнадцатиричных ключевых кодов. - "Электроника", М "Мир", 1977, Р 5, с. 23-27.3. Авторское свидетельство СССР 9 706849, кл, 6 06 Г 15/46, опублик. 1979 (прототип).911532 оставитель Н.Торопоехред А. Ач орректор Г.Ог Подписное 4/5 Филиал ППП "Патент , г. Ужгород, ул. Проектна едактор М.Дысогороваказ 1130/41 НИИПИ Го по делам 13035, И Тираж 732дарственного комитета СС изобретений и открытийква, )К, Раушская наб.

Смотреть

Заявка

2982026, 27.06.1980

ВОЕННАЯ ИНЖЕНЕРНАЯ РАДИОТЕХНИЧЕСКАЯ ОРДЕНА ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ И ОРДЕНА ОТЕЧЕСТВЕННОЙ ВОЙНЫ АКАДЕМИЯ ПРОТИВОВОЗДУШНОЙ ОБОРОНЫ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА ГОВОРОВА Л. А

ТЕРЕХОВ ВЛАДИМИР ГЕОРГИЕВИЧ

МПК / Метки

МПК: G06F 11/16

Метки: узлов, цифровых

Опубликовано: 07.03.1982

Код ссылки

<a href="https://patents.su/6-911532-ustrojjstvo-dlya-kontrolya-cifrovykh-uzlov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля цифровых узлов</a>

Похожие патенты