G06F 11/10 — добавлением специальных двоичных разрядов или знаков к кодированной информации, например путем контроля по четности, с отбрасыванием девятых или одиннадцатых членов ряда
Устройство контроля регистра числа
Номер патента: 327481
Опубликовано: 01.01.1972
Автор: Гул
МПК: G06F 11/10
...сигнал остатка по гпод 3, равного единице, А.Схемы И 19, 20 первого каскада и схема ИЛИ 17 первого каскада реализуют логическое выражение остатка по гпой 3, равного нглю:Ао=абрагаа.Для получения неинвертированного сигнала после инвертора 1 б первого каскада включается инвертор единицы 14.Выходные сигналы инверторов 13, 14, 15 подаются на входы узла 2 контроля по тог 1 3, где обычным путем образуется контрольный код по под 3 от содержимого разрядов 22 регистра числа 1.Признаком нечетности является наличие сигнала на инверторах двойки 13 или единицы 15 (что соответствует кодам 10 и 01 в паре разрядов регистра числа 1).Признаком четности является наличие сигнала на инверторе нуля 14, что соответствует кодам 00 и 11 в паре разрядов...
328453
Номер патента: 328453
Опубликовано: 01.01.1972
МПК: G06F 11/10, G06F 7/38
Метки: 328453
...наличии этого переноса. Сигналы с выходов схем 8, 15, 14 и 10 складываются по модулю два на схеме 1 б, выход которой и есть четность результата операции слояение.В арифметическом устройстве одновременнос выполнением операции происходит формирование четности параллельных переносов всех разрядов, кроме последнего, т, е. старшего, Параллельные переносы - это переносы, возникшие при сложении двух слагаемых, последовательные переносы - это переносы, возникшие при приведении параллельных переносов.Схема 8 реализует следующую функцию(пример для трех разрядов 2, 3, 4, считая чет.вертый младшим):/ ЗА, ЗБ,4 Б) (+2 А, 2 БПеренос, возникающий в старшем (первом)разряде при сложении, не учитывается, так как он уходит в старшую секцию сумматора. Но...
Устройство для корректировки двоичных арифметических кодов
Номер патента: 328464
Опубликовано: 01.01.1972
Автор: Шапиро
МПК: G06F 11/10
Метки: арифметических, двоичных, кодов, корректировки
...записать:ЛЬ = (:Е 23) тоУ (21-3),где Ю - остаток, образованный в сумматоре от и - разрядной информации; и= й+ г, =сй+д;Здесь й - число разрядов в группе;с - номер группы, в которой произошлаошибка; с(1;1 - номер старшей группы; Й(к;г - число разрядов в старшей группе.Код остатка, соответствующий любому с)0 может быть преобразован в определенный код остатка, соответствующий с=О путем умножения по модулю (2" +3) или (2" - 3) на 2 - "ф для Д)г и на 2+ - ф для д(г. Тогда общую формулу, согласно которой корректирующее устройство осуществляет вычисление номера группы, кода ошибки и ее знака, можно записатьгде Я - остаток из группы с=О, образующийся преобразованием Я;ч,1=1+1 для д(г,1=1 для д)г, 10 В соответствии с этим выражением...
331381
Номер патента: 331381
Опубликовано: 01.01.1972
МПК: G06F 11/10, G06F 13/10
Метки: 331381
...для преобразования, некоторая группа триггеров этого регистра устанавливается в единичное положение. При этом достаточно хотя бы одному из триггеров регистра адреса быть установленным в единичное положение, чтобы появившийся па его инверсном ыходс нулевой потенциал был передан по одной и. шин 18 - 24 на вход схемы ИЛИ, которая, не инвертируя, передает этот потенциал на разрешающие входы клапанов 40 и 41. Если в регистре адреса отсутствует код символа, то на инверсных вы.содах триггеров данного регистра находятся высокие отрицательные потенциалы; в этом случае на выходе схемы ИЛИ также находится высокий отрицательный потенциал, который запирает клапаны 40 и 41.После того, как дешифратор адреса сработал и выбрал соответствующую...
Устройство для декодирования двоичных кодов
Номер патента: 335690
Опубликовано: 01.01.1972
Авторы: Ордена, Ринов, Телемеханики, Цискаридзе, Чачхиани
МПК: G06F 11/10
Метки: двоичных, декодирования, кодов
...схедля двоичных Предлагаемое уст исправить единичну ства при выдаче и разряда регистра сд Декодирующая с новывается на испо проверочного соотн Хэмминга, имеющег- означает су два, аа Й,=О;1, ого блока 3 подключе фиксаций ошибки 5 и задержки 8. Единичныйксаций ошибки б подклсхемы ИЛИ 6. Выход задержки 8 подключен ЛИ - НЕ 7, выход коорому входу схемы И ужит выходом блока 3. агаемого устройства яв щего регистра 1, а вых ервого разряда этогоЕтоды выходставитель В. Крылов Техред Т, Курилко орректор О. Тюрина кт текина Заказ 12959 Изд.456 Тираж 448ЦНИИПИ Комитета по делам изобретений и открытий при СоветеМосква, Ж, Раугвская цаб., д, 4/5 Подписно ииистров СССРТипография. пр. Сапунов Рассмотрим работу предлагаемого устройства для канала связи, в...
Устройство для декодирования групповых кодовс
Номер патента: 338903
Опубликовано: 01.01.1972
Автор: Смирнов
МПК: G06F 11/10
Метки: групповых, декодирования, кодовс
...с последнего каскада п-разрядного распределителя на вход триггера Ь, подается сигнал, переводящий триггер в состояние 1.Этот же сигнал через логическую схему 7 подается на первый каскад распределителя и повторно запускает п-каскадный распределитель, Сигнал с выхода 1 триггера б переводит проверочный регистр-счетчик 4 в режим обратного счета и подготавливает логические схемыи д к работе в режиме И,При переключении распределителя на вход логической схемы 8 со всех каскадов распределителя последовательно во времени подаются импульсы, которые через схему д поступают на вход проверочного регистра-счетчика. Проверочное число, записанное в проверочном регистре-счетчике, начинает уменьшаться. Импульсы с распределителя подаюгся также на входы...
Устройство для контроля функционирования двоичного счетчика
Номер патента: 341037
Опубликовано: 01.01.1972
Авторы: Бондаренко, Гехт, Енш, Льский, Тихви
МПК: G06F 11/10
Метки: двоичного, счетчика, функционирования
...входных импульсов ца счетчики 1 и 25 2. Выходные сигналы схем расширения длительности поступают на вход схемы 5 сравнения. Выход схемы сравнения соединен с элсментом б задержки, выход элемента задержки - с нулевым установочным входом триг гера 7. Единичный вход триггера 7 связан свыходом контролируемого счетчика 2, Велцчи341037 Пр едмет изобретения Составитель Л. Сечкин Техред Т. Ускова Корректор А. Васильева Редактор И, Грузова Заказ 1927/13 Изд797 Тираж 448 ПодписноеЦНИИПИ Комитета по делаги изобретений и открытий при Совете Министров СССМосква, Ж, Раушская наб д. 4/5 типография, пр. Сапунова, 2 3ну времени задержки 1,д элемента 6 задержКИ ВЫбИРа 1 ОТ ИЗ УСЛОГВИЯ Гзад ) Гопр. ГДЕ Гопрвремя Опрокидывания триггера 7 по...
Устройство для контроля схемы свертки по модулю р
Номер патента: 345490
Опубликовано: 01.01.1972
МПК: G06F 11/10
...могут возникать ошибки, и ложная информация может быть воспринята как правильная. Это существенно ограничивает применение подобных схем. ения является повышение ыходной информации схем тодулю.ретения заключается в том я схема свертки по модулю олнительно Срз двухходовых которых соединены с выходПредлагаемая схема10 на чертеже.При поступлении кода числа на входныешины схемы 1 свертки по модулю Р голько на одной из выходных шин должен появиться сигнал. В случае появления сигнала на двух 15 или более выходных шинах на выходах однойили более двухвходовых схем И 2 появляются оди илп несколько сигналов, которые через многовходовую схему ИЛИ 3 поступают на выходную шиную контроля. В слу чае отсутствия сигналов на всех выходныхшпнах на входы...
Устройство для введения избыточности:
Номер патента: 350000
Опубликовано: 01.01.1972
Авторы: Зинчекко, Оводков, Скл, Спиридович, Терентьев
МПК: G06F 11/10
Метки: введения, избыточности
...регистра сигналов расширения,Схема устройства показана на чертеже, где1 - регистр сигналов исходного представления; 2 - регистр сигналов расширения; 3 - трапецеидальная матричная схема нулевизацпи сигналов исходного представления и определения контрольных сигналов по модулям расширения; 4 - схема коррекции.В процессе работы устройства в регистр 1 поступают сигналы исходного представления цифровой информации в системе остаточных классов, а в регистр 2 записываются сигналы, соответствующие нулевым значениям остатков по всем избыточньп 1 модулям при любой комбинации исходных сигналов. В этом состоит предварительное расширенне, После этого сигналы по всем модулям считываются без разрушения пз регистров 1 и 2 в матричную схему 3, представля 1...
Устройство контроля десятичных счетчиков
Номер патента: 350001
Опубликовано: 01.01.1972
Авторы: Зфендиев, Сбейли, Специальное, Теллер, Фарадж
МПК: G06F 11/10
Метки: десятичных, счетчиков
...На чертеже показана схема описываемого устройства, содержащего декады 1, переключатель 2, мультивибратор 3, ключ 4, логические ячейки ИЛИ 5 и импульсное устройство б.Для проверки электронного счетчика, содержащего и декад с цифровой индикацией,5 переключатель 2 переводится в положение,при котором образуется цепь для подачи сигналов от мультивибратора 3 через ключ 4 нлогические ячейии ИЛИ 5 на счетные входыдекад 1,10 Управляющий вход ключа 4 подключен кспине, соответствующей цифре 9 любой декады. При появлении цифры 9 на декаде, шинакоторой подключена на вход ключа 4, последний запирается, и поступление сигналов на15 счетные входы декад прекращается. Если прнэтом показания всех декад счетчика идентичны и равны 9, можно заключить, что...
Устройство для формирования и хранения контрольного кода по модулю 3
Номер патента: 351218
Опубликовано: 01.01.1972
Автор: Мазур
МПК: G06F 11/10
Метки: кода, контрольного, модулю, формирования, хранения
...формируется контрольный код.Значение контрольного кода-го сдвига Значение контрольного кода перед -м сдвигом Значения с-го разряда сдвигаемого числа2 разряд 1 разряд 2 разряд 1 разряд Если очередной сдвигаемый разряд имеет единичное значение, то импульс на входе а, если нулевое значение, то па входе б.Описываемая схема реализует логическую функцию, представленную в табл, 1. При контроле двоичных чисел по модулю 3 используются следующие три значения контрольного кода: 11, 01 и 10.В предлагаемом устройстве перед началом формирования контрольного кода для любого двоичного числа состояния триггеров 1 и 2 должны соответствовать коду 11, который выражает значение контрольного кода для числа 00000 0 на приемном регистре.Значения контрольного...
Сумматор с обнаружением ошибок
Номер патента: 354413
Опубликовано: 01.01.1972
Авторы: Ковачич, Кузовкина, Ордена
МПК: G06F 11/10, G06F 7/49
Метки: обнаружением, ошибок, сумматор
...ного знака к значению десятичного числа получают следующий код:0 1 00000 5 0 11100 1 0 10000 6 0 01110 2 0 01000 7 1 11110 3 1 11000 8 1 01111 4 1 01100 9 0 11111 Схема свертки на элементах 14 и 15 реализует минимизированное логическое уравнение К= , , у.,(Х( (/Х,ХзХ,где Х, - сигнал с единичного выхода -го триггера б,К - значение контрольного знака десятичного числа (от 0 до 9), Для правильного функционирования устройства необходимо, чтобы сигналы на входную схему ИЛИ 17 поступали последовательно, причем сигнал управления можно подавать либо до начала сложения чисел, либо после.До начала сложения триггеры сумматора хранят одно из слагаемых. Затем разряды второго слагаемого последовательно поступают на входы сумматора, причем разряд с...
Устройство для контроля микропрограммногоавтомата
Номер патента: 357564
Опубликовано: 01.01.1972
Автор: Чуркин
МПК: G06F 11/10
Метки: микропрограммногоавтомата
...11 находится в состоянии 0, соответствующем 20 четности единиц кодовой комбинации, Схема8 вырабатывает сигнал ошибки при поступлении на нее сигналов с выхода схемы 4 в момент, когда триггер 11 находится в состоянии 1.25 Принцип действия устройства при контролекомбинационного узла 14 заключается в проверке наличия выработанной микрокоманды при поступлении на вход комбинационного узла очередного импульса входной последова тельности т, Микрокоманды вырабатываютсятолько в моменты прихода отрицательных импульсов т. В эти моменты на выходе микропрограммного автомата появляются положительные импульсы, соответствующие микрокомандам, В каждый определенный момент на выходе появляется одна микрокоманда. Эти импульсы собираются схемами И 1 и 2 и...
Двоичный сумматор с контролем по модулю 3
Номер патента: 358697
Опубликовано: 01.01.1972
Автор: Шапиро
МПК: G06F 11/10, G06F 7/50
Метки: двоичный, контролем, модулю, сумматор
...выход 23 сумматора. При обнаружении схемой контроля 5 ошибки, возникшей в результате отказа какой-либо из разрядных схем суммирования 3, 4, внешнее устройство управления производит локализацию неисправности с точностью до разрядной схемы суммирования, а затем выдает на третьи входы 24 сумматора код номера этой схемы суммирования. В результате поступления кода в схему управления коммутацией б она выдает на один из первых выходов сигнал разрешения, а на один из вторых выходов - сигнал запрещения. На всех остальных первых и вторых выходах сигналы остаются прежними. При этом закрывается один из первых вентилей 9, 10 и открывается один из третьих вентилей 11, 12, один из четвертых вентилей И, 14 и один из пятых вентилей 15, 1 б,...
Устройство для декодирования кода хэмминга
Номер патента: 383050
Опубликовано: 01.01.1973
Авторы: Жиров, Смирнов, Соколов
МПК: G06F 11/10
Метки: декодирования, кода, хэмминга
...номер группы, выбираемый из сообщения через дешифратор 4 на регистр 5; первую схему светрки 6, реализующую свертку старшей части номеров разряда, с первым входом которой через регистр 7, являющийся промежуточным буфером для счетчика, соединен счетчик 8. Со вторым входом схемы соединен выход второй схемы свертки 8. Последняя указывает четное или нечетное число единиц в выбраной на ре.гистр 5 группе разрядов, с третьим входом которой через регистр 9, являющийся проме 5 10 15 20 25 30 35 40 45 д жуточным буфером для результата свероки старшей части номера разряда сообщения, соединен выход первои схемы свертки; значение разрядов на выходе цсриой схемы свертки 6 либо представляет старое значение регистра 9, если выход второй схемы...
Арифметическое устройство с контролем и коррекцией ошибок
Номер патента: 387362
Опубликовано: 01.01.1973
Автор: Полунин
МПК: G06F 11/10, G06F 7/38
Метки: арифметическое, контролем, коррекцией, ошибок
...входные клеммы 32,и 35, поступает в регистр второго операнда 38. Затем второй операнд через вентили 40 и 43 или 45 и 46, управляемые сигналами из устройства управления, подаваемыми на входные клеммы 39 илц 44, поступает ца вход 13 сумматора прямых значений кодов 15 и вход 11 сумматора инверсных значений кодов. Одновременно в блоке 52 ца схемах сверток 48 - 51 получают контрольпые коды прямых и инверсных значений операндов. По шинам 24 их передают в блок формирования признаков ошибок, где производится анализсоответствия цх контролы 1 ым признакам, которые сопровождают операнды. Полученныена выходах сумматоров 14 и 15 результатыоперации через вентили прямых 19 и инверсных 18 значений результата, управляемыесигналами из устройства...
Устройство для формирования остатка по модулю три
Номер патента: 388265
Опубликовано: 01.01.1973
Авторы: Волков, Волн, Кондратьев
МПК: G06F 11/10
Метки: модулю, остатка, три, формирования
...линии 10, 11, 12 задержки осуществляют задержку сигналов, поступающих на цх вход, на один такт, Таким образом, через такт, т, е. в момент поступления второго разряда кода, сигнал 1 с выхода линии 10 задержки вновь присутствует на входах только двух схем И2 р 3,Если в первом, разряде кода, предназначенном для свертки или восстановления остатка, была 1, сигнал появляется только на выходе схемы И 3 и через один такт па выходе линии 11 задержки. В этом случае в момент прихода второго разряда, кода сигнал, сформированный на выходе линии 11 задержки, присутствует на входах схем И 1, б.Во втором такте сигнал, соответствующий 1, также появляется только ца выходе одной схемы И, а именно той, на обоих входах котороц оказались 1, поступившие с...
В пт6
Номер патента: 391561
Опубликовано: 01.01.1973
Автор: Автор
МПК: G06F 11/10, G06F 7/38
Метки: пт6
...регистра исходного числа, авыходы - со входами блока частичных вычетов. При использовании сумматора, воспринимающего одновременно все частичные вычеты,уменьшение количества слагаемых вдвое приводит к сокращению оборудования сумматорав два раза.На фиг. 1 изображена функциональная схема устройства для определения вычетов чиселпо модулю; на фиг. 2 - логическая схема блока исключения дополнительных пар устройствадля определения вычетов 12-разрядного двоичного числа по модулю 5.На функциональной схеме устройства исходное число хранится в регистре 1 исходногочисла, Регистр исходного числа разбит наподрегистры, соответственно периодам рядавычетов возрастающих степеней двойки. Буквой 1 обозначен подрегистр, хранящий начальный отрезок числа....
Устройство для обнаружения и исправления ошибок в системе остаточных классов
Номер патента: 398950
Опубликовано: 01.01.1973
Авторы: Акушский, Амербаев, Захаров, Кокорин
МПК: G06F 11/10
Метки: исправления, классов, обнаружения, остаточных, ошибок, системе
...1 )Как следует из указанного предложения, разброс синдромов, связанный с формированием неточеного ранга, невелик (определяется параметром р). Аналитическая форма синдромов указывает алгоритмический прием подбора .контрольных ооцований Кь К 2, удовлетворяющих требованию разделимости ошибок.Устройство контроля и иеправлеиия внформнции содержит (см. чертеж) входной регистр 1, предназначенный для временного запоминания остатков числа х по соответствующим модулям отдельно; устройство 2 для хранения констант исправления, представляющее собой односторонние долговременные запоминающие устройства для каждого модуля; блок д, предназначенный для хранения констант; блок 4 вычисления неточното ранга числа при расширении с оонований Р иа ЯК 1 К,...
Арифл1етическое устройство с контролем по четности
Номер патента: 404084
Опубликовано: 01.01.1973
Авторы: Долкарт, Евдолюк, Каневский, Новик, Степанов
МПК: G06F 11/10, G06F 7/50
Метки: арифл1етическое, контролем, четности
...следуюшим образом.При сложении одно из слагаемых находится в регистре 3. Предполагают, что второе слагаемое находится в регистре 2, а результат сложения передается в регистр 1. Тогда, после установления сигналов переноса С, в сумматоре по состоянию выхода схемы четности 10 и разрядов четности 6 и 5 устанавливается разряд четности 4 в соответствии с описанным выше правилом.После передачи результата сложения в регистр 1 коммутатор 8 подключает регистр 1 с разрядом четности 4 к схеме четности 9. Если число единиц на выходе коммутатора четное, то сложение выполнено правильно.Однако, как это было указано выше, такой контроль должен быть дополнен контролем правильности формирования переносов.В предлагаемом АУ данный контроль осуществляется...
408311
Номер патента: 408311
Опубликовано: 01.01.1973
Автор: Смирнов
МПК: G06F 11/10
Метки: 408311
...распределитель 2 и устанавливает оба регистра 3 и 4 и триггер 5 в 0. В течение первого цикла за (11 тактов) цифры а, - а, записываются в регистры, причем в информационный регистр записываются цифры а, - а.а в проверочный регистр записываются в соответствии с уравнениями проверки. В проверочном регистре в конце первого цикла окажется записанным проверочное число Х, Если Х=О, то двоичная последовательность принимается за кодовый вектор и переключения схемы на второй цикл работы не происходит. Пусть в проверочном регистре образуется число Х=0110011 (искажена цифра а). Так как проверочное число Х отличается от нуля, то на выходе схемы ИЛИ 10 появляется сигнал, открывающий элемент И 11. Поэтому импульс с последнего каскада...
Всесоюзная ййтйтйо«т: 11: ; ге”ндп
Номер патента: 362301
Опубликовано: 01.01.1973
Авторы: Кондратьев, Овс
МПК: G06F 11/10
Метки: всесоюзная, ге"ндп, ййтйтйо«т
...когда в триаде (значение старшего разряда безразлично) было3 (4),Если же в тетраде был набор 1111 (0000),1001 (0000) при двоично-десятичном счетчике,то по сигналу сложения (вычитания) выработается только сигнал перенос (занять) вовторую тетраду (из второй тетрады), а суммапо модулю два в первой тетраде не изменяется.Перенос (занять), поступающий на входвторой тетрады и в схему анализа ее содержимого, аналогичен сигналу сложения (вычитания) для первой тетрады. В зависимости оттого, какой набор во второй тетраде, он вы работает или сигнал коррекции контрольногоразряда счетчика, или перенос (занять) втретью тетраду (из третьей тетрады), или жетолько изменит содержимое тстрады на единицу, оставив сумму по модулю два прежней.Если...
Устройство для обнаружения и исправления ошибок в системе остаточных классов
Номер патента: 369567
Опубликовано: 01.01.1973
МПК: G06F 11/10
Метки: исправления, классов, обнаружения, остаточных, ошибок, системе
...числе рабочих ячеек регистра 1 соединен по входам с выход . идами - -ой и 1 +1)-ой рабочих ячеек реги 2 2стра 1, а при нечетном числе рабочих ячеек операционного регистра 1 соединен по вхо 5 10 15 20 25 30 35 40 45 50 55 60 65 й - 1дам с вь 1 ходами 1 +1)-ой рабочей ячей- г кп регистра 1).Если в 1-ой и ц-ой рабочих ячейках регистра 1 записаны ненулевые остатки, то при анализе выходного сигнала первого из дешифраторов 4 этот сигнал через связанный с первым дешифратором 4 открытый первый из переключателей б поступит на вход блока памяти 7 констант нулевизации и выоерет оттуда соответствующую константу нулевизации. Эта константа поступает в сумматор 11, где вычитается из занесенного туда ранее контролируемого числа. Константа подобрана...
Устройство для декодирования групповых кодов
Номер патента: 374603
Опубликовано: 01.01.1973
Автор: Смирнов
МПК: G06F 11/10
Метки: групповых, декодирования, кодов
...Число циклов определяется по формуле где и - число разрядов кода,п - й - число проверочных разрядов,Е - знак целой части. Число циклов определяется максимальным количеством тактов, необходимых для исправления ошибки, А так как в проверочном регистре-счетчике могут быть записаны проверочные числа из диапазона от (О до 2" -- 1), то число тактов приходится устанавливать равным 2" - , а число циклов выбирать по формуле (1).В конце каждого цикла работы распределителя на вход счетчика циклов 4 с последнего каскада распределителя выдается импульс, который, пройдя через клапан 10, вновь запускает распределитель. Счетчик циклов 4 считает циклы, и на выходах дешифратора б появляются сигналы в заданной последовательности, начиная с...
Устройство для определения адреса поправки
Номер патента: 377780
Опубликовано: 01.01.1973
Автор: Григорьев
МПК: G06F 11/10
...информационной части числа и постоянного запоминающего устройства ошибок, вход которого соединен с выходом первой схемы сравнения.За счет введения достаточно простых дополнительных цепей в устройстве коррекции обеспечивается уменьшение объема оборудования в запоминающем и операционном устройствах вычислительной машины, а также в узлах свертки и сравнения самого корректирующего устройства. Так, например, при переходе от (1) к (2) за счет уменьшения одного из контрольных модулей в два раза объем оборудования оперативного запоминающего и операционного устройств, оперирующих с двоично-кодированными вычетами, уменьшается на один двоичный разряд, а число конъюктивных элементов в узлах, построенных на квадратных матричных схемах, - в...
Устройство для формирования контрольного разряда счетчика
Номер патента: 379057
Опубликовано: 01.01.1973
МПК: G06F 11/10, H03K 21/40
Метки: контрольного, разряда, счетчика, формирования
...разряда связан с единичным выходом триггера первого разряда, Входы схемы ИЛИ 5 соединены с выходами схем И 4, 25 а ее выход через схему НЕ б - с входомсхемы И 7, другой вход которой связан с шиной импульсов счета, Выход управляющей схемы И 7 соединен со счетным входом триггера 8 контрольного разряда.30 В исходном состоянии значение конного разряда устанавливается таким,379057 Таблицаразрядовком- бинаций 21 - 2 2 - 1 7 8 21+1 3 4 Х Х Х О Х Х Х Х Х Х Х Х Х Х Х Х Х Х 0 Х Х Х 1 1 Х Х Х 1 Х Х Х Х Х Х Х Х Х 0 Х 3 Х 1 1 1 0 Х Х Х 1 Х Х 1 Х 3сумма единиц содержимого счетчика 10 и контрольного разряда была нечетной (четной), При поступлении импульса счета контрольный разряд не изменяет своего состояния, если содержимое счетчика 10 равно одной из...
Устройство для контроля на четность цифровой
Номер патента: 382090
Опубликовано: 01.01.1973
Автор: Ажоткин
МПК: G06F 11/10
...регистра соединен со вторым входом схемы И второго разряда. Схема предлагаемого устройства изображена на чертеже.Выходные сигналы с триггеров 1 - 5 регистра, информация в котором контролируется,:и 5 триггера б контрольного разряда поступаютна входы схем И 7 - 11 и входы схем ИЛИ 12 - 15. Совпадение сигналов 1 на какой-либо схеме И шунтирует выход соответствующеи схемы ИЛИ. Так, если в триг герах 1 и 2 регистра записаны сигналы 1,то схема И 7 вырабатывает сигнал совпадения, который открывает ключ 1 б, выход которого соединен с выходом схемы ИЛИ 12, и шунтирует выход схемы 12, запрещая про хождение сигнала 1 с выхода схемы 12 навходы схем И 8 и ИЛИ 13, В том случае, если ла схему И 7 поступает один сигнал 1 (с триггера 1 или...
411454
Номер патента: 411454
Опубликовано: 15.01.1974
МПК: G06F 11/10
Метки: 411454
...11 осуществляется сигналами со второго выхода блока управления 2, при этом сигналы разрешения на элементы И блока элементов И 11 выдаются последовательно, Смена сигналов разрешения на втором выходе блока управления 2 происходит только после окончания такта сдвига.На второй вход элемента ИЛИ 10 поступают импульсы с третьего выхода блока управления 2 во время выполнения такта сдвига. Выдача импульса на второй вход элемента ИЛИ 10 зависит от значения младшего разряда частичного произведения, выходящего за пределы разрядной сетки сумматора 6 при сдвиге его содержимого. Таким образом, в ходе выполнения операции умножения в блок 12 сложения контрольных кодов последовательно поступают импульсы передачи множимого в сумматор 6 и импульсы,...
Устройство для контроля на четность k-значной цифровой информации, представленной в частотнокодированной форме
Номер патента: 425180
Опубликовано: 25.04.1974
МПК: G06F 11/10
Метки: k-значной, информации, представленной, форме, цифровой, частотнокодированной, четность
...г переходов полупроводциковых приборов, 11 и 12 - емкости фильтра, индуктивность 13 контура элемента, корректирующую емкость 14, через которую ца частотно-гармоцпческий элемент подается питающее напряжение У с требуемым спектром частот оо, соь , со(:. ь входы 15 и 16 мпогоустойчивого частотцо-гармоцического элемента, выход 17 многоустойчивого частотцо-гармопического элемента.т 1 астотно-кодировацные сигналы, представляющие цифры Й-зцачцой входпой информации, проверяемой ца четцость, поступают по входу 2 ца блок 1 частотного преобразования. После преобразования в соответствующие потенциально-кодироваццые сигналы оци поступают ца один из входов мцогоустойчпвого частотно-гармонического элемента 3 по кацалу 6. Р то же время йа второй вход...
428385
Номер патента: 428385
Опубликовано: 15.05.1974
Авторы: Кривчева, Ленинградский, Недашковский
МПК: G06F 11/10
Метки: 428385
...1 импульсов, схемы 2 И, схему 3 ИЛИ и фиксирующий триггер 4.Устройство работает следующим образом, При подаче сигнала конгроль на вход распределителя 1 импульсов появившийся на его первом выходе иметульс устанавливает фиксирующий триггер 4 в пулевое положение, соответствующее четному числу единиц хонтролируемого кода. Импульсы с остальных Предмет изобрет 71) Заявитель Ленинградский ордена именвыходов распределителя 1 поочередно поступают на вторые входы схем И, первые входы которых подключены к выходам соответ, ствующих контролируемых разрядов. При 5,этом выходные импульсы схем 2 И, входыкоторых подключены к выходам разрядов, находящихся в состоянии 1, через схему 3 ИЛИ поступают на счетный вход фиксирующего триггера 4 и перебрасывают...