Патенты с меткой «счисления»

Страница 4

Устройство для преобразования двоичного кода в код системы счисления остаточных классов

Загрузка...

Номер патента: 1626385

Опубликовано: 07.02.1991

Авторы: Клюквин, Сергиенко, Стученкова, Шамардинов

МПК: H03M 7/18

Метки: двоичного, классов, код, кода, остаточных, преобразования, системы, счисления

...соединен с вторыми входами элементов И 5,7 и 9, вход второго разряда входа второго слагаеглого сумматора 2 унитарных кодов по модулю - с вторыми входами элементов И 6, 8 и 10, выходы элементов И 5 и 8 обьединены и являются выходом первого разряда выхода сумматора 2;нитарных кодов по модулю, выходы элементов И 6 и 9 обьединень, и являются выходол 1 второго разряда выхода сумматора 2 унитарных кодов по модулю, выходы элементов И 7 и 10 объединены и являются выходом третьего разряда выхода сумматора 2 унитарных кодов по модулю. Следуег отметить, что обьсдинение выходов э; ементов И сумматора 2 выполняет функциьэ логического ИГИ, а 5 10 15 20 25 30 35 40 45 50 нумерация разрядов дана в порядке возрастания их значений.Устройство работает...

Устройство для умножения s-ичных цифр в позиционно остаточной системе счисления

Загрузка...

Номер патента: 1633401

Опубликовано: 07.03.1991

Авторы: Евстигнеев, Кошарновский, Кузнецов, Ревзин

МПК: G06F 7/72

Метки: s-ичных, остаточной, позиционно, системе, счисления, умножения, цифр

...вторые иноряионць 20 элементов И объединен с входом втовходы коммутаторов 16 и 17 проходятрого сомножителя первого блока умноня выходы последних, я с их выходовжения и входом первого сомножителя в виде величин с 5 с 18 и третьего блока умножения, выход котоофпоступают ня входи блоков 5-8 умноже- рого соединен с вторым инАормяциоцьм ния, вторые входы блоков 12 и 10 эл 25 входом пеРвого коммУтатоРа, вход втоментов И и перне входы блоков 13 и рого сомножителя третьего блока ум элементов И. Величины с В и 1 Бножеция соединен с первым входом через блоки 10 и 12 элементов И и с пеРвого блока хранения констант и вхо -поступают ца сумматор 3 величины с и 1дом первого сомножителя четвертогоУ о и очеРез блоки 13 и 15 элементов И по 30 блока...

Устройство для вычисления дискретного преобразования фурье в модулярной системе счисления

Загрузка...

Номер патента: 1633423

Опубликовано: 07.03.1991

Авторы: Василевич, Коляда, Ревинский, Чернявский

МПК: G06F 15/332

Метки: вычисления, дискретного, модулярной, преобразования, системе, счисления, фурье

...40 устройства. Этим же сигналом в регистр 24.0 заносится величина 1 А(1) Яс умножителя 31.0 На (1+5)-м такте на вход разрешения выдачи числа регистров 25.р поступает сигнал Г 11=0 с входа 44 устройства, По этому сигналу число А,(0)Япоступает на первые входы сумматоров ЗО.р, где оно складывается с числом 1 А(1) Я(для сумматора 30.0) и с числом А Л(г(для сумматора 30.г). Сумма заносится в регистр 26.р по сигналу Г 8=0, поступающему на вход разрешения записи этого регистра в данном такте с входа 41 устройства. Далее на (+3+21 ) -м такте (1=2, 3, , (А - 1/2) осуществляется суммирование содержимого регистра 26.0 с числом А (1) =Я) поступающим из регистра 24.0. При этом на входы разрешения выдачи регистров 26.р поступают на (Т+3+21).х тактах с...

Устройство для преобразования чисел из десятичной в двоичную систему счисления

Загрузка...

Номер патента: 1649526

Опубликовано: 15.05.1991

Авторы: Говоров, Маригодов, Полинский, Пузанов, Пыжов

МПК: G06F 3/02

Метки: двоичную, десятичной, преобразования, систему, счисления, чисел

...затем первую клавишу и описанный процесс повторяется. Так как после нажатия девятой клавиши последовательно нажимают клавиши. восьмую,седьмую и первую, .то с соответствующего выхода, клавиатуры последоватезпг 55но снимаются импульсы 08, 0 и 0(фиг. 2). Временной интервал междусмежным нажатием клавиш значительнопревышает время работы устройства,Поэтому временные оси на графиках разрываются, что показано точками,После нажатия последнвй клавиши (применительно к рассматриваемому примеру - первой) в регистре 2 оказывается записано число 9781 в двоично-десятичном коде (0 р)т,е.число 1001 0111 1000 0061, а в счетчике 4 - количество разрядов набранного числа в десятичной системе счис- ления (0 .). Наличие в соответствующем разряде регистра 2 и...

Устройство для умножения чисел в модулярной системе счисления

Загрузка...

Номер патента: 1667065

Опубликовано: 30.07.1991

Авторы: Коляда, Кукель, Ревинский, Селянинов

МПК: G06F 7/72

Метки: модулярной, системе, счисления, умножения, чисел

...части произведения, на информационный вход которого в это же время с выхода блока 10 задержки поступает код ф 1,ф 2 д - ) вследствие чего сумматор по модулю в 31.1 находит величину Н(В) = =1(В)+ Л (В)в( =1,2 К), Параллельно с этим модульные умножители 35,0 по модулю во и 35.1 по модулю т получают соответственно величины Но = МкНо(В)Но(А) во и ф Н(А)в ( = 1, 2, , К), которые записываются во вспомогательные регистры 37.0 и 37. (см, фиг, 4). По окончании. (Т + 2)-го такта группа блоков 18 суммирования вычетов получит набор вычетовЛо(С),Л 1(С) + й 1 (а 1,Р 1 ) 1 в,Лк(С) + йк(а - 1, Д - 1)вк, который на (Т + 3) - ем такте передается в блок 17 формирования старшей части произведения, На информационный вход блока 17 с вы 1667065 12хода...

Устройство для сложения чисел в модулярной системе счисления

Загрузка...

Номер патента: 1672448

Опубликовано: 23.08.1991

Авторы: Коляда, Кравцов, Кукель, Селянинов

МПК: G06F 7/72

Метки: модулярной, системе, сложения, счисления, чисел

...Т+ 2 такта,Мультиплексор 33 реализует следующее булево соотношение:= ,1 ОЮ УЧ,1, ВК) ч.1 а, 1672448Для инициации очередной аддитивной операции код Г операции, подлежащей выполнению, с входа 3 кода операции устройства поступает на вход первого регистра 11 сдвига, при этом в случае, если Г=- 0 (операция сложения), в младший разряд первого регистра 11 сдвига записывается "0"; если Г= 1 (операция вычитания), то в младший разряд первого регистра 11 сдвига записывается "1". Г 1 о сигналу Г = 1, поступающему с входа 4 устройства, младший разряд второго регистра 12 сдвига устанавливается в единичное состояние. Модулярные коды (Гх, а 2,ак ) операнда А и (уЗ,/6Рк ) операнда В через первый 1 и второй 2 информационные входы устройства передаются...

Устройство для сложения чисел с переменным основанием системы счисления

Загрузка...

Номер патента: 1714590

Опубликовано: 23.02.1992

Авторы: Дудыкевич, Максимович

МПК: G06F 7/50

Метки: основанием, переменным, системы, сложения, счисления, чисел

...чисел Формационных входах их вторых групп,с переменным основанием системы счис- т.е. коду на разрядных выхрдах суммаления. торов 1 -1 лТаким образом, при наУстройство состоит из комбинацион личии уровня логического "0" на выных сумматоров 1 -1 л, коммутаторов ходе переноса сумматора 1 л комбина 2 -2, групп 3 -Зл элементов И, ционные сумматоры 1 -1 и регистрыкомбинационных сумматоров 4-4 п, ре -5 л образуют единый 4 и-разрядныйгистров 5-5, инФормационной шины двоичный накапливающий сумматор,6, шины 7 управления модулем, входа ЗО процесс приращения инФормации в ко 8,выбора системы счисления, тактово- тором на величину входного числа Аго входа 9 и выходной шины 10, происходит синхронно с приходом такУстройство работает следующим об- товых...

Устройство для параллельного сложения чисел, представленных в двоичной знакоразрядной системе счисления

Загрузка...

Номер патента: 1727120

Опубликовано: 15.04.1992

Авторы: Довгаль, Корольков, Леонов, Старков, Тютюнов, Шевелев

МПК: G06F 7/49

Метки: двоичной, знакоразрядной, параллельного, представленных, системе, сложения, счисления, чисел

...суммы и отрицательного переноса и блок 3 формирования окончательного результата, выходы которо+го соединены с шинами Я положительной и Я отрицательной составляющих данного разряда результата, а входы подключены к1727120 первому выходу Е 1 блока 2 формированияположительной суммы и отрицательного пе. реноса данного и ко второму выходу Ъ блока 2 формирования положительной сум-,мы и отрицательного переноса предыдущего разряда устройства. Входы блока 2. формирования положительной суммы и отрицательного переноса соединены со вто+ "+Фрым Х ., третьим У;, четвертым УпятймХ выходами блока анализа входных цифр 10+данного и первым выходом Рь 1 предыдущего разряда устройства. Входы блока 1 анализа входных цифр подключены к шинамХ, У...

Устройство для умножения s-х цифр в позиционно-остаточной системе счисления

Загрузка...

Номер патента: 1730625

Опубликовано: 30.04.1992

Авторы: Евстигнеев, Кошарновский, Ревзин

МПК: G06F 7/72

Метки: позиционно-остаточной, системе, счисления, умножения, цифр

...25 30 35 40 45 50 ет величина Ьо. С выхода первого блока 5 умножения величина аоЬо поступает на первый вход второго блока 9 элементов И, пройдя который, поступает в первый сумматор 3. С выхода второго блока 6 умножения величина аоЬо поступает на первый вход пятого блока 12 элементов И, пройдя который, поступает во второй сумматор 4; Через некоторое время на устройство поступает третий тактовый сигнал по входу 27 (см. фиг.2), По этому сигналу закрываются первые информационные входы мультиплексоров 22 и 23 и открываются их вторые информационные входы. На их выходах появляются соответственно величины ао и а 1, поступающие на первые входы соответственно блоков 5 и 6 умножения, на вторые входы которых поступают величины Ьо и Ь 1. На выходах...

Преобразователь кода системы счисления с одним основанием в код системы счисления с другим основанием

Загрузка...

Номер патента: 1741269

Опубликовано: 15.06.1992

Автор: Музыченко

МПК: H03M 7/02

Метки: другим, код, кода, одним, основанием, системы, счисления

...и прямого плеч которого соединены с вторыми входами элементов И 17 и 18 соответственно, выход элемента И 17 соединен с вторым выходом блока. а выход элемента И 18 - с входом инверсного плеча триггера 16 и первым выходом блока.Каждый из разрядов входного кода подается на информационные входы первой 7 и второй 6 групп с весами, сумма которых равна весу данного разряда входного кода.Преобразователь работает следующим образом.Входной код подается на информационные входы 6. в 1 орой и 7. первой группы ( =- 1,2,р). При этом со входом 6, второй группы он записывается в блок 2 л подсчета единиц в выходном коде группы. после чего на тактовый вход 5 подаются тактовые импульсы, которые проходят на тактовый вход блока 1,1 преобразования...

Преобразователь кода системы счисления с одним основанием в код системы счисления с другим основанием

Загрузка...

Номер патента: 1741270

Опубликовано: 15.06.1992

Автор: Музыченко

МПК: H03M 7/02

Метки: другим, код, кода, одним, основанием, системы, счисления

...импульсов 4 содержит распределитель импульсов 12. элементы И 15.Блок 2,подсчета единиц в выходном . коде(фиг,2) содержит счетные триггеры 13 и элементы ИЛИ 14..Функционирование устройства происходит следующим образом.Входной код подается на информационные входы 5,1-5.р второй группы и записывается в блоки 2,1-2.р подсчета. единиц в выходном коде группы, Одновременно входной код подается на информационные входы 6,1-6.р первой группы и поступает на информационные входы блоков 1,1-1,р пре 1741270блоки 1.1-1.р преобразования параллельно 50 55 10 15 20 25 образования параллельного кода в последовательности., импульсов, После установки блоков 2 группы на тактовый вход 10 устройства подаются тактовые импульсы, при этом го кода в...

Устройство для деления чисел в модулярной системе счисления

Загрузка...

Номер патента: 1756887

Опубликовано: 23.08.1992

Авторы: Ахременко, Коляда, Селянинов, Чернявский

МПК: G06F 7/72

Метки: деления, модулярной, системе, счисления, чисел

...к пер 10 вым выходам соответственно третьего 14 ивторого 9 узлов задержки,Первый узел 8 задержки представляетсобой цепочку из Т+2 последовательно соединенных регистров разрядностью Лбит,15 вход первого и выход последнего иэ которых являются соответственно входом и выходом узла задержки,Второй узел 9 задержки представляетсобой цепочку из Т+6 последовательносое 20 диненных регистров разрядностью Лбит;вход первого регистра является входом узлазадержки, выходы (Т+6)-го.и Т+1)-го регистров являются соответственно первым и вторым выходами узла Задержки.Управляющие входы первого 5 и второго 6 коммутаторов объединены и подключены к первому выходу второго регистра 26сдвига блока 7 управления, Выход первогоузла 8 задержки подключен к входу...

Преобразователь чисел из кода системы счисления в остаточных классах в двоичный код

Загрузка...

Номер патента: 1757106

Опубликовано: 23.08.1992

Авторы: Исмаилов, Хаспулатов

МПК: H03M 7/18

Метки: двоичный, классах, код, кода, остаточных, системы, счисления, чисел

...ДМХ 1 подается остаток по модулю Р 1, наДМХ 2 - по модулю Р 4, во втором цикле наДМХ 1 - по модулю Р 2, на ДМХ 2 - помодулю РЗ, На вход ДСТ подается номерцикла, формируемый счетчйком 6, 01 - выход блока 7 памяти, подключенный к вычитателю 4, 02 - выход, подключенный ксумматору 8, в колонке ДЭ - десятичныечисла, эквивалентные двоичным числам вколонке 02,Кодировка блока 7 в общем случае при,модулях системы счисления в остаточныхклассах(ССОК) и при М одновременно обрабатываемых модулей производится следующим образом.Блок 7 должен иметь вход ДСТ для подачи номера цикла и М входов ДМХ для подачи остатков, На выходах блока будет однои то же число, но в разных системах счисления; на входе 01 - в ССОК, на 02 - в позиционной системе счисления....

Устройство для сложения в двоичной и двоично-десятичной системах счисления

Загрузка...

Номер патента: 1789980

Опубликовано: 23.01.1993

Авторы: Вдовиченко, Кишенский, Надобных, Христенко

МПК: G06F 7/50

Метки: двоично-десятичной, двоичной, системах, сложения, счисления

...двоичные представления операндов, Эти числа поступают в блок 8 (БФЗ), где определяется знак результата, а также на алгебраический сумматор 7, где производится определение алгебраической суммы операндов, Результат из блока 7 поступает на входы блоков 13 (БФД), в которых последовательным приближением формируется результат в выбранном двоично-десятичном коде, в том же, в котором представлены входные операнды. В зависимости от режима работы устройства двоичный или двоично-десятичный результат через элементы И групп 9 и 10 и группу элементов ИЛИ 11 поступает на информационный выход устройства.Рассмотрим работу устройства на примере, Пусть задан код типа "6-2-2-1" (таковы веса разрядов его декад). Эти веса в двоичном виде...

Конвейерный преобразователь чисел из кода системы счисления в остаточных классах в позиционный код

Загрузка...

Номер патента: 1798921

Опубликовано: 28.02.1993

Авторы: Лунева, Хаспулатов

МПК: H03M 7/18

Метки: классах, код, кода, конвейерный, остаточных, позиционный, системы, счисления, чисел

...(010, 011) и слагаемое (101), при этомна блок памяти второго каскада поступитостаток по модулю РЗ, равный (010). На выходе блока памяти получим вычитаемое 101и слагаемое 01 0010, на выходе вычитателя -101, на выходе сумматора - 01 0111,С приходом третьего тактового импульса в регистр второго каскада запишутся разность и сумма, полученные в этом каскаде,В блок памяти третьего каскада поступитостаток по модулю Р 4, равный 101, на выходе блока памяти получим 1 1000 0000, навыходе сумматора - (01 0111)го + (1 10000000)го = (1 1001 0111)го = 197, Послеприхода четвертого тактового импульса результат вычисления запишется в регистртретьего каскада и поступит на выход устройства,Время преобразования в одном каскадеравно:Тк = Т 1+ Т 2+...

Устройство для умножения s-ичных цифр в позиционно остаточной системе счисления

Загрузка...

Номер патента: 1837284

Опубликовано: 30.08.1993

Авторы: Бондаренко, Евстигнеев, Кошарновский

МПК: G06F 7/72

Метки: s-ичных, остаточной, позиционно, системе, счисления, умножения, цифр

...обьединены с соответствующими выходами блокасравнения с константой 24 и являются выходом переноса сумматора 8.Блок 24 сравнения с константой представляет собой блок постоянной памятиобьемом (ЗЯ-З х 1 бит,Блоки 13, 14 хранения констант конструктивно аналогичны блокам 1, 2 хранения10 констант,В основу работы устройства для умножения Я-ичных цифр в позиционно-остаточной системе счисления положеноследующее,15 Запишем произведение двух 3-ичныхцифр в виде: 1а 1 Ьо Л-С 13+ Со, аоЬо 3=04 Л+бо, (2) 25где а 1 Ь - значения Я-ичных цифр сомножителей;Я - основание внешней позиционнойсистемы счисления.Сгруппируем из (2) члены с одинаковыми весами г 1 3 = С 13 + с 13, го = Со + Оо (3) Соединяя (1) и (3), получим аЬ =(а 1 Ь 1+ с 1)3+(аоЬо+ го) . (4)...