Патенты с меткой «модулю»

Страница 11

Устройство для сложения и вычитания чисел по модулю р.

Загрузка...

Номер патента: 1751756

Опубликовано: 30.07.1992

Авторы: Николотов, Шатохин

МПК: G06F 7/72

Метки: вычитания, модулю, сложения, чисел

...7 - выходнойрегистр, 8 - выход устройства, 9 - второйинформационный вход устройства, 10 - второй входной регистр, 11 - сумматор по модулю Р, 12 - шина подачи значения модуляР, 13 - первый элемент И, 14 - шина призна-.ка операции сложения, 15 - второй элементИ, 16 - шина признака операции вычитания,17 - второй элемент ИЛИ, 18 - приемныйрегистр, 19 - схема сравнения, 20 - счетчик,21 - шина запуска устройства, 22 - генератор импульсов, 23 - третий элемент И, 24 -четвертый элемент И, 25 - умножитель частоты в К=о 92(Р - 1)+1 раз, 26 - КРС, 27 -группа из п 1 счетчиков, 28 - рабочий регистр, 29 - шина управления регистром 28,30 - дополнительный счетчик, 31 - дополнительная схема сравнения, 32 - регистр константы, 33 - выход дополнительной...

Устройство для контроля информации по модулю

Загрузка...

Номер патента: 1751763

Опубликовано: 30.07.1992

Авторы: Клюев, Сорокин

МПК: G06F 11/10

Метки: информации, модулю

...кодов по модуло три,о т л и ч а ю щ е е с я тем, что, с целью сокращения аппаратурных затрат устройства, оно содержит с пятого по двадцать девятый элементы И - НЕ и с третьего пошестнадцатый элементы И, причем первые входы третьего - десятого элементов И подключены соответственно к первому - восьмому разрядам прямого информационного входа устройства, вторые входы третьего- десятого элементов И подключены соответственно к второму - седьмому разрядам5 10 15 20 25 30 40 50 инверсного информационного входа устройства, инверсные выходы третьего и четвертого элементов И абьединены элементом МОНТАЖНОЕ И и подключены к первым входам пятого-седьмого элементов И-НЕ, прямой выход третьего элемента И соединен с первыми входами...

Устройство для контроля информации по модулю

Загрузка...

Номер патента: 1751764

Опубликовано: 30.07.1992

Авторы: Клюев, Сорокин

МПК: G06F 11/10

Метки: информации, модулю

...на выходе ошибки 47 устройства формируется сигнал единичного уровня, свидетельствующий об ошибке в устройстве,Следует отметить, что обьединение выходов нескольких элементов реализует логическую функцию И. Формула изобретения Устройство для контроля информации по модулю, содержащее шесть элементов И и сумматор унитарных кодов по модулю три, причем выходы первого и второго элементов И соединены соответственно с первым и вторым разрядами входа перого слагаемого сумматора унитарных кодов по модулю три, выход которого является вьходом контрольного кода по модулю три устройства, выходы третьего и четвертого элементов И соединены соответственно с первым и вторым разрядами входа второго слагаемого сумматора унитарных кодов по модулю три, о т л...

Устройство для вычисления остатка по модулю от двоичного числа

Загрузка...

Номер патента: 1751857

Опубликовано: 30.07.1992

Авторы: Оленев, Сагдеев, Червяков

МПК: H03M 7/18

Метки: вычисления, двоичного, модулю, остатка, числа

...определяется кодом номера константы. 55Сумматоры 5 и 6 по модулю реализуются табличным способом, например, с по-.мощью ППЗУ емкостью 2 " слов Хпразрядов каждый,Разрядность регистра 8 и коммутатора 7 равна и. Запись в регистр 8 осуществляется подачей тактового импульса на его вход записи. При подаче нулевого потенциала на управляющий вход 12 устройства коммутатор 7 подключает выход блока 2 свертки к входу сумматора 6 по модулю, а в случае подачи единичного потенциала к входу сумматора 6 по модулю подключается выход регистра 8,Счетчик 9 имеет 5-разрядов и осуществляет тактовые импульсы, номер которых является номером константы, на которую происходит умножение в блоках 3 и 4 умножения;Выход с 0-го по (в)-й разряда входного регистра 1...

Устройство для вычисления остатка по модулю от двоичного числа

Загрузка...

Номер патента: 1751858

Опубликовано: 30.07.1992

Авторы: Оленев, Червяков

МПК: H03M 7/18

Метки: вычисления, двоичного, модулю, остатка, числа

...удобному для нахождения остатка х от числа Х по модулю Рх= Хр=акр+а 1р х30 х 2 р+аОр 2)Пусть выбранный модуль Р имеет раз-.рядность и, Разобъем двоичное представление числа Х на группы по п двоичных 35 разрядов, причем щп. С учетом разбиенияпреобразует выражение (2) к видух=А 1 р 2р+)А 1 рр, (3)40 . А = а 2 + .+ аь-+ 2+ аа-,П 3-1где =)К/гп,=, 1Обозначим В = Ариф= 2"+р, приведя (3) к виду:45х = . В 3 р+ Вь 1 р ф р++ В 1 р (4)При этом,д является константой, вычисленной заранее,50 Таким образом, выражение(4) позволяет реализовать получение остатка от исходного числа по модулю Р,На чертеже приведена функциональнаясхема устройства для вычисления остатка55 по модулю от двоичного числа,Устройство для вычисления остатка помодулю содержит...

Устройство для сложения и вычитания чисел по модулю

Загрузка...

Номер патента: 1755275

Опубликовано: 15.08.1992

Авторы: Ирхин, Краснобаев, Милехин, Сахно, Юмашев

МПК: G06F 7/49, G06F 7/72

Метки: вычитания, модулю, сложения, чисел

...устройства. соединен с вторыми входами первого 23 элемента И и пятого 17 блока элементов И, вход 27 задания вычитания устройства соединен с вторыми входами второго 24 элемента И и шестого 18 блока элементов И, вход младшего разряда первого 1 информационного входа устройства соединен с первым входом сумматора 10 по модулю два, с вторым входом третьего 11 элемента И и с входом второго 28 элемента НЕ, вход младшего разряда второго 15 информационного входа устройства соединен с вторыми сумматора 10 по модулю два и четвертого 12 элемента И,.с входом первого 29 элемента НЕ, выходы первого 29 и второго 28 элементов ЧЕ соединены соответственно с первыми входами третьего 11 и четвертого 12 элементов И,Работу устройства удобно рассматривать в...

Арифметическое устройство по модулю

Загрузка...

Номер патента: 1756881

Опубликовано: 23.08.1992

Авторы: Ирхин, Краснобаев, Милехин, Юмашев

МПК: G06F 7/49, G06F 7/72

Метки: арифметическое, модулю

...сигнал, если направление сдвига ветственно с входами аз я ов ир р д ервого правае(таккаксигналнавыходеэлементаприсутствует). тат сигнал поступа-входа четвертого блока 24 элементов И, вы- ИЛИ 29 присутствует). Э ходы четвертого 24 и пятого 25 блоков эле- ет на первый вход элемента И 17; а если ментов И соединены соответственно с сигнал отсутствует, то.открывается элементлем нтпервым и вторым входами второго блока 26 50 И 18, обеспечивая левое на з е ов ИЛИ, входы 27 и 28 задания сло- га. С выхода ш ф 23вое направление сдви, да шифратора через элемент Ичисло сдвигов в двоичном коде жения и вычитания устройства соединены, 24 и.ИЛИ 26 числ соответственно с первым и вторым входами поступает в при м 10. Семныи регистр 10. С входавходы открытых...

Сумматор по переменному модулю

Загрузка...

Номер патента: 1756884

Опубликовано: 23.08.1992

Автор: Оленев

МПК: G06F 7/50

Метки: модулю, переменному, сумматор

...н и яформационных входов,2.1 -2.п и 3,1-3.п навходы сумматоров 1,1. - 1.п. Код переполне- Сумматор по переменному модулю, сония 8,1 - 8 и поступает на второй вход эле- держащий две группы одноразрядных двоментов И 4,1 - 4,п. На элемент ИЛИ 6 30 ичных сумматоров, группу элементов И иподается сигнал "Запуск сумматора", кото- элемент ИЛИ, причем первые и вторые инрый открывает прохождение кода перепол-формационныевходы одноразрядных двонениячерезэлементы И 4,1 - 4.п на вторые ичных сумматоров первой группывходы сумматоров 5.1 - . 5.п. на первые: вхо-. соединены с входами соответствующих разды которых поступает результат а+ Д 35 рядных значений. соответственно первого иКод Суммы Я = а+ф +р + через втоРого Операндов устройства, вход перевремя...

Сумматор по модулю три

Загрузка...

Номер патента: 1764050

Опубликовано: 23.09.1992

Авторы: Анкудинов, Зыков, Удинцев, Шипилов

МПК: G06F 7/49

Метки: модулю, сумматор, три

...и старшего разрядов результата сумматора.Использование указанных элементов с соответствующими связями обуславливает уменьшение глубины схемы, приводящее к повйшению быстродействия сумматора по модулю три,На чертеже представлена схема сумматора по модулю три.Сумматор содержит элемент И 1, элемент 2 сложения по модулю два, элемент ИЛИ - НЕ 3, элемент 4 сложения по модулю два, элемент И 5, элементы ИЛИ - НЕ 6, 7, входы разрядов операндов 8-11, выходы разрядов результата 12, 13,Входы элемента И 1 и элемента 2 сложения по модулю два соединены с входами младших разрядов операндов сумматора, входы элемента 4 сложения по модулю два и элемента И 5 соединены с входами старших разрядов операндов сумматора. Входы элемента ИЛИ - НЕ 3 соединены с...

Сумматор по модулю пять

Загрузка...

Номер патента: 1765823

Опубликовано: 30.09.1992

Авторы: Анкудинов, Зыков, Удинцев, Шипилов

МПК: G06F 7/49, G06F 7/72

Метки: модулю, пять, сумматор

...второго элемента запрета, выход первого элемента И соединен с четвертым входом четвертого элемента ИЛИ - НЕ и с первыми входами третьего и четвертого элес вторым входом третьего элемента ИЛИ 19, а выход четвертого элемента ИЛИ - НЕ 10 - с первым входом пятого элемента ИЛИ 17, вторым входом которого является выход второго элемента запрета 14. Выход второ го элемента И 11 соединен с четвертым входом четвертого элемента ИЛИ 18. Выход третьего элемента И 12 соединен с третьим входом третьего элемента ИЛИ 19. Выход шестого элемента ИЛИ-НЕ 15. соединен с 10 третьим входом пятого элемента ИЛИ 17, выход пятого элемента ИЛИ - НЕ 13 - с четвертым входом третьего элемента ИЛИ 19,Сумматор по модулю пять работает следующим образом. Схема...

Устройство для формирования остатка по произвольному модулю от числа

Загрузка...

Номер патента: 1765896

Опубликовано: 30.09.1992

Авторы: Кишенский, Кузьмин, Надобных, Христенко

МПК: G06F 7/49, H03M 7/18

Метки: модулю, остатка, произвольному, формирования, числа

...12, вход модуля 11, первый и второй выходы 13 и 14 результата.Дешифратор 6 (фиг.2) .содержит группу К - 1 элементов 15 НЕ, группу К - 1 элементов 16 И и шифратор 17.Мультиплексор 5 (фиг,З) содержит группу одноразрядных мультиплексоров 18.Устройство работает следующим образом,В исходном состоянии регистры 7 и 8 обнулены. На вход 11 подается модуль, по которому осуществляется формирование остатка от числа. На вход 10 подается число. Число и модуль подаются в двоичном коде, После подачи на вход 11 модуля на выходах сумматоров 31, 32, .Зкформируются соответственно коды чисел 2 х М, 3 х М, , К - 1 х х М, где М - модуль,Подача положительного потенциала на входе 12 "Начало вычисления" открывает группу элементов И 1 и код числа поступает на...

Устройство для контроля умножения двоичных чисел по модулю три

Загрузка...

Номер патента: 1774337

Опубликовано: 07.11.1992

Авторы: Дрозд, Полин, Попов

МПК: G06F 11/08

Метки: двоичных, модулю, три, умножения, чисел

...этих столбцов и строк символов "Х" обозначены соответствующие конъюнкции. Коньюнкции К = 10 младших разрядов полного произведения не участвуют в вычислении 22-разрядного результата и их контрольный код по модулю три должен быть учтен в данном устройстве. В полной матрице коньанкций выделены ромбовидные фрагменты, обозначенные в порядке убывания площадей а, Ь, с, д, е, Коньюнкции 2,10, 4.8, 6,6, 8.4, 10.2 (первым стоит разряд множимото, вторым - множителя) обьединены во фрагмент 1,Контрольный код отбрасываемой частиразрядов вычисляется как алгебраическая,сумма контрольных кодов фрагментов:а- Ь+ с-б+ е. Контрольные коды фрагментов а, Ь, с, б, е подсчитываются узлами 10,1, 10.2, 10,3, 10.4, 10.5 умножения по модулю три группы...

Арифметическое устройство по модулю

Загрузка...

Номер патента: 1775721

Опубликовано: 15.11.1992

Авторы: Ирхин, Квасов, Краснобаев, Кукушкин, Можаев, Приходько

МПК: G06F 7/49, G06F 7/72

Метки: арифметическое, модулю

...соединен с вторыми входами второй 18 группы элементов И и с выходом элемента 21 запрета устройства, вход 22 признака операции умножения устройства соединен со вторым входом третьего 16 блока элементов И, с первым входом третьего 23 элемента И и с управляющим входом элемента 21 запрета, информационный вход которого соединен с тов И, входы признаков операций сложения 25 и вычитания 26 устройства соединены соответственно с первым и вторым входами пятого 27 элемента ИЛИ, а также соединены соответственно с первыми входами первого 28 и второго 29 элементов И, вторые входы которых соединены с инверсным и прямым выходами сумматора 9 по модулю два, а выходы с первым и вторым входами третьего 30 элемента ИЛИ, выход которого соединен с вторым...

Матричный умножитель по модулю чисел ферма

Загрузка...

Номер патента: 1783513

Опубликовано: 23.12.1992

Автор: Горшков

МПК: G06F 7/49

Метки: матричный, модулю, умножитель, ферма, чисел

...входы элементов 85-8 п И подключены соответственно к четвертым ВХОдаМ ЭЛЕМЕНТОВ 72-7 пИЛИ-НЕ И СООтветственно к выходам инверторов 54 - 5 п, ВЫХОД ЭЛЕМЕНта 8 п+1 И ПОДКЛЮЧЕН К трЕтЬЕМу ВХОду ЭЛЕМЕНта 7 пИЛИ-НЕ И ПЕРВО- му входу элемента 9 ИЛИ, второй вход которого подключен к входу (и+ 1)-го разряда множимого, а выход является выходом (и+ 1)-го разряда результата.Выходы одноразрядных сумматоров бп,1, бп, и являются выходами )-разрядов результата, Второй вход одноразрядного СуММатсра бп, 1 ПОДКЛЮЧЕН К ВХОду ЛОГИ- ческого нуля устройства,Устройство функционирует следующим образом.Умножение выполняется, как и в обычном умножителе, "в столбик", но с учетом операций сдвига и сложения по модулю Ферма.Чтобы упростить реализацию устройства...

Сумматор по модулю пять

Загрузка...

Номер патента: 1783514

Опубликовано: 23.12.1992

Авторы: Авгуль, Костеневич, Лазаревич, Торбунов

МПК: G06F 7/49

Метки: модулю, пять, сумматор

...ИЛИ-НЕ,.На чертеже представлена функциональная схема сумматора по модулю пять.Сумматор содержит четыре полусумматора 1, 2, 3, 4, пять элементов ИЛИ-НЕ 5, 6,7, 8, 9, элемент ЗАПРЕТА 10, элемент И 11,элемент ИЛИ 12, разряды 13. 14, 15 входапервого операнда, разряды 16, 17, 18 входавторого операнда и разрядные выходы 19,20, 21, соединенные между собой функционально,Сумматор по модулю пять работает следующим образом, На вход первого операнда поступают соответственно первый Х 1,второй Х 2 и третий Хз разряды первого операнда Х =. 4 Х 1+ 2 Х 2+ 1 Хз. На вход второгооперанда поступают соответственно первый У 1, второй Уг и третий Уз разряды второго операнда У = 4 У + 2 У 2 + 1 Уз. Навыходах 19, 20, 21 формируются. значениясоответственно...

Устройство для формирования остатка по произвольному нечетному модулю от числа

Загрузка...

Номер патента: 1785081

Опубликовано: 30.12.1992

Авторы: Бережной, Оленев, Червяков

МПК: H03M 7/18

Метки: модулю, нечетному, остатка, произвольному, формирования, числа

...устройства и соединен со вторым входом элемента И, выход которого соединен с синхровходом регистра сдвига, выход младшего разряда которого соединен со вторым входом элемента И-НЕ, выход "меньше или равно" схемы сравнения подключен к управляющему входу регистра числа.На чертеже представлена функциональная схема устройства,Устройство для формирования остатка по произвольному нечетному модулю от числа содержит регистр 1 числа, элемент И 2, регистр 3 сдвига, схему 4 сравнения, вычитатель 5, элемент И-НЕ 6, вход 7 модуля устройства, тактовый вход 8 устройства, вход 9 запуска, вход 10 числа, выход 11 окончания работы устройства, выход 12 остатка устройства.Регистр 1 числа - известный функциональный элемент, представляющий собой гп-разрядный...

Устройство для контроля остаточного кода по модулю три

Загрузка...

Номер патента: 1791818

Опубликовано: 30.01.1993

Авторы: Голованов, Никулин

МПК: G06F 11/10

Метки: кода, модулю, остаточного, три

...2, 3, . Устройство по еляет результат от четного2 е +1дов: У 2 К=( Х Х 2) МОДЭ, от нечетного числа ра я.,2 е + 1к + 1 = ( (Х 2 е -. 2 22+ 2 )уОДЭ+ Х Х 2 ) сх УОДЭ)МОДЭ,(Х 2 е+2+У 2 к) УОДЭ,/ где Х - фиктивная переменная, 1= 1, 2 е+1. 20Таким образом, п ри ненулевом 2 К+1 разряде необходима коррекция У 2 к. При этом необходимо выполнить преобразования У 2 к=(00,01,10) ь У 2 к+1=(01.10.00), Так как У 2 к представляется в последовательном виде, то необходимо запоминание младшего разряда и, чтобы не потерять в быстровии устроиства, коррекция одится на втором полутакте работы произви У 2 к+1 представляется в параллельнойформе.Устройство содеркит блок вычислеьостаточного кода по модулю три для 2 К вдов 1, группу информационных входов 2,...

Устройство для преобразования двоичного кода в код по модулю к

Загрузка...

Номер патента: 1793548

Опубликовано: 07.02.1993

Авторы: Кишенский, Кузьмин, Надобных, Христенко

МПК: H03M 13/00, H03M 7/20

Метки: двоичного, код, кода, модулю, преобразования

...в качестве запускающих импульсов с генератора 23. Их особенности,Еще до момента формирования первого тактового импульса с генератора 23 коэффициент с выхода дешифратора 1 О поступает на управляющие входы мультиплексора 5 и коммутирует на его выходы содержимое соответствующего сумматора 8 (либо нулевой код с первой группы информационных входов мультиплексора 5 при нулевом соответствующем коэффициенте данного разряда К-ичного кода), Этот код с выхода блока 5 поступает на вход "вычитаемого" блока 4, на вход "уменьшаемаго" которого постоянно поступает код числа с выхода регистра 1. На выходах блока 4 формируется код разности этих чисел и, так как запускающий импульс уже закончился, через коммутатоо поступает на информационные входы...

Сумматор по модулю числа ферма

Загрузка...

Номер патента: 1795451

Опубликовано: 15.02.1993

Автор: Горшков

МПК: G06F 7/49

Метки: модулю, сумматор, ферма, числа

...устройстве прототипе каждый сумматор содержит И полусумматоров, состоящих 10 из элементов ИСКЛ,ИЛИ и И с объединенными входами, который формируют сигналы- разрешения распространения переноса полусумматора: 15 Ру=АфЭВ (ИСКЛ. ИЛИ)- и генерации переноса. где А и В 3 - разряды слагаемых;блок ускоренного переноса (СУП) со входами Р 6 каждого разряда и вход переноса По, а также выходами переносов П (=1,й) подключенными к соответствующим входам Н элементов ИСКЛ.ИЛИ, вторые входы которых присоединенц к вцходам элементов ИСКЛ.ИЛИ полусумматоров одноименного разряда,30 В блоке СУП переносы образуются согласно рекурентной формуле;Пн 1=Р П 1+Ь (1-О, й - 1), которая определяет внутреннюю архитектуру СУП.Элементы ИСКЛ, ИЛИ обеспечивают 35...

Сумматор по модулю три

Загрузка...

Номер патента: 1795452

Опубликовано: 15.02.1993

Автор: Орлов

МПК: G06F 7/49

Метки: модулю, сумматор, три

...чертеже представлена функцйональная схемасумматора по модулю три. 10Сумматор по модулю три содержит два преобразователя 1, 2 двоично-троичных цифр в троичные унитарные, каждый из которых содержит соответственно элементы РАВНОЗНАЧНОСТЬ 3, 4 и элементы ИЛИ НЕ 5, 6 и 7, 8. Сумматор по модулю три также содержит блок 9 суммйрования по модулю три в унитарном коде, содержащий элементы ИЛИ 10; 11, 12 и элементы Равнозначность 1 Э, 14, 15,:":20Функционирование сумматора по моду.: лю три иллюстрируется таблицей; в которойприведейа входные и выходные сигйалы схемы для всех значений входных сигналов.25Формул а изобретения ответственно первого и второго преобразователей двоично-троичных цифр в троичные унитарные, входы которых соедйнены с входами...

Сумматор по модулю три

Загрузка...

Номер патента: 1797109

Опубликовано: 23.02.1993

Авторы: Авгуль, Гришанович, Егоров, Костеневич

МПК: G06F 7/49

Метки: модулю, сумматор, три

...одноразряд- младший У 2 разряды второго операнда У = ных двоичных сумматора. 2 У 1+ У 2. На выходах 9 и 10 формируютсяНедостатком известного сумматора по значения соответственно старшего 31 и модулю три является низкое быстродейст- младшего 32 разрядов суммы 3 =231+ 32 по вие, определяемое глубиной схемы и равное модулю три входных операндов Х и У: 1(56) Авторское свидетельство СССРМ 1381483, кл,6 06 Р 7/49, 1986.Журавлев Ю.П. идр. Надежность и контраЭВМ. М,: Советское радио, 1978, с. 114-11рис. 3,12;(54) СУММАТОР ПО МОДУЛЮ ТРИ(57) Изобретение относится к вычислител ной технике и быть использо контроля и ц ов: щих в системизобретения -сумматора по жит однордз ьдва полусумм 5, ды суммматор полные опера двухразрядна1797109 15 Я =(Х+...

Арифметическое устройство по модулю три

Загрузка...

Номер патента: 1797116

Опубликовано: 23.02.1993

Авторы: Авгуль, Захаров, Подрубный, Торбунов

МПК: G06F 7/72

Метки: арифметическое, модулю, три

...сложения по модулю три:В - 2Ь 1+ Ь 2 = (Х+У)гпооЗ;на выходах 30 и 31 - соответственно разряды с 1 и с 2 результата операции вычитания по модулю три;С =2 с 1+ с 2 = (Х-У)гподЗРабота устройства поясняется приводимой таблицей,Таким образом, арифметическое устройство выполняет одновременно операции сложения, вычитания и умножения по модулю три над двухразрядными двоичными операндами.Формула. изобретения Арифметическое устройство по модулютри, содеожащее первый и второй элементы И, первый и второй элементы И-НЕ, первый 5 и второй элементы НЕРАВНОЗНАЧНОСТЬ,первый элемент РАВНОЗНАЧНОСТЬ, с первого по четвертый входы устройства, и ричем первый вход первого элемента И-Н Е соединен с первым входом устройства, тре тий вход которого соединен с...

Сумматор по модулю три

Загрузка...

Номер патента: 1798777

Опубликовано: 28.02.1993

Авторы: Дорожинский, Супрун

МПК: G06F 7/49

Метки: модулю, сумматор, три

...следующим образом.Суммируемые операнды Х и У задаютсядвухразрядными двоичными кодами Х=х 1 х 2, У = уг,у 1, Где х 1,у 1 - младшие разряды 20операндов, а Х 2,У 2 - старшие разряды соответствующих операндов, т.е. Х = х 1+ 2 х 2 и У= 3 и тем фактом, что в заявляемом сумматоре по модулю три предусмотрена возможность использования неприводимыхзначений операндов, каждый операнд может принимать значения 0(00), 1(01:, 2(10) и3(11). Результатом работы сумматора по модулю три является операнд 7, заданныйдвухразрядным кодом Е = г 2 г 1, где 7 = г 1 4+2 гг,На входы 6,7 подаются значения младших разрядов операндов х 1 и у 1 соответственно; на входы 8,9 - значения старшихразрядов операндов х 2 и у 2 соответственно;на выходе 10 реализуется младший...

Сумматор по модулю три

Загрузка...

Номер патента: 1800453

Опубликовано: 07.03.1993

Авторы: Авгуль, Супрун

МПК: G06F 7/49

Метки: модулю, сумматор, три

...два реализует ивном случае,входы 8 и 9 - соответственно старший у 2 и младший у 1 разряды второго операнда У = =2 у 2+ у 11800453 Таблица работы сумматора-вычитателя На выходах 10 и 11 реализуются соответственно значения старшего з 2 и младшего з 1 разрядов суммы Я = 2 зг + з 1 по модулю три входных операндов, т.е. Я =(Х т)аоб 3.На выходах 12 и 13 реализуются соответственно значения старшего г 2 и младшего г 1 разрядов разностий=2 гг+г 1 по модулю три входных операндов, т.е, й = (Х - У)аоб 3,Работа сумматора по модулю три поясняется следующей таблицей.Достоинствами сумматора являются широкие функциональные возможности и высокое быстродействие. Так, по сравнению с прототипом, сумматор реализует дополнительно операцию вычитания по...

Сумматор по модулю пять

Загрузка...

Номер патента: 1803911

Опубликовано: 23.03.1993

Авторы: Дорожинский, Супрун

МПК: G06F 7/49

Метки: модулю, пять, сумматор

...как быстродействиеустройства-прототипа равно 5 т, Также отметим, что сложность сумматора по числувходов логических элементов меньше, чемсложность устройства-прототипа, и равна51 (сложность прототипа равна 65).Ниже приведена таблица истинностилогических функций 21, 22 и 2 з, реализуемыхсумматором по модулю пять,15 Формула изобретенияСумматор по модулю пять, содержащий десять элементов И, три элемента ИЛИ-НЕ, три элемента ИЛИ и первый элемент ЗА ПРЕТ, причем входы первого, второго и третьего разрядов первого слагаемого сумматора соединены соответственно с первыми входами первого, второго и третьего элементов И, вторые входы которых соединены соответственно с входами первого, второго и третьего разрядов второго слагаемого сумматора,...

Сумматор по модулю пять

Загрузка...

Номер патента: 1807478

Опубликовано: 07.04.1993

Авторы: Авгуль, Костеневич, Татур, Торбунов

МПК: G06F 7/49

Метки: модулю, пять, сумматор

...и я Сумматор по модулю пять, содержащий первый элемент ЗАПРЕТ, три элемента И и три элемента ИЛИ, причем выход первого элемента И соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом первого элемента ЗАПРЕТ, выходы второго итретьего элементов И соединены соответственно с первыми входами второго и трегьего элементов ИЛИ, а выходы первого и второго элементов ИЛИ являются соответственно первым и вторым выходами сумматора по модулю пять, о тл ичающийся тем,что,сцельюповышения быстродействия, в него введены первый, второй и третий полусумматоры и второй, третий, четвертый, пятый и шестой элементы ЗАПРЕТА, причем входы первого, 10 второго и третьего разрядов первого слагаемого сумматора по модулю пять...

Устройство для умножения чисел по модулю

Загрузка...

Номер патента: 1807484

Опубликовано: 07.04.1993

Авторы: Журавлев, Ирхин, Краснобаев, Куцый, Приходько, Фоменко, Чичеватов

МПК: G06F 7/72

Метки: модулю, умножения, чисел

...входе последнего блока 11 элементов И имеем (А 2)глоба = А. Второй сомножитель В в двоичном коде поступает на первый вход второго 2 блока элементов И и на вход дешифратора 3, выходы которого, соответствующие превышению числа единиц над нулями в двоичном его представлении соединены с входами второго 4 элемента И. В данном случае сигнал поступит с выхода второго элемента НЕ на второй вход второго 2 блока элементов И и на второй вход пятого 9 элемента И, Второй сомножитель В в двоичном коде поступает через второй 2 блок элементов И и далее через второй 10 блок элементов ИЛИ на соответствующие вторые входы блоков 11 .элементов И группы, На первые входы блоков 11 элементов И группы поступаетсигнал с выходов разрядов первого кольцевого...

Арифметическое устройство по модулю

Загрузка...

Номер патента: 1809437

Опубликовано: 15.04.1993

Авторы: Ирхин, Квасов, Краснобаев, Приходько, Экста

МПК: G06F 7/49, G06F 7/72

Метки: арифметическое, модулю

...то сигнал с выхода ИЛИ-НЕ 24 закрывает элемент 5 запрета, запрещая прохождение импульсов на сдвиг двоичных разрядов КСР 8 и одновременно этот сигнал поступает на второй вход седьмого 28 элемента И, с выхода которого сигнал поступает на второй вход второго 9 блока элементов И, обеспечивая прохождение результата операции модульного сложения, полученного в унитарном коде через третий 20 блок элементов ИЛИ на вход преобразователя 10 унитарного кода в модульный. С выхода преобразователя 10 унитарного кора в модулярный результат операции в двоичном коде поступает на 11 устройство. 2) режим модульного вычитания. Работа устройства при выполнении операции модульного вычитания (А - В)вонищ отличается от модульного сложения только тем, что...

Устройство для свертки по модулю

Загрузка...

Номер патента: 1809443

Опубликовано: 15.04.1993

Автор: Назаров

МПК: G06F 11/08

Метки: модулю, свертки

...и второго свертываемых чисел 101(а)(Х) 32(а)(Х 9 т) (Х 2 О, 12" - 1). Блок7 сравнения осуществляет сравнение отчетов и в случае одинакового значения 31 (Х) 15 и 32. ( Х В г ) с выхода элемента И блока 7формируется импульс, который поступает на .информационный вход сумматора 8, где онаи - кскладывается Х М )(Х) ф 32 (Х В т).20х=оСинхронизация процесса суммирования с накоплением с общей цикличностью функционирования устройства осуществляется подачей тактовых импульсов с выхода генератора 12 через элемент 11 И и второй элемент задержки 19. Таким образом, е сумматоре будет сформирована свертка от составных частей чи ел, т,е. от их 2п-Мразрядов К )(г) = 3132 ). В то-же вРемя 30 полная свертка определяется из выражения: 2 К(а)(а)Яав ) (.г) а=1...

Устройство для сложения и вычитания чисел по модулю

Загрузка...

Номер патента: 1810889

Опубликовано: 23.04.1993

Авторы: Журавлев, Ирхин, Краснобаев, Куцый, Панков, Фоменко, Юмашев

МПК: G06F 7/72

Метки: вычитания, модулю, сложения, чисел

...Прекращение подачи тактовых импульсов на управляющие входы счетчиков 2, 8 производит в этом случае сигнал с выхода второю 16 элементов И.Во втором режиме работы присутствует сигнал на входе 10. В этом случае второй операнд В поступает на установочные входы второго 8 счетчика через первый 5 преобразователь прямого кодав дополнительный код по. модулю, который осуществляет унарную операцию (а - В), где а - модуль устройства. Дальнейшая работа устройства аналогично первому режиму,Рассмотрим примеры выполнения модульных операций вычитания и сложения при щ = 7. Пусть А = 5, В.= 3 и необходимо определить результат операции (А - В)аоб 7, Первый операнд А =101 в двоичном коде поступает на установочные входы первого 2 счетчика, Второй операнд...