Патенты опубликованные 07.10.1980
Устройство для сравнения чисел
Номер патента: 769532
Опубликовано: 07.10.1980
МПК: G06F 7/04
...сигнала, который сохраняется в течение всего времени работы устройства. Сигнал через все элементы И б проходит на вычитающие входы счетчиков 7 узлов анализа 1 - 1 и из всех чисел вычитается едичица.Сигнал через элемент И З 7 поступает на суммирующий вход счетчиков 4 б и ЗО и через элемент ИЛИ 4 З на суммирующий вход счетчика 47. К содержимому счетчиков прибавляется единица.В том случае, если в процессе вычитания единиц из счетчиков 7 узлов анализа 1, - 1, в их одноименных разрядах одновременно окажутся записанными единицы, исчезают сигналы на первых входах, а следовательно, на выходах всех элементов И данного разряда. В результате на выходе соответствующего инвертора появится сигнал, который стирает содержимое этого разряда во всех...
Устройство для сравнения чисел с допусками
Номер патента: 769533
Опубликовано: 07.10.1980
Автор: Мадяр
МПК: G06F 7/04
Метки: допусками, сравнения, чисел
...а на выходах 13-15 устройства - нулевые сигналы. При поступлении управляющего сигнала на шину управления 12 счетчик открывается по входной шине 11, и информация о контролируемом значении параметра, в виде число-импульсного кода, поступающая по входной шине 11, записывается в счетчик 1. Одновременно управляющий сигнал поступает на элемент И 7, сигналы на выходе которого указывают, что контролируемое значение параметра меньше нижней границы допуска. В момент равенства контролируемого значения параметра и нижней границы допуска на выходе схемы сравнения 4 появляется сигнал, поступающий на информационный вход счетчика 2 и через элемент ИЛИ 9 на вход установки в нулевое состояние счетчика 1 и подготавливает его для приема количества...
Устройство для округления чисел
Номер патента: 769534
Опубликовано: 07.10.1980
Автор: Остриков
МПК: G06F 7/38
Метки: округления, чисел
...работающего в режимесчитывания информации, или иа базе комбинационной схемы. Колом адреса блока хранения констант 6 являются состоягпя триггера первого (младшего) разряда всех65 регистров 5.Общее число выходов, составляющие выходные шины блока храпения констант 6, определяется суммой где Р, (1=1,2 гг) - вел ц чи ц ы испол ьзуемых оснований.1(оличество выходных шин блока ранения констант 6 равно (и - 1), где гг - число используемых оснований. Первый и второй выходы блока хранения констант 6 образуют первую выходную шину блока хранения констант 6, третий, четвертый и пятый выходы - вторую выходную шину блока 6, шестой, седьмой и восьмой выходы - третью выходную шину блока 6,В блоке хранения констант 6 хранятся двоичные с.лова...
Устройство для вычисления степенной функции
Номер патента: 769535
Опубликовано: 07.10.1980
Авторы: Кириченко, Корнейчук, Сороко, Тарасенко, Торошанко
МПК: G06F 7/38
Метки: вычисления, степенной, функции
...У; й - общее количество разрядов чис. ла У; Я - основание системы счисления. Тогда функция Х представляется в ви,В блоке памяти 2 по адресу Х; (где Х, = О, 1, 2 (2" - 1), т - разрядность операнда Х) хранятся значения чисел Х)-(-д) 40Значения операндов Х по входу 1 и У по входу,18 подаются соответственно на входы блока памяти 2 и на регистр 17, По управляющему сигналу, выдаваемому бло ком управления 13 по цепи 16, из блока 2- Р - о .на регистр 3 поступает число Х;,Цикл вычисления значения функции Хд заключается в выполнении Й тактов (где Й - разрядность операнда У), каждый из 50 которых состоит из двух подтактов.В первом подтакте, которому соответствует управляющий сигнал из блока управления 13, передаваемый по выходу 14, содержимое...
Устройство для вычисления значения полинома -й степени
Номер патента: 769536
Опубликовано: 07.10.1980
МПК: G06F 7/38
Метки: вычисления, значения, полинома, степени
...цикла, которые разрешают передачу числа из элемента задержки на и тактов б последовательным кодом через, первый элемент И 7 на вход (а - 1)-го разряда регистра сдвига 13. Т. к. в исходном положении элемент задержки на и тактов б свободен, то к концу первой половины цикла регистра сдвига 2 он остается свободным.Во,второй половине первого цикла, т. е. в (и+ 1) , 2 л тактах на вторую входную шину 11 подаются и импульсов второй половины цикла, которые разрешают передачу числа, поступающего по третьей входной шине 12, через второй элемент И 8 на второй вход и-ного сумматора 14. Поскольку регистр сдвига 2 свободен, поразрядные элементы Иб заблокированы. Одновременно с подачей п,импульсов, второй половины цикла на третью входную шину 12...
Квадратор
Номер патента: 769537
Опубликовано: 07.10.1980
Автор: Примиский
МПК: G06F 7/38
Метки: квадратор
...его информационныйдпнен со счетным входом триггераразрчда двоичного счетчика и втордами элементов И.На чертеже представлена блок-схемаквадратора.769537 пз =(2 п - 1),и - 1 оставитель О. Свиридов Техред И. Заболотнов Редактор рректор С. Фа липпов каз 1289/1295 Изд.484 Тираж 772ПО Поиск Государственного комитета СССР по делам изо 113035, Москва, К, Раушская наб., д. 4/ Подписноетений и открытий Тип. Харьк. фил. пред. Патент Схема содержит вход 1 устройства, двоичный счетчик 2, элементы И 3 и сумматор 4.Квадратор работает следующим образом. 5В исходном состоянии все разрядпые триггера двоичного счетчика, кроме первого (с весовым коэффициентом 2), устанавливают в состояние О, а первый разряд. ный триггер - в состояние 1, т. е. в...
Устройство для сложения чисел в избыточной двоичной системе счисления
Номер патента: 769538
Опубликовано: 07.10.1980
Авторы: Арцатбанов, Гречишников, Телековец
МПК: G06F 7/50
Метки: двоичной, избыточной, системе, сложения, счисления, чисел
...значений входных аргументов, а первая группа входов второго двоичного сумматора 2 соединена с шинами 7 положительных значений входных аргументов. Вторые группы входов первого и второго двоичных сумматоров 1 и 2 соединены с выходами т - 2 младших разрядов соответственно первого и второго регистров задержки 3 и 4, Выходы старших (т - 1)-ых разрядов первого и второго регистров задержки 3 и 4 подключены соответственно к третьему и четвертому входам последователь,ного сумматора 5 в избыточной двоичной системе счисления, первый и второй входы которого соединены с выходами старших т разрядов соответственно первого и второго двоичных сумматоров 1 и 2. Выходы последовательного сумматора в избыточной двоичной системе счисления 5...
Устройство для умножения
Номер патента: 769539
Опубликовано: 07.10.1980
МПК: G06F 7/52
Метки: умножения
...2 и сумматора 3 (цепи сдвига на К разрядов в регистре множителя 2 и сумматоре 3 на чертеже не показаны), Одноразрядные узлы умножения 5 формируют произведения 2"-ичных цифр множимого на очередную 2"-ичную цифру множителя, Разрядность такого произведения - 2" двоичных разряда. Выходы одноразрядных узлов умножения 5 подключены ко входам сумматора 3.Регистры множимого и множителя 1 и 2 могут быть построены по известным схемам с использованием двухтактных 0-триггеров, сумматор 3 - на базе УК-триггеров со схемой образования параллельных переносов. Одноразрядные узлы умножения 5 реализованы в виде логических шифраторов Й-разрядных двоичных кодов сомножителей в 2. К-разрядный двоичный код их произведения. В определенных случаях может...
Устройство для умножения
Номер патента: 769540
Опубликовано: 07.10.1980
МПК: G06F 7/52
Метки: умножения
...д, одноразрядные умножители 4, двухразрядные сумматоры 5, буферные регистры б, управляющие входы устройства 7, выход 8 первого разряда регистра множителя 2, выходы 9 разрядов регистра множимого 1. Совокупность каждого одноразрядного умножителя 4 и соответствующего двухразрядного сумматора 5 может быть представлена в виде постоянного запоми З нающего блока 10,Ниже приведены некоторые фрагментытаблицы истинности для постоянного запоминающего блока 10, причем для определенности принято, что й = 4, а используемая система счисления - двоичная, В таблице разряды множимого, поступающего по ,шине 9, обозначены;как т, тз, т т разряды множителя, поступающие по шине 8, обозначены п 4, и п пь разряды слагаемого, поступающие с .выхода буферного...
Устройство для умножения последовательных п-разрядных двоичных кодов
Номер патента: 769541
Опубликовано: 07.10.1980
Авторы: Адамия, Асатиани, Кублашвили, Мирианашвили, Смородинова, Чачанидзе
МПК: G06F 7/52
Метки: двоичных, кодов, п-разрядных, последовательных, умножения
...И 20; логические уровни 72, 73 соответственно на выходах сумматоров 16 и 21; логические уровни 74 на выходе элемента И 23; логические уровни 75,на выходе с, мматора 22; логические уровни 76 на единичном выходе Й 5-триггера 25; логические уровни 77,на шине 26 произведения.Устройсвзо работает следующим образом. Подача множимого по шине 5 и множителя по шине 11 на устройство для умножения последовательных и-разрядных двоичных кодов осуществляется с К (и+1)+1 такта по (К+1) (и+1) - 1-й такт, где К=0,1,2 К, а каждый (К+1) (и+1)-й такт является промежуточным между подачами пар множимого и множителя (см. эпюры 29 и 30 на фиг. 2). Снятие произведения с шины 26 осуществляется с К(п+ + 1) + л такта по (К+ 2) (и+ 1) - 3-й такт, а каждый (К+1)...
Многоканальное устройство для обслуживания запросов
Номер патента: 769542
Опубликовано: 07.10.1980
Автор: Хельвас
МПК: G06F 9/48
Метки: запросов, многоканальное, обслуживания
...Работа устройства синхронизируется двумя омпульсными последовательностями, сдвинутыии одна относительно другой,на половину,периода и поступающим,и,на устройство по входу 21(Такты записи) и по,входу 22 (Тактыочиты,вания) .Пусть инещние залросы поступают на З 5выходы 26, 27. Прием внешних запросов втриггеры 6 производится через элемент И 4во время действия такта записи. В это жевремя через элемент НЕ 11 ,на элементахИ 5 блокируется прохождение принятых 40запросов на выход соответствующего .канала. Выходным потенциалом с триггеров 6устанавливаются в единичное состояниетриггеры 7 каналов 1, 2. Выходными потенциалами триггеров 7,на первых входах эле 45ментов И 4 блокируется прием внешних запрооов,в каналы 1, 2. Одновременно сигналс...
Многоканальное устройство приоритета
Номер патента: 769543
Опубликовано: 07.10.1980
МПК: G06F 9/50
Метки: многоканальное, приоритета
...соответственно с установочным и тасящиы входами триггера канала, Прямой выход триггера канала соединен со вторым,входом третьего элемента И канала и с соответствующим разрешающим выходам устройства. Выходы третыих элвментов И каналов соединены со входами элемента ИЛИ, инверсный выход которого соединен со вторыми входами первых элементов ИЛИ,ка,налов.Структурная схема устройства представлена на чертеже. 35 40 45 50 55 60 65 Многоканальное устройство приоритетасодержит каналы 1 - 4, каждый из которыхсодержит генератор импульсов 5, элементИЛИ б, элемент И 7, элемент НЕ 8, элементИ 9, элемент ИЛИ 10, элемент И 11, триггер 12,и элемент И 18.Устройство также содержит элементИЛИ 14, запросные входы 15 - 18, тактовый вход 19 разрешающие выходы...
Микропрограммное устройство управления
Номер патента: 769544
Опубликовано: 07.10.1980
Авторы: Андрущенко, Барбаш, Тимонькин, Ткаченко, Фомин, Харченко
МПК: G06F 9/48
Метки: микропрограммное
...микрокоманд первого типа без повторного считывания одной и той ке микрокоманды.Соединение единичного выхода триггера совмещения операций с третьим входом первого элемента И служит для разрешения записи единицы в регистр адресаНа чертеже изображена фуикциональ. ная схема устройства.Устройство содержит втооой 1 и первый 2 элементы И, регистр 3 адреса, дешифратор адреса 4, блок памяти Б, информацпционный регистр б, который состоит из поля признаков 7, операционного поля 8, разряда совмещения операций 9 и поля адреса 10 следующей микрокоманды, дешифратор 11 признаков, дешифратор 12 кода операции, первый блок элементов И40 45 50 55 60 65 13, триггер 14 условных переходов, первый элемент ИЛИ 15, второй блок элементов И 16, третий...
Устройство для контроля и диагностики узлов выработки переносов
Номер патента: 769545
Опубликовано: 07.10.1980
МПК: G06F 11/22
Метки: выработки, диагностики, переносов, узлов
...вход устройства 11 подается сигнал 1, а на первый управляю щий вход 9 - сигнал 0.Сумматоры по модулю два 2 - 2 сравнивают сигналы основных и дублирующих перейосов и при их неравенстве (при наличии неисправности в цепях переносов) вырабатывается сигнал ошибки, поступающий на вход устройства через элемент ИЛИ 1.Блоки формирования дублирующих переносов 4, - 4 вырабатывают перенос при возникновении переноса в данном разряде или при наличии переноса из соседиего с основным младшего разряда и условии распространения переноса через дан ный разряд. Входы условий возникновения переноса 10,-10 представляют собой поразрядную конъюнкцию одноименных разрядов операндов.Входы условий распространения переноса 6, впредставляют собой...
Устройство для контроля импульсной последовательности
Номер патента: 769546
Опубликовано: 07.10.1980
Авторы: Бланк, Заломаев, Иванюженко, Смирнов
МПК: G06F 11/26
Метки: импульсной, последовательности
...предыдущий такт работы контролируамого объекта;на определении неравенства преобразованного в меандр текущего состояни на выходе контролируамого объекта и состояния на выходе элемента задержки, сфориированного задержкой меандра,на время, крат.ное половине,париода повторения,импульсов контролируемой последовательности.Парный принцйп,контроля исключаетнаспаоаллеливаиие входной магистоалиустройства на два тракта: входной трактсчетных импульсов контролируемой счет.ной схемы и входной тракт формированиязадержанного сигнала (эталона), что обеспечивает возможность контроля не толькосчетных схемно и устройотв, формирующих импульсные последовательности, например автогенераторов, независимо от наличия у иих импульсного тактового, входаили доступа к...
Вычислительный узел цифровой моделисетки для решения дифференциальных уравнений в частотных производных
Номер патента: 769547
Опубликовано: 07.10.1980
Авторы: Башков, Боюн, Козлов, Ладыженский, Юрага
МПК: G06F 17/10, G06F 17/13
Метки: вычислительный, дифференциальных, моделисетки, производных, решения, узел, уравнений, цифровой, частотных
...но(мер строк(и и столбца в 20 сеточной области; 0(,) (,) - искомое решение задачи в узлах сетяи;где Устройство работает следующим образом. Зате(м в вычислительном узле реализу ется формула (2). В течение п тактов .работы устройства на сумматоре 1 осуществля ется суммирование последовательных кодов соответствующих слагаемых формулы (2), поступающих с выхода репистра 2. через 60 В исходном состоян(ни в регистре 2 находится (1,(,",+",. Далее реализуется формула З 1 (1). В течение п тактов,на сумматоре осуществляется суммьро(вание последовательиого кода (1,(,";+ поступающего с выхода регистра 2 через элемент И 4, и последова(й и (д ц , и 35 тельных кодов 0 0;(, О ;.поступающих с соседних выч(ислнтельных узлов сепки и блока правых частей....
Функциональный преобразователь
Номер патента: 769548
Опубликовано: 07.10.1980
Авторы: Буров, Куля, Кутас, Смирнов
МПК: G06F 17/10
Метки: функциональный
...значений первых разностей продвигается:в ревистр б, образуя величину Л. Кодовые,комбинации с выходов репистров 5 и б подаются,на входы сумматора 7;и блока 8, на выходах ко торых образуются величины (Л+Л 1 г) и (Л 1 - Л 1) соответственно. В силу того, что по гмере удаления от интерполяционного узла в точке 11,к узлу в точке 1, увеличение .К производится постепенно, процедура ум ножения значения (Л - Л) на К может быть организована на сумматоре 9, на вход которого подаются кодовые комбинации с выхода блока 8. Умножение на 2 первого слагаемого:в выражении для,интерполя ционлого мноточлена сводится,к сдвигу на т разрядов влево. Оба слагаемых подаются на входы сумматора 10, на выходе которого образуется величина г 2"(Л 11+ +ЛЙ) +К(Л 11 - Л...
Устройство для определения дифференциального закона распределения вероятностей экстремальных значений
Номер патента: 769549
Опубликовано: 07.10.1980
Автор: Таготин
МПК: G06F 17/18
Метки: вероятностей, дифференциального, закона, значений, распределения, экстремальных
...- 34, инверторы 35 - 40, триггеры со счетным входом 41 - 45, элементы И 46 - 57 и переключатель установки исходного состояния 58. Элементы И 20, 21, 25, 26, 47, 48, 50, 51 и 55, 56 применены для построения триггеров.Устройство работает следующим образом.Входной сигнал поступает одновременно на входы амплитудных селекторов всех ка.налов, на выходе которых форьмируются лерепады напряжения при достижении и превышении входным сигналом величины опорного напряжения ланного уровня квантования, подаваемого на входы амплитудных селекторов. Перепады напряжения поступают на формирователи, которые формируют импульсы положительчой полярности и длительности, равной времени пребывания анализируемого напряжения в данном...
Стохастическое устройство для деления двоичных чисел
Номер патента: 769550
Опубликовано: 07.10.1980
Авторы: Ерухимович, Зелькин
МПК: G06F 17/18, G06F 7/52, G06F 7/70 ...
Метки: двоичных, деления, стохастическое, чисел
...собой идентичные зои-разрядные сдвиговые регистры с линейной обратной связью, реализованной насумматорах по модулю два.Регистр сдвига 4 с выходами, подключенными ко входам группы элементов И 5, 35выходы которых (присоединены к первымвходам коммутатора 8, на,вторые входы которого подключены выходы разрядов регистра 7, составляют преобразователь дво-,ичного числа регистра 7 в псевдослучайную 40последовательность. С аналогичными связями регистр сдвига 4, группа элементов Иб, коммутатор 9, генератор 3 составляютпреобразователь двоичных чисел генератора 3 в псевдослучайные последовательности. 45Выходы коммутаторов 8 и 9 соединенысо входами элемента И,10, выполняющегороль умножителя.Для обеспечения модуля коэффициента Выходы и...
Адаптивное устройство для вычисления среднего
Номер патента: 769551
Опубликовано: 07.10.1980
Авторы: Бодянский, Галузо, Гончаренко, Илюнин, Кондратьев, Снурников
МПК: G06F 17/18
Метки: адаптивное, вычисления, среднего
...к,повышению быстрадействвя н повышению точности работы. Это дает воз 1 можность обрабатывать быстротекущие процеосы . и расширить функциональные возможности предлагаемого устройства.Устройство работает следукыцим образом.В исходном состоянии в блоках 4 И на 10 выходе сумматора 3 и в счетчике замеров5 записаны, нули.После подачи первого замера Х, на выходе блока 1 разности появляется величина 15Х 1. В счетчик замеров 5 записывается единица, а логарифмический преобразователь вычисляет величину 1 од 21 - 2+1 од,3= 0,7472, Компаратор 7 производит сравнение величин - О,472 и нуля, записанного в блоке 8 20вычисления показателя степени. Компаратор 7, сравнивая эти величины и реализуя формулу (4), перезаписывают в блок 8 вычисления...
Устройство для оптимальной цифровой фильтрации случайных процессов, заданных единичными реализациями
Номер патента: 769552
Опубликовано: 07.10.1980
МПК: G06F 17/17, G06F 17/18
Метки: единичными, заданных, оптимальной, процессов, реализациями, случайных, фильтрации, цифровой
...выход кото Орого подключен ко входу нелинейногопреобразователя.Указанные отличительные признакипозволяют производить вычисления оптимального весового вектора настолько быстро, что в итоге устройствоможно использовать для обработки нестационарных случайных процессов, заданных единичными реализациями.На чертеже дана структурная схемапредлагаемого устройства.Оно содержит приемный регистр 1,выходы которого соединены с первымивходами 2 и блоков умножения 2, входами блока 3 Формирования эталонногосигнала и входами квадраторов 4Вторые входы блоков 2 соединены с выходом блока 3 формирования эталонногосигнала, а выходы - с соответствующими входами блока памяти 5,Вторые входы блоков умножения 2сумматора-накопителя б соединены...
Устройство для измерения фазовой погрешности вычислительных систем
Номер патента: 769553
Опубликовано: 07.10.1980
МПК: G05B 23/00, G06F 7/48
Метки: вычислительных, погрешности, систем, фазовой
...входом устройства,На чертеже представлена блок. схемаустройства,, Устройство содержит генератор гармонических колебаний (гармонический осциллятор) 1, первый компаратор 2, второй компаратор 3, первый элемент ИЛИ 4, триггер (со счетным входом) 5, элемент И б, генератор тактовых импульсов 7, второй элемент ИЛИ 8, суммирующий счетчик 9 и блокиндикации,10, а также формирователь им,пульса сброса П. Кроме того, на блок-схеме показана проверяемая вычислительнаясистема 12. Первый (управляющий) выходсистемы 12 соединен со входом генератора/ и папатллл якапаъг палаллто ТЛ ГТЛ Я ата рой вход которого соединен с выходом формирователя И, заведенным также на второй вход (вход установки в ноль) триггера 5. Выход генератора 1 соединен со входом...
Устройство для контроля радиоэлектронных объектов
Номер патента: 769554
Опубликовано: 07.10.1980
Авторы: Белоконь, Дунаев, Черный
МПК: G05B 23/02, G06F 17/00
Метки: объектов, радиоэлектронных
...его номинального значения и преобразует его в номер зоны допусков (номер градации допуска) Код полученного таким образом результата контроля является кодом номера состояния объекта по первому контролируемому параметру в текущий момент контроля 1.Блок 1 посылает полученный код в блок 6 для регистрации технического состояния объекта в момент 1 и в регистр 7 для прогнозирования. Затем блок 1 в соответствии с программой пересылает из блока 2 в регистр 7 код номера состояния объекта в момент ь затем в регистр 7, - код номера состояния в момент 1 и т. д. После этого блок 1 записывает в регистр 8 код номера параметра, а в регистр 9 код номера интервала прогнозирования. Дешифратор 10 преобразует поданный на его входы769554 5код слова-опроса в...
Пневматический элемент сравнения
Номер патента: 769555
Опубликовано: 07.10.1980
Автор: Рахманов
МПК: G06G 5/00
Метки: пневматический, сравнения, элемент
...7 - операнд Р выход импульсного,делителя б через фильтр 4, цредставляющий собою последовательно соединенные дроссели и емкость, соединен с входным каналом Рз пнеимоэлектрического элемента сравнения 2, где происходит накопление давления.,Выход импульсного делителя 7, через фильтр 5 подсоединен к выходному штуцеру устройства, где также происходит накопление давления.Пнанмоэлектричесиий элемент,сравнения 2 предста,вляет собой две полости 1 б и 17, разделенные мембраной, жесткий центр 15 которого электричеоким каналом связи подсоединен к .входу 12 электропневмопреобразователя 3, контактная система пневмоэлектрического элемента оравнения 2 питается от преобразователя 1. контактами и жестким центром, последний замыкаегся с контактом 18,...
Развертывающий операционный усилитель
Номер патента: 769556
Опубликовано: 07.10.1980
Автор: Цытович
МПК: G06G 7/12
Метки: операционный, развертывающий, усилитель
...со стороны питающего на- З 0 лряжения частота автакюлебаний синхро.низяруется с частотой напряжения се пи, подаваемого иа дюполнительный вход 11;развертывающего операционного,усилителя. Синхронизация юсуществляетая с помощью 35 втарогю релейного элемента 4,и амплитуднопо модулятара б. Гармоничвакий,сигнал напряжения сети в элементе 4 преобразует ся в вмпулысы лрямоугольной формы, юторые,поступают иа модулятор 5, На другой 40 вход модулятора б,поступает сигнал, величина которого пропорциональна частоте выходного напряжения,с выхода 10. Этот сигнал фармилуется в преобразователе частота - напряжение б. 45Выходной сигнал модулятора б,имеег период, соответствующий периюду питаю.цего сетевого напряжения, и амплитуду, пропорциональную...
Аналого-цифровое множительное устройство
Номер патента: 769557
Опубликовано: 07.10.1980
МПК: G06G 7/16
Метки: аналого-цифровое, множительное
...В момент очистки 14 счетчика 15 срабатывает четвертый дополнительный элемент И - НЕ 21, и на его выходе формируется О, который устанавливает триггер 27 в единоличное состояние. В результате с помощью ключевото элемента 9 отключается второй источник напряжения-сомножителя 7, Устанавливается в нулевое состояние триггер 25, с инверсного выхода которого поступает разрешение на элементы И - НЕ 3 и 4 на выбор полярности компенсирующего эталонного напряжения, Устанавливается в единичное состояние триггер 28 с инверсного выхода которого О поступает на блокирующий вход счетчика 15,С учетом выражений (2) и (3) можно найти, что длительность шага блока управления 14 должна быть равна постоянной интегрирования.В момент компенсации на выходе нуль-...
Умножитель частоты импульсов
Номер патента: 769558
Опубликовано: 07.10.1980
МПК: G06G 7/16
Метки: импульсов, умножитель, частоты
...триггеров и входу сброса делителя частотыСтруктурная схема умножителя частоты импульсов приведена на чертеже.Устройство содержит ключ 1, сигнальные входы которого подключены к источникам опорного напряжения + У и - К С выходом ключа 1 последовательно соединены запоминающий элемент 2, генератор 3 управляемой частоты и делитель 4 частоты. Кроме того, устройство содержит триггеры 5 и 6, счетные входы которых соответственно подключены к источнику умножаемой частоты , и выходу делителя 4 частоты. К выходам счетчиков 5 и 6 подключены управляющие входы ключа 1 и элемент 7 ИЛИ.Принцип работы умножителя частоты импульсов состоит в том, что в момент появления умножаемой частоты ,. триггер 5 срабатывает, обеспечивая подачу опорного напряжения...
Четырехквадрантное множительное устройство
Номер патента: 769559
Опубликовано: 07.10.1980
Авторы: Тарасов, Тимонтеев, Ткаченко
МПК: G06G 7/164
Метки: множительное, четырехквадрантное
...выходные токи в резисторах б, 7 и выходное дифференциальное напряжение (на выходе 28) не зависят от уровня сигнала на первом дифференциальном входе устройства, когда на входе 2 б сигнал отсутствует,При подаче сигнала на вход 2 б и равенстве нулю сигнала на входе 27 напряжение на выходе 28 устройства также отсутствует из-за идентичности между сооой двух токовых цепей (первая токовая цепь: источник тока 1 б, усилительные каскадывая цепь: источник тока 17, усилительные каскады (1, 9, резистор 7, диолы 4, 5). Однако, например, при транзисторном исполнении устройства происхолцт модуляция эмиттерных сопротивлений транзисторов первого 8 и второго 9 дифференциальных усилительных каскадов. Коэффициенты передачи этих каскадов и,...
Дифференциатор
Номер патента: 769560
Опубликовано: 07.10.1980
Авторы: Завадский, Заика, Самофалов
МПК: G06G 7/18
Метки: дифференциатор
...7 обратной связи. Один из,них подключен и выходу усилителя 4, а другой - ,к шине нулевого потенциала. Материал пластины 1 в области перекрытия электродов 2, 7 поляризован при изготов,лении устройства, а электрэдов 5, 3 - приложением к электроду 5,напряжения формирователя б.Дифференцирование входного электрического сигнала, представленного последовательностью дискретных отсчетов, происходит следуюмим образом. Входной электрический сигнал поступает на электрод 2. Вследствие обратного пьезоэффекта каждый дискретный отсчет возбуждает в материале пластины механическую волну, распространяющуюся в объеме пластины. Последовательность дискретных отсчетов оп. ределяет формирование в объеме пластины ,пакета,механических волн. Указанный...
Синусно-косинусный преобразователь
Номер патента: 769561
Опубликовано: 07.10.1980
Авторы: Ипполитов, Комаров, Чугунов
МПК: G06G 7/22
Метки: синусно-косинусный
...содержит двухквадрантный синусный элемент 1, кворум-элемент 2, суммирующиеЗ 0 усилители д - 5 и потенциометры б - 8 сме769561 щения создающие напряжения смещения У ,иь иПреобразователь работает следующим образом,На вход подается напряжение аналогового сигнала, подлежащего преобразованию. С помощью усилителей 3, 4, 5 этот сигнал преобразуется в сигналы со смещенными уровнями,(опорные напряжения положительны).Затем эти сигналы поступают параллельно на входы кворум-элемента 1 в данном случае показан кворум-элемент с тремя входами).На выходе кворум-элемента выделяется средний по величине сигнал из трех действующих на входе, В результате при указанных на фиг. 2 величинах смещений У и У(У = 0) начального уровня усилителей, на выходе...