Патенты с меткой «моделисетки»
Вычислительный узел цифровой моделисетки для решения дифференциальных уравнений в частных производных
Номер патента: 546891
Опубликовано: 15.02.1977
Авторы: Боюн, Козлов, Малиновский
МПК: G06F 17/13
Метки: вычислительный, дифференциальных, моделисетки, производных, решения, узел, уравнений, цифровой, частных
...Лапласа все три переноса используются в следующем такте при суммировании (1+1)-го разряда чисел, а при решении уравнения Пуассона один из переносов запоминается на один такт и используется при суммировании (+ +1)-го разряда чисел, а второй перенос запоминается на два такта и используется при суммировании (+2)-го разрядачисел. При решении уравнения Пуассона на один из входов 8 подается последовательный код Р,1 правой части уравнения.Для оперативного ввода значения Р,1 во всех вычислительных узлах цифровой модели- сетки и повышения быстродействия величина Р,может быть предварительно занесена параллельным кодом на предусмотренный для этой цели регистр, на выходе которого формируется последовательный код величины Р;1 на каждой итерации...
Вычислительный узел цифровой моделисетки для решения дифференциальных уравнений в частных производных
Номер патента: 608165
Опубликовано: 25.05.1978
МПК: G06F 17/13
Метки: вычислительный, дифференциальных, моделисетки, производных, решения, узел, уравнений, цифровой, частных
...два и тритакта на элементах памяти 21, 22 и 23 (см.фиг. 4) соответственно для уравнения Пуассона. Прн решении уравнений Пуассона наодин нз входов сумматора 1 поступает последовательный код правой части решаемого уравнения Г Чтобы . осуществить оперативныйввод функции Г, и повысить быстродействиеузла прн решении уравнения Пуассона, необходимо на одном из входов сумматора 1 включить регистр 26 функции (см. фиг, 5), входы27 которого соединены с приемными входамиузла, а выход младшего разряда регистра 26функции соединен с входом его сташего разряда. В регистр 26 функции заносится функцияправой части Г; последовательный код которой на каждой итерации решения вводится всумматор 1.С выхода блока умножения 5 результат суммирования, деленный на...
Вычислительный узел цифровой моделисетки для решения дифференциальных уравнений в частотных производных
Номер патента: 769547
Опубликовано: 07.10.1980
Авторы: Башков, Боюн, Козлов, Ладыженский, Юрага
МПК: G06F 17/10, G06F 17/13
Метки: вычислительный, дифференциальных, моделисетки, производных, решения, узел, уравнений, цифровой, частотных
...но(мер строк(и и столбца в 20 сеточной области; 0(,) (,) - искомое решение задачи в узлах сетяи;где Устройство работает следующим образом. Зате(м в вычислительном узле реализу ется формула (2). В течение п тактов .работы устройства на сумматоре 1 осуществля ется суммирование последовательных кодов соответствующих слагаемых формулы (2), поступающих с выхода репистра 2. через 60 В исходном состоян(ни в регистре 2 находится (1,(,",+",. Далее реализуется формула З 1 (1). В течение п тактов,на сумматоре осуществляется суммьро(вание последовательиого кода (1,(,";+ поступающего с выхода регистра 2 через элемент И 4, и последова(й и (д ц , и 35 тельных кодов 0 0;(, О ;.поступающих с соседних выч(ислнтельных узлов сепки и блока правых частей....