G06F 17/17 — вычисление функций приближенными методами, например интерполяцией или экстраполяцией, сглаживанием или методом наименьших квадратов
Устройство для цифровой двумерной свертки
Номер патента: 1264309
Опубликовано: 15.10.1986
Авторы: Донченко, Кучеренко, Матвеев, Очин
МПК: G06F 17/17, H03H 17/06
Метки: двумерной, свертки, цифровой
...дешифратора 10, Этот жеуправляющий сигнал поступает черезэлемент НЕ 8 на вход управления тристабильными выходными каскадами регистра 6 и запрещает передачу данных с его выходов на входы сумматора5, при этом на соответствующих входах сумматора 5 с помощью входа 15нулевого кода устанавливается нуле-.вой код и тем самым обеспечиваетсясложение первой частичной суммы новой свертки с нулевым значением, чтоФможно рассматривать как обнулениепредыдущего результата, Цикл счетчика 9 составляет К тактов, Синхрони"зация приема входных данных в умно,жителях 3, синхронизация произведенийв умножителях 3 и синхронизация приема данных в регистрах 6 и 7 осуществляются по переднему фронту импульсов на тактовом входе,17, а прием(сдвиг) весовых...
Сглаживающее устройство
Номер патента: 1265797
Опубликовано: 23.10.1986
Автор: Каплан
МПК: G06F 17/17, G06F 17/18
Метки: сглаживающее
...процесса работает следующим образом.При заполнении регистра 1 на входы вычитателей 11 и 12 по шинам 26- 28 поступают поочередно значения входного процесса с первых трех ячеек регистра. По сигналам, поступа" вщим с управляющих шин 30 и 31 на С-входы вычитателей 11 и 12, производится соответственно текущее вычисление разностей х;, -х, и х;-х;. Квадраторы 13 и 14 возводят полученные значения в квадрат, а сумматоры-накопители 17 и 18 на своих выходах в результате формируют соотг"фветственно суммы (х; -х;) ин-(х;-х, . Элементы 15 и 16 за- )в 1держки обеспечивают работу сумматоров-накопителей 17 и 18 после окончания переходных процессов в вычитателях 11 и 12 и умножителях 13 и 14, После заполнения регистра. 1, когдана выходах делителей...
Устройство для преобразования цифрового сигнала в квадратуры
Номер патента: 1265966
Опубликовано: 23.10.1986
Авторы: Битюцкий, Козьмин, Пентюхов
МПК: G06F 17/17, H03H 17/06
Метки: квадратуры, преобразования, сигнала, цифрового
...и техники связи и может быть использовано при формировани и обработке сигналов цифровыми устройствами. Цель изобретения в . расширение области применения эа счет обработки непериодических входных сигналов. Поставленная цель достигается эа счет того, что устройство имеет в своем составе аналого"цифровой преобразователь, генератор тактовых импульсов, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, два цифровых фильтра, регистр сдвига и соответствующие связи между узлами устройства, 3 ил.с ЯФ 1265966 Фвочные входы первого, второго, тре- входом задания логической единицы, тьего и четвертого разрядов которого входом задания логического нуля и являются соответственно первым входом третьим входом задания логической задания логической единицы, вторым единицы...
Двумерный линейный интерполятор
Номер патента: 1269152
Опубликовано: 07.11.1986
Авторы: Захаренков, Козлов, Корнеев, Красных, Шумилин
МПК: G06F 17/17
Метки: двумерный, интерполятор, линейный
...сумматора подается уровень логического "0", на выходе трехвходового сумматора отбрасываются два младших разряда, т.е. происходит деление на 2 , в результате чего навыходе интерполятора в соответствиис выражением (5) получается значе-ние 2 . Так как в это время сигналС 4=1, значение Е записывается в регистр 4,В третьем такте сигнал С 4=0, чтозапрещает в дальнейшем запись врегистр 4, положительный фронт импульса С 2 снова устанавливает насчетчике 1 значение , а на счетчике 2 - значение 3 + 1. Так как вэтом такте сигнал СЗ=1, выбранноеиз блока 8 памяти значение Е;44 4записывается в регистр 3. В четвертомтакте положительный фронт импульсаС 1 устанавливает на счетчиках 1 и2 значения+ 1, 1 + 1, что приводит к извлечению из блока 8...
Параллельное устройство для вычисления двухмерной свертки
Номер патента: 1269237
Опубликовано: 07.11.1986
Авторы: Выжиковска, Выжиковски, Каневский, Лозинский, Мичорек
МПК: G06F 17/17, H03H 17/06
Метки: вычисления, двухмерной, параллельное, свертки
...с нечетным индексом Я=п=й+1=Е+ (так как е=1), которые поступают с регистра сдвига, образованного буферными регистрами 3.13.К/2+1, Если же номер и столбца - четный, тогда в формировании у (ш.п) участвуют отсчеты входного массива, при= надлежащие столбцу с четным индексом Я(:(п=+Р+1=+2, которые поступают с регистра сдвига, образованного буфер 237 4ными регистрами 4.14.К/2+1, Вдальнейшем описание работы устройства ведется по тактам,Такт Я. В первый 8,1 и второй 9.регистры множителя поступают соответственно отсчеты х(ш+1,п) и х(ш,п)Такт Я+1. Множители х(ш+1,п) их(ш,п) с выходов регистра 8.1 и 9.1поступают на вторые входы умножителей 0,1 и 11. соответственно, напервые входы которых с выходов первого 12,1 и второго 13.1 регистровкоэффициента...
Устройство для цифровой фильтрации
Номер патента: 1269238
Опубликовано: 07.11.1986
Авторы: Бочаров, Демков, Немшилов
МПК: G06F 17/17, H03H 17/06
Метки: фильтрации, цифровой
...значений Х (1-1)Г и С(1.) поступает н умцожитель 4, а результат пересылается в блок 5, где проиэводитгя гуммировацие с пре 11 ыдущцм произведением. После всщГОлнеццятактов и накапливающем сумматоре 5, Образуется сумГеа произведений 211(1)= 5 10 15 20 25 мереццого зцачецця ги 1 11 ала ца Ги Гходе кацала гнязц 7.; (входе устройства 13) г. иц 11 ертцрс 1 ваццым эцачецием преЛ- сказаццого сигцала 7.р(1). Результат сложеция Г 1 Х = 7. (1) -7, (1) (ОпГибкаГцифровой г.цс.темы ) через мультиплексор 10 постуГГает в умцожителг. 4, в котором производится умцожецие его ца коэАФиснсецт Калмаца К(1), поступающего цз блока регистров 1 через мультцп.1 ексор 9. Произведецие К(1.) Лчерез лемультиплекг.ор 12 поступает в сусматор 6, где осусяествляется его...
Цифровой фильтр
Номер патента: 1280390
Опубликовано: 30.12.1986
Авторы: Естигнеев, Канаев, Кошарновский
МПК: G06F 17/17, H03H 17/00
...на входе синхронизации устройства 31, служит для смены информации на информационном вхо де 28 устройства.По отрицательному импульсу синхронизации последнего такта двоичный счетчик 44 формирует импульс переполнения, по окончании которого одновиб ратор 45 вырабатывает другой отрицательный импульс, который, с одной стороны, перебрасывает в состояние "0" КБ-триггер 40, а с другой стороны, "своим положительным фронтом за писывает информацию в регистр 3 результата. Длительность отрицательного импульса одновибратора должна обеспечить выполнение следующих опе 90 4раций: запись поправки в регистр 15 или 16; сложение положительной и отрицательной поправок на двоичном сумматоре 13 и работа блока 9 по преобразованию старших разрядов результата,...
Устройство для вычисления функций
Номер патента: 1280391
Опубликовано: 30.12.1986
Авторы: Анисимов, Крайников, Курдиков, Смолов
МПК: G06F 17/17, G06F 7/544
Метки: вычисления, функций
...ре-гистров 5, б и 1 подаютсн на входых, У умножителя-сумматора 19. Мультиплексоры 11 и 12 при этом включенына входы А. Искомое произведение через мультиплексор 14, переключаемыйна вход С, поступает па вход Х умножителя-сумматора 21, кроме того, посигналу, входящему в шину пуправление 2", оно заносится в буферный ре 25,гистр 8. Сомножитель (1-с 1)Гвычисляется в умножителе 20. Код 1-с 1 каки в первом такте поступает с группысумматоров 15 по модулю два черезмультиплексор 13 на вход сомножителя Х умножителя 20. 11 ультиплексор 13при этом включен на вход А, ОрдинатаЕ считывается из блока 18 памяти1+1,путем увеличения кода в счетчщсе 3,на единицу и уменьшения кода в счетчике 4 на единицу по сигналам, входящим в шину "Управление 1", Полученный...
Многокаскадный прогнозирующий фильтр
Номер патента: 1288719
Опубликовано: 07.02.1987
Авторы: Артюшенко, Ключко, Лученко, Рассомахин
МПК: G06F 17/17
Метки: многокаскадный, прогнозирующий, фильтр
...за, меньше, чем дисперсия прогнозируемого случайного сигнала х(с).На фиг. 1 представлена функциональная схема фильтра; на фиг, 2 - каскад прогнозирования; на фиг.З - 55 каскад компенсации, на фиг4 - спектральная плотность прогнозируемого случайного сигнала Я(1 а 1) на фиг.5 - зависимость нормированной дисперсииВ установившемся режиме на выходах каскадов 1-4 присутствуют сигна- лых,(С-Т) ев -- х, (С) -х, (С; (3) 1 й х(С-.) ев -- Г х(С) -х (С;1 й В момент С- на выходе блока 5 имеется сигнал, определяемый суммой всех промежуточных сигналов в момент У(с)- х,(с-) =(4) Йс 19 28 е ошибки прогноза известного - - иС1) х предлагаемого - Фильтров от ееа 2С 2личины(где о, - дисперсия ошибки прогноза, 6 - дисперсия прогнозируемого...
Цифровой квадратичный интерполятор
Номер патента: 1290354
Опубликовано: 15.02.1987
Авторы: Захаренков, Козлов, Корнеев, Мяльк, Шумилин
МПК: G06F 17/17
Метки: интерполятор, квадратичный, цифровой
...с поданными значениями х , ), и, ч, ьх, д у1 ффВ этом режиме возможно развертывание двумерной Функции в соответствии с порядком задания значений х; у1290354 1 Очетвертого разрядов счетчика соединены с вторым вхрдом второго сумматора 29 на первый вход которого с выхода второго вычитателя 22 поступаетадрес, соответствующий координате улевого нижнего узла зоны интерполяции.В результате сложения адресов, соответствующих координатам (х;у , )узла зоны интерполяции со значениями,поступающими с выходов разрядов счетчика 27, на выходах первого 28 и второго 29 сумматоров последовательноформируются значения адресов, соответствующих координатам (х, уз) уз-.лов зоны интерполяции. Формируемыеадреса меняются в соответствии с изменениями состояний...
Устройство для преобразования выражений в польскую инверсную запись
Номер патента: 1290358
Опубликовано: 15.02.1987
Авторы: Водопьянов, Завьялов, Цымбал
МПК: G06F 17/17, G06F 17/27, G06F 9/44 ...
Метки: выражений, запись, инверсную, польскую, преобразования
...разряда регистра 20 6 сдвига равно нулю, то регистр 6 запускает блок 5 микропрограммного уп-,равления, формирует сигнал у, ошибки "Число операндов равно числу операций, Отсутствует операнд", выраба тывается "Останов", и процесс перевода прекращается. Если значение кодастарших разрядов регистров сдвигаблока 3 памяти отлично от кода пустого символа, дешифратор 4 запускает блок 5 30 микропрограммного управления, которыйанализирует значение выходного сигнала дешифратора 4. Если в старших разрядах регистров сдвига блока 3 памяти находится лексическая единица(скобка открывающая), то блок 5 микропрограммного управления вырабатываетсигнал у ошибки "Отсутствует закрывающая скобка" и осуществляет остановработы устройства. Если ошибка отсут...
Цифровой вероятностный фильтр
Номер патента: 1295507
Опубликовано: 07.03.1987
Автор: Соколов
МПК: G06F 17/17, H03H 17/00
Метки: вероятностный, фильтр, цифровой
...55следования импульсов входной последовательности, равный также интервалуследования самих 1-разрядных входных- время задержки блоков10 и 1 1,снимается сигнал, переводящий КБтриггер 11 в единичное состояние -запрещается прохождение импульсов свыхода тактового генератора 8 черезэлемент И 9.Тем самым исключается возможностьпрохождения через элемент И 6 и демультиплексор 3 какой-либо информациидо окончания формирования кода на выходе блока 1 По окончании формирования числа на выходе устройствас Т-го выхода регистра 10,+ 2+ор- о - иАСгде С - любое целое число, обеспечивающее данное неравенство;снимается сигнал, поступающий на Квход КБ-триггера 11 - КБ-триггер 11переводится в исходное (нулевое) положение (одновременно этот сигналчерез второй...
Цифровой фильтр
Номер патента: 1297213
Опубликовано: 15.03.1987
Авторы: Грицык, Луцык, Паленичка
МПК: G06F 17/17, H03H 17/00
...Входы Е-гоПЗУ 2 соединены с выходами тех разрядов блока 1 регистра сдвига в которых хранятся элементы изображения 1-й локальной области, Например,и разрядов адресного входа первогоПЗУ 2 соединены с выходами центральных разрядов блока 1 регистра сдви) аиэ окна размерами 5 х 5, Содержимое3 129721 ячеек памяти ПЗУ 2 программируется таким образом, что в первый разряд одного слова Е-го ПЗУ 2 записываетсязначение локального среднего а , а в остальные четыре разряда слова записывается двоичный код локальнойдисперсии Й. Таким образом, в каждом такте работы устройства на выходах всех ПЗУ 2 формируются двоичные коды локальных средних значений 10 и дисперсий двоичного изображения для девяти заданных областей. Код 1-й локальной дисперсии подается...
Адресное устройство для цифрового фильтра
Номер патента: 1298859
Опубликовано: 23.03.1987
МПК: G06F 17/17, H03H 17/04
Метки: адресное, фильтра, цифрового
...поступает из регистров 2,1-22 Р сдвига второй группы на информационные входы блока 5 памяти. Когда на управляющий вход (записи/считывания) блока 8 памяти поступает нулевой уровень сигнала 1 то разрешено считывание информации из блока 8 памяти в старшиеразряды третьей группы регистров 3.1 -3.2 Р сдвига,Четвертая микрокоманда по временной диаграмме выполняет в соответствии с выражением (4) операцию сдвигавправо суммы, накопленной в аккумуляторе микропроцессора после выполненияпредыдущей микрокоманды сложения. Одновременно на соответствующем тактовом входе 8 формируется сигнал цт(фиг, Зд), который подается на тактовые входы всех регистров 1.1-1.2 Р+1,2.1-2,2 Р и 3,1-3.2 Р сдвига первой ивторой и третьей групп соответственнои...
Фазовый фильтр
Номер патента: 1302295
Опубликовано: 07.04.1987
Авторы: Демиденко, Куконин, Петько, Чеголин
МПК: G06F 17/17, H03H 17/04
...при этом в последний (правый) разряд регистра 2 сдвига вдвигается правое промежуточное значение последовательности с деформированным спектром. В освободившийся первый 20 (левый) разряд регистра 2 сдвига по сигналам синхронизатора 7 поступает и записывается очередное значение входного процесса (через первый) мультиплексор 1 с его третьего входа). 25Затем начинается рекуррентный процесс вычисления значений последовательности с деформированным спектром на очередном этапе.Этот процесс описывается выраже ниямиЙ =аК - О + Е (2)= а., - 01+ Б , (3) 35Фл.я;= ар;, - д;, + я; (4)где а - коэффициент, определяющий деформацию спектра процесса (при 1 ) а ) 400 спектр имеет большее разрешение на низких частотах и меньшее на высоких, при Оа-1 наоборот...
Цифровой фильтр
Номер патента: 1302296
Опубликовано: 07.04.1987
Авторы: Ивашкин, Муравьев, Устинов
МПК: G06F 17/17, H03H 17/04
...Далее во второй 40 регистр 6 записываются суммы (фиг. 2 л интервал 2 - интервал 6) двух входных отсчетов х , х, в соответствии с. формулой (1), поскольку в первый регистр 4, начиная с начала 1шестого такта, положительными импуль. сами с выхода второго разряда первого счетчика 1 переписываются из блока 3 входные отсчеты х . Адреса записанных в блоке 3 входных отсчетов х , х х,определяются последовательным увеличением значения входного кода блока 8 и выб. раиным законом его преобразования,55 реализуемом в этом блоке. Закон преобразования кода блоком 8 выбирает-; ся таким образом, чтобы получить на выходе данных второго сумматора 9 96 4девяти адресов (фиг,2), обеспечивающих последовательное попарное считывание из блока 3 входных отсчетов,...
Цифровой рекурсивный фильтр
Номер патента: 1302420
Опубликовано: 07.04.1987
Авторы: Литюк, Цыганков, Цыганкова
МПК: G06F 17/17, H03H 17/04
Метки: рекурсивный, фильтр, цифровой
...СмДЧ 1. В этот же момент времени происходит суммирование в этих СмДЧ 7 и СмДЧ 1 кодов, поступивших на их входы, при этом на их выходах, а значит и на соответствующих выходах устройства, в момент времени 1=5 появятся коды, соответствующие числамх и и+ В х и,и + Ех и,оУии+г = (хии г + В хи,ин+ уи, Е)хи,иг + Вхи и+1 + Е(хи + Вхи о Уи,и, = (хи,и,+ В х,и,г + уиг Е) хи,и+з+ В хии+г + Е(хиг + В хи, ) эуи,ги; (хи,ги+ Бхи,г и-г + Еуи,и-г)=На первом выходе устройства в этот же момент времени появится код, соответствующий числу уи и = хи и + В хи ,+ + Д уи О хи и+ В хи и.1+ Д(х и. ++ В Д.х, т.е, в момент временин,о фС 6 , после появления первой группы кодов у, у,уц, на выходах цифрового рекурсивного фильтра появится вторая группа кодов Уц1уи;...
Двухкаскадное устройство для ранговой фильтрации
Номер патента: 1304036
Опубликовано: 15.04.1987
Автор: Знак
МПК: G06F 17/17
Метки: двухкаскадное, ранговой, фильтрации
...случаях существенно снижает трудоемкость фильтрации. Реализация такого режима в устройстве регулируется посредством управления знаком приращения, что, в свою очередь, определяет работу реверсивного счетчика 5 и работу цепи старших разрядов. Длительность процесса вычисления младших разрядов результата зависит только от индекса составляющей локальной области гистограммы, для которой выполнится условие (1).5 1 ЗО 40Будем различать режим полного перебора элементов маски (окна фильтрации)и режим перебора крайних (добавляемыхи отбрасываемых) элементов. При этомрежим полного перебора используетсяпри всяком первом наложении маски(получении первого результата), Режимпоследующих наложений регламентирует,ся пользователем,В режиме...
Интерполятор
Номер патента: 1309039
Опубликовано: 07.05.1987
Авторы: Грездов, Дубовой, Лобок, Логвиненко, Шимановский, Ярославкин
МПК: G06F 17/17
Метки: интерполятор
...логического нуля интерполятора, выход признака равенста второго блока сравнения является выходом признака окончания работы интерполятора и соединен с входом установки начального значения накапливающего сумматора, информаци-, онный вход которого соединен с выходом .буферного регистра, информационный вход которого соединен с выходом умножителя, вход множимого которого соединен с первым выходом второго блока постоянной памяти, второй выход которого соединен спервым адресньщ входом третьего блока постоянной памяти, выход которого соединен с входом множителя умножителя, выход признаков первого блока сравнения соединен с вторым адресным входом первого блока постоянной памяти и с управляющим входом коммутатора, второй выход которого соединен с...
Устройство для вычисления коэффициентов нерекурсивных фильтров с заданными полосовыми свойствами в частотной области
Номер патента: 1309040
Опубликовано: 07.05.1987
Авторы: Архангельский, Шафоростов
МПК: G06F 17/17, H03H 17/04
Метки: вычисления, заданными, коэффициентов, нерекурсивных, области, полосовыми, свойствами, фильтров, частотной
...операции Фиксируется в блоке 4-1. Далее данный процесс или повторяется снова, если требуемая функция импульсной реакции еще не сформирована. 5В режиме вычисления коэффициентов осуществляется коммутация выхода блока 2 (БП) с вторым входом блока 3 (БСЩ . В зависимости от признака получившегося в блоке 4-1 сигнала в преО дыдущем режиме (обычный, инверсный) осуществляется выработка на соответствующем выходе соответственно нулевого или единичного сигнала, осуществляющего посредством блока 5-2 ком мутацию или выхода блока 5-1 или выхода блока 8 с входом блока 1-1. После чего вырабатывается единичный импульс на выходе блока 10, осуществляющий запись информации в блок 1-1, 2 О Затем по сигналам, вырабатываемым на выходах блока 10,...
Цифровой фильтр
Номер патента: 1314352
Опубликовано: 30.05.1987
Авторы: Выжиковски, Каневский, Корягина, Пилипчатин
МПК: G06F 17/17, H03H 17/00
...2.6 формируются произведения Х (2) о (5) и Х(1)ро(6) соответственно и через сумматор 3.3 поступают на вход сумматора 4.3.В 4-м такте в регистр 5.3 второго яруса заносится цастичный выходной отсчетУ (6)1= Х(1) о)(6)+ Х(2) о)(5). В этом же такте на входы регистров 1.1, 1.2 и 1.3 поступают исходные отсчеты Х(4), Х(3) и Х(2) соответственно. В умножителях 2.5 и 2.6 формируются произведения Х (3) в (5) и Х (2) со (6) соответственно и через сумматор 3.3 поступают на вход сумматора 4.3. В умножителях 2.3 и 2.4 формируются произведения Х(4) оу (3) и Х (3) оу (4) соответственно и церез сумматор 3.2 поступают на первый вход сумматора 4.2, на второй вход которого из регистра 5.3 поступает У(6). 5 10 15 20 25 30 35 40 45 50 55 2В 5-м такте в...
Модуль процессора цифровой фильтрации
Номер патента: 1316074
Опубликовано: 07.06.1987
Авторы: Воробьев, Мынкин, Фирстов
МПК: G06F 17/17, H03H 17/04
Метки: модуль, процессора, фильтрации, цифровой
...1 - 5 появляются младшие разряды записанных в них чисел. Этотразрядный срез через мультиплексор 6подается на адресные входы блока 7памяти, на выходе которого появляется соответствующая частичная сумма.На сумматоре 8 она складывается с нулем, так как регистр 9 предварительно обнулен и сумма записывается в регистр 9. Сдвиговые регистры 1 - 5сдвигаются на 1 разряд, в результате,чего на сдвиговых выходах появляетсяследующий разрядный срез. На этомзаканчивается первый элементарныйцикл,Временная диаграмма последовательности прохождения сигналов во времяэлементарного цикла приведена нафиг. 3.Следующий цикл проходит аналогично, в результате чего в регистре 9образуется сумма двух частичных сумм,а после 16 циклов получается величина первой...
Цифровой квадратичный интерполятор
Номер патента: 1317452
Опубликовано: 15.06.1987
Авторы: Захаренков, Корнеев, Лозицкий, Марголин, Шумилин
МПК: G06F 17/17
Метки: интерполятор, квадратичный, цифровой
...ввиде случайных процессов, часто возникают ситуации, когда обрабатываемыйпроцесс известен только в определен Оних значениях аргумента, т.е. у,Г(х.) при 1 = О, и. По данным эначениям в точках (узлах) интерполяцииопределяется величина Функции в любой точке аргумента. Предлагаемый 15цифровой квадратичный интерполяторможет быть использован в автоматических системах обработки информации врадиолокации, телеметрии, связи, атакже в вычислительных устройствах 20при обработке экспериментальной инФормации, представленной в виде случайных процессов,Целью изобретения является увеличение быстродействия и сокращениеобъема аппаратуры интерполятора засчет реализации интерполяции толькоодномерных функций,ц(ьх + ц) 20 25 Йу; = у; - у;У 1 Ф 1 У 1+ 1...
Устройство для вычисления свертки
Номер патента: 1319045
Опубликовано: 23.06.1987
Авторы: Выжиковска, Выжиковски, Гретковски, Каневский
МПК: G06F 17/17
Метки: вычисления, свертки
...А, в результате которой произведение Я(1)Х(Ь) записывается в первый ре гистр 8.0 результата.Такт и+20+1, В блоке 1.П выполняется базовая операция В, в результате которой во второй регистр 10.0 результата записывается окончательное значение у(п), откуда поступает в основную память 2. При выполнении двумерной свертки устройство работает следующим образом. Во время этой операции в регистре 6, коэффициента) где 1=КЬ+К) хранится коэффициент Я(К-К+1) 1). Одновременно с подачей сигнала "Двумерная свертка", который+и+2) когда на вход первого буферного регистра 5.1 поступает входнойотсчет Х(п+К, ш); который с приходом очередного тактового импульсазаписывается в указанный регистр.В следующем такте с номером Я +1 ввычислительном блоке 1.1...
Устройство для решения систем линейных алгебраических уравнений
Номер патента: 1325508
Опубликовано: 23.07.1987
Авторы: Вышков, Денисов, Петров, Сабаев, Шептулин
МПК: G06F 17/17
Метки: алгебраических, линейных, решения, систем, уравнений
...первом этапе обработки, производитсяизменение знака мнимой части элемента 1 Полученное в умножителе 2 про-.изведение без изменения проходит через сумматор 3 и вычитается из элемента ав вычитателе 4. Результатвычислений (элемент с 1 ) по команде Кзаписывается в блок 5 памяти,Аналогичным образом осуществляется процесс вычислений в остальныхтактах первого этапа работы, Приэтом следует отметить, что в техтактах, где команда К не формируется (при тп=7, 11, 13, 14), на выходерегистра 1 сохраняется предыдущеезначение элемента а , а отсутствие1 фсброса сумматора 3 позволяет осуще -ствлять потактное накопление произве.тдений с 1, и вычисление с в со 1 к 1 пответствии с выражением (5),В первом такте второго этапа работы, т.е. при ш=15, по комнаде...
Устройство для цифровой фильтрации
Номер патента: 1325511
Опубликовано: 23.07.1987
Авторы: Выжиковски, Каневский, Чечь
МПК: G06F 17/17, H03H 17/00
Метки: фильтрации, цифровой
...постоянной памяти с адресом 2-1 происходит микрооперация считывания коэффициента ы(1 с+1, 1 с+1), который в течение следующего такта фиксируется в регистре 4, коэффициента, Содержимое счетчика 9 дешифрируется также с помощью Дешифратора 11 на 50 выходе которого в течение такта с номером Т таким, что Т = 1 вой вырабатывается уровень логической "1", под воздействием которого на выходеэлемента ИЛИ-НЕ 12 формируется уровень логического "О, передаваемый на управляющий вход коммутатора 8.3. В течение остальных тактов на выходе элемента ИЛИ-НЕ 12 вырабатывается/ 14уровень логической , передаваемый на управляющий вход коммутатора 8,1.Таким образом, в течение такта с номером Т таким, что Т = 1 вос 11 н блоке .1 выполняется базовая операция А....
N-канальный линейный цифровой фильтр с контролем
Номер патента: 1325512
Опубликовано: 23.07.1987
Авторы: Колесов, Мосягин, Подкопаев
МПК: G06F 11/263, G06F 17/17
Метки: n-канальный, контролем, линейный, фильтр, цифровой
...неравенства на выходе 11 вырабатывается сигнал ошибки;Повышение достоверности Функционирования достигается следующим образом, Пусть входные сигналы линейныхцийровых фильтров х,х х1 ф 2 ф 1 фх(.=1,Б, М - количество каналов 1 р Фильтрации), тестовый , функции передачи основных и дополнительных систем 1 (все фильтры предполагаютсяидентичными ). Тогда, в случае отсутствия дефектов системы, сигналы навыходах сумматоров 2-1, 2-2. 2-Ми 6 равны хр , х О+хОи хИ х Ох ь соответственно( где О+ означает поразрядное суммирование по модулю два), сигналы на 2 О выходах блоков 3-1,3-23-Й фильтрации 1. (х 8 ), 1. (х О+ ), 1. (х О+),(х 9 ) на выходе блока 7фильтрации .(х 9 х О+ О+ х),на выходе блока 8 йильтрации 1Послед ний сигнал подается на вторые...
Синусно-косинусный преобразователь
Номер патента: 1330628
Опубликовано: 15.08.1987
МПК: G06F 17/17, G06F 7/548
Метки: синусно-косинусный
...квадранта, в кот м оп е еляиу х р У оро Р д+1 где А,значение аргумента на левом краю участка;значение аргумента на правом краю участка;приращение аргумента, с(0,13, о =сг +во/2Ч.ос.= ь/2; се 0,2 3;% с 1 - старшие разряды аргумента.Такая организация синусно-косинус- ного преобразователя позволяет реализовать функции синуса и косинуса в четырех квадрантах в виде прямого кода и знака. ется функция синуса и косинуса, аостальные разряды н знак преобразуются в непрерывную форму, график преобразования показан на фиг.2. По стар"шим разрядам вырабатываются узловыезначения функций синуса и косинуса.Приращения функций формируются умножителями, реализующими выражение где у - производная функции;х - младшие разряды аргумента; Р - разрядность...
Адаптивный цифровой фильтр
Номер патента: 1336205
Опубликовано: 07.09.1987
МПК: G06F 17/17, H03H 17/00
Метки: адаптивный, фильтр, цифровой
...то с выхода блока 3 постоянной памяти на вход умножителя 2подается коэффициент, равный 1, ивходной сигнал проходит на выход 5устройства беэ изменений по амплитуде.В случае наличия признаков во фрагментах входного сигнала происходитувеличение значения коэффициента вумножителе 2, амплитуда выходного40сигнала увеличивается, а шум остаетсянеизменным. Следовательно отношениесигнал-шум на выходе устройства увеличивается. Постоянное увеличениекоэффициента в умножителе не возможноиз-за широкого амплитудного диапазона45входного сигнала на фрагментах, несодержащих признаки. 05 2Для точного определения границ фрагмента необходимо определить момент максимума сигнала на выходе блока 6 согласованной фильтрации. Группа блоков, состоящая из...
Последовательное устройство для цифровой фильтрации
Номер патента: 1339874
Опубликовано: 23.09.1987
Авторы: Выжиковски, Ивасенко, Каневский, Лозинский
МПК: G06F 17/17, H03H 17/06
Метки: последовательное, фильтрации, цифровой
...О+ 03,2: с + 0;3.3: х,а, + х,а, +Второй модуль 1 23.1: И+ 0;В девятом такте наподается младший ра с. с 9устройстследующего вход эряд ва входного отсчета х,+ с. г х,а, сг о 2 х,а,;3. 3: х а,+ ха .о 3 оПервый модупь 1. 1.31: ха, +О;3,2; х,а + О,В пятом такте на вход устройствапоступает ноль, а на выходах указанных элементов получаются следующиерезультаты.Нулевой модуль 1.0. 103.1: О+ 0;32: хгаг + с;3.3: ха, + ха, + х,а + сПервый модуль 1. 1.3.1: ха,+О; 153.2: х,а + х,а + 0;3,3: ха + О.Второй модуль 1.2.3.1: х,а + О.В шестом такте на вход устройства 20поступает ноль, а на выходах указанныхэлементов получаются следующие результаты.Нулевой модуль 1.0.3. 1: О + 0; 253.2: с 4 +3.3: х а + х аг + сго 3 оПервый модуль 1. 1,3.1: О+ 0;32: хг а +...