G06F 17/16 — матричные или векторные вычисления

Страница 4

Устройство для вычисления матрицы функций

Загрузка...

Номер патента: 1425706

Опубликовано: 23.09.1988

Автор: Силин

МПК: G06F 17/16

Метки: вычисления, матрицы, функций

...О, 7.10- любое, Рассмотрим этот режим подроб 20 25 нее на примере вычисления И,. По синхроимпульсу Т в регистры 23 и 24записываются соответственно .п,и а 1на выходе мультиплексора 19 - нулевой 30 код. По следующему синхроимпульсур в регистрах 23 и 24 - и и а,в регистре 25 - а, п , на выходемультиплексора 19 - пР, а. По следующему импульсу Т в регистрах 23 и24 - прои а,д в регистре 25 - а 1 п, ++ а щ ирегистр 25 подключен навход сумматора 30, и по очередномусинхроимпульсу Т в регистр 25 записывается значение И в регистры 23 40 и 24 - п,и ана выходе мультиплексора 19 - нулевой код и демультиплексор 35 коммутирует на информационный вход и синхровход регистра 26соответстненно выход регистра 25 и " 45 синхроимпульс р еПо следУющемУ...

Устройство обращения матриц

Загрузка...

Номер патента: 1429126

Опубликовано: 07.10.1988

Авторы: Белоус, Грицык, Седухин, Семашко, Якуш

МПК: G06F 17/16

Метки: матриц, обращения

...блока, второй выход 1 т),Ы)-го операционного блока )т,кд 1, и; Ы щк+1, пей) подвлючен к второму входу (х,1 с(+1,1 с)-го операционного блока, третий выход (,1 с),1 с) го операционного блока ( в ,и,с =К+1 1 сФи;с=би-) подключен к третьему входу (1+1,Х),с)-го операционного блока, четвертый выход (5.,1 с),1 с)-го операционного блока (=2 1 с; =Г+1, с+и,с=,й) (одключен к третьему входу (1-1, 1 ск)-го операционного блока, первый вьцход (1,1 зР)-го операционного блока (=2,и,)с=би;=1 с+1 ) подключен к первому входу (,2 с+1)- го операционного блока, первый выход (,Е,1 с)-го операционного блока (х =Г,Г; 1 с) =с+, 1 с=1,и-) подключен к входу (,1 сц,1 с)-го элемента задержки, выход которого подключен к ин.формационному входу (, Ыс+)-го регистра,...

Устройство для матричных операций

Загрузка...

Номер патента: 1429127

Опубликовано: 07.10.1988

Авторы: Авгуль, Ленев, Седухин, Якуш

МПК: G06F 17/16

Метки: матричных, операций

...ленточной (и кп) - матрицы А, Ы в элементы плотной (и кп)-матрицы. На входы 1 и 3 одновременно с элементами С, и Ьт подаются дополнительные единичные разряды (фиг,1)На нулевом такте на входы 1 2 и 3 подаются соответственно элементы С, 1; а,н и Ь, 1. На выходе сумматора 19 в операционном блоке 5оформируется значение = См + а 1 ЬиНа первом такте на входы 1 и 1подаются соответственно значения4С 1, 1 и С1, на входы 2 2 и2 - соответственно элементы а,д3 .142а аас и, ауыае Р на ВхОДы 3 и З соответственно элементы Ь, , 1 и Ььл рВ операционном блоке 5 л элемент а,записывается в регистр 13, на выходе,сумматора 19 формируется значениеГл) (оС 1, = Сл + ал Ьл . В операционномблоке 5 в регистр 10 записывается значение Сл, в регистр 12 - элемент...

Устройство для вычисления матрицы функций

Загрузка...

Номер патента: 1439617

Опубликовано: 23.11.1988

Автор: Силин

МПК: G06F 17/16

Метки: вычисления, матрицы, функций

...90импульсов.БФА 15 содержит умножитель 91 исумматор 92,БФА 16 содержит умножитель 93 исумматор 94,БФА 17 содержит сумматоры 95 и 96и мультиплексоры 97 и 98.Блок 11 содержит БП 99 и сумматор 100.Блок-схема алгоритма включает блоки 101-111.Узлы свертки по модулю Ммогутбыть выполнены на базе сумматора помодулю М + с нулевым сигналом на втором входе или на базе ПЗУ; при конкретной реализации некоторые элементы, например 87 и 88, могут бьггьобъединены. Узел 8 может быть реализован на базе сумматора. Коммутаторы могут быть реализованы, например, на базе трехстабильных элемен"тов К 155 ЛП 8, причем их разрядностьопределяется разрядностью передаваемой информации, Генератор 51 можетбыть реализован по известным правилам.При реализации...

Устройство для вычисления матрицы функций

Загрузка...

Номер патента: 1439618

Опубликовано: 23.11.1988

Автор: Силин

МПК: G06F 17/16

Метки: вычисления, матрицы, функций

...модулю М могутбыть выполнены на базе сумматора помодулю М с нулевым сигналом на втором входе или на базе ПЗУ, при конкретной реализации некоторые элемен"ты, например 87 и 88, могут быть объединены, узел 81 может быть реализован на базе сумматора, коммутаторымогут быть реализованы, например, набазе трехстабильных элементовК 155 ЛП 8, причем их разрядность определяется разрядностью передаваемойинформации.При реализации устройства на конкретной элементной базе может воз"1439618 3, Шершнев СоставителТехред И ктор В. Романе Л. Гратилл оданич Заказ 6080/ 704 дпис но Государственного комитета ССделам изобретений и открытийосква, Ж, Раушская йаб., д 3035 город, ул. Проектная,оиэводственно-полиграфическое предприятие, 3 143961 никнуть...

Устройство для операций над матрицами

Загрузка...

Номер патента: 1443003

Опубликовано: 07.12.1988

Авторы: Каневский, Котов

МПК: G06F 17/16

Метки: матрицами, операций

...1 принимается в регистр 4.1.1. Во втором такте элемент С, поступает на(о)вход блока 1.1,1, на выходе которого получается частное С, /С= ц,= С, .Это частное в конце такта принигмается в регистр 10.2.1 блока 1.2,1,; 50а элемент С , = 1 г, принимается в(а)регистр 7,2,1.В третьем такте элемент С поступает на вход блока 1,1.1, на выходе которого получается частное 55 С о /С= Б 1 = С, Элемент поступает на первый вход блока 1,2,1. На выходе умножителя 8.2,1 получается(а) а) (а)произведение С , / С , С ; , которое поступает на вход вычи тателя 9 . 2, 1 , и н а е г о выходе получается выраже, (а) ( ф) (а) (а)ние С = С - Сг /Си Сг 1 гг(а) (а) В конце такта частное С 1 /С(а)В четвертом такте элемент С) подается на вход блока 1,1.1, на выхоце...

Устройство поклеточного умножения матриц

Загрузка...

Номер патента: 1444819

Опубликовано: 15.12.1988

Авторы: Вышинский, Рабинович, Тихонов, Фесенко

МПК: G06F 17/16

Метки: матриц, поклеточного, умножения

...произведения.Предлагаемое устройство выполняетпоклеточное умножение матриц за Мтактов работы.55В исходном состоянии в сдвиговыерегистры 1 записана управляющая информация в виде числовой матрицы,соответствующей предстоящему вычислительному процессу умножения клеточных матриц требуемой размерности,Устройство поклеточного умноженияматриц работает следующим образом.С входа 10 устройства в блок 3управления поступает сигнал "Началоработы", который запускает генератор11 синхронмпульсов, устанавливает вединичное состояние триггер 12 и устанавливает в нулевое состояние счетчик 15.Сигнал "Начало работы" поступаеттакже на выход 8 блока 3 управления,откуда передается для обнуления результата блоков 2, Генератор 11синхроимпульсов...

Устройство для обращения матриц и решения систем линейных уравнений

Загрузка...

Номер патента: 1444820

Опубликовано: 15.12.1988

Авторы: Авгуль, Подрубный, Седухин, Семашко, Якуш

МПК: G06F 17/11, G06F 17/16

Метки: линейных, матриц, обращения, решения, систем, уравнений

...2девятом, десятом и одиннадцатом тактах (фиг.1). з144 и дополнительный разряд 1, на вход21 - элемент а, и дополнительный разряд О (фиг,1), В ОБ 2 и в регистр 8 записывается элемент а, , триггер 1 находится в единичном состоянии, триггер 12 устанавливается в единичное состояние, на выходе узла деле-.И ния формируется значение а1 эа,Э /а которое подается на выход 17 (фиг,2 и 4), В ОБ 2 2, в регистр 21 записывается элемент а , триггер 26 устанавливается в единичное состояние, в регистр 23 записывается элемент а) , триггер 28 находится в нулевом состоянии, на выходе умножи" теля 24 Формируется значение а 1,2ка г, которое поступает на вход вычи"ьфтателя 25, на второй вход которого подается элемент а , на выходе вычитателя 25 Формируется...

Устройство для операций над матрицами

Загрузка...

Номер патента: 1464171

Опубликовано: 07.03.1989

Авторы: Лиходед, Седухин, Соболевский, Якуш

МПК: G06F 17/16

Метки: матрицами, операций

...Ь , на выходе умножителя 13 формируется произведение ЬЬ, навыход 5 подается значение Ъ, в блоке 4, в регистр 26 записывается значение ЬНа четвертом такте на вход 1подается элемент а, , 1, а на (в ++ 1)-й вход первых групп входов 1и 1 э - дополнительный разряд 1. При этом в блоке 4 , формируется значеэ((4) (о) Я О) ние аээ = а - аа котороеподается на вход 23, блока 41, а на вход 23 блока 4 д, - дополнительный разряд О, на выход 6 подается значение с, , в блоке 4 форЬ)(1)мируется значение а = а э /а = с, которое подается на вход 24 на вход 8 блока 4 ц, - дополнительный разряд О, в блоке 4( в регистры 11 записывается значение Ькоторое подается на выход 5, .На пятом такте на (ш + 1)-й входпервых групп входов 11 и 1 подается...

Устройство для умножения матриц

Загрузка...

Номер патента: 1471201

Опубликовано: 07.04.1989

Авторы: Грищенков, Калалб, Царев

МПК: G06F 17/16

Метки: матриц, умножения

...матрица Х подается на вход 8 устройства в следующей последовательности: за элементами первого столбца подаются элементы второго столбца, затем третьего и т.д. Матрица У подается в устройство так же, как и в предыдущем случае. Одновременно с прохождением через мультиплексор 18 на вход 15 умножителя 19 элементы матрицы У проходят через мультиплексор 16 на вход группы регистров 17 и записываются в регистры, Группа регистров 17 устроена таким образом, что эле мент, записываемый в нее на очередном такте, попадает на место элемента, записанного в предыдущем такте, а сам этот элемент сдвигается на одну позицию к выходу (запись мат рицы 7 в ОЗУ необходима потому, что каждый элемент этой матрицы участвует в вычислениях М раз).Таким образом, через...

Устройство для сжатия двоичных векторов

Загрузка...

Номер патента: 1476484

Опубликовано: 30.04.1989

Авторы: Айдемиров, Бодин

МПК: G06F 17/16

Метки: векторов, двоичных, сжатия

...ячейки, в каждой ячейке выход элемента ИЛИ соединен со стробирующим входом триггера.2. Устройство по и. 1, о т л и ч аю щ е е с я тем, что, с целью повышения производительности устройства, в каждую ячейку введены второй элемент И и второй элемент ИЛИ, причем в каждой ячейке инверсный вход второго элемента И соединен с первым входом первого элемента И, прямой. вход второго элемента И соединен с вторым информационным входом мультиплексора, выход второго элемента И соединен с первым входом второго элемента ИЛИ, выход второго элемента ИЛИ щ-й ячейки (щ=1,п) соединен с вторым входом второго элемента ИЛИ (щ+1)-й ячейки, выход второго элемента ИЛИ и-й ячейки соединен с сигнализирующим выходом устройства. Изобретение относится к автоматике и...

Устройство для вычисления деконволюции

Загрузка...

Номер патента: 1494017

Опубликовано: 15.07.1989

Авторы: Авгуль, Ленев, Седухин, Якуш

МПК: G06F 17/16

Метки: вычисления, деконволюции

...вход 8 (Э)блока 44 б - значение Х, с выхода 14 блока 4,г на вход 17 блока 4 гг значение У, с выхода 16 блока 4 зб на вход 8 блока 42 г- значение Х 4, В блоке 445 формируется значение У г - Х О в блоке 4 - значение Т 7 " 2 г Ха 4На десятом такте на входы 22 (д=1,и) подаются соответствующие элементы Я с выхода 14 блока 446 на вход 17 блока 4 зб подаетсЯ значение У 6, с выхода 14 блока 4, на(Ч (4)7 г - Х,С),.На одиннадцатом такте на входы 2). (2= и) подаются соответствующие элементы Ь);,с выхода 4 блока 4 Эг на вход 6 блока 447 подаются значения Уг, с выхода 24 блока 456 на вход 8 блока 447 - значение Хб . В блоке 447 фоРмиРУетсЯ значение Уг = 2 г - Х 6 Ю 6,(г) (Р)На двенадцатом такте на входы 21 (2 = 1,и) подаются соответствующие элементы...

Матричное устройство для вычисления свертки

Загрузка...

Номер патента: 1494018

Опубликовано: 15.07.1989

Авторы: Лиходед, Седухин, Соболевский, Якуш

МПК: G06F 17/16

Метки: вычисления, матричное, свертки

...блоке5 г формируется значение у = у +г+ Я 4 Хг, а В Операционном блоке 56 -значени У = У )+И)Х),На втором такте на входы 34 и 1 зподаются соответственно элементы Х ьи Я г. При этом в операционном блоке54, формируется значение 76 ы уб+Щ (г)10) 6фг+" гХЙа третьем такте на вход 14. по"дается элемент Я При этом в операционном блоке 54 г Формируется энаИ И)че ие Уз У+ ЯХ З, в ОпеРаЦионном50 55 сп) подключен к второму информа 5 1 О 15 20 25 30 35 40 45 блоке 5 - значение У= У)+ Я Х5 ф г гв операционном блоке 5 - значениеНа четвертом такте на вход 3 по 43дается элемент Х .При этом на операционном блоке 5) Формируется значе(4) (ние У = У 6 + ЦХ 4, в операционномблоке 54 - значение У 4 = У 4 +ЯдХЗ,И) 2)в операционном блоке 5 -...

Устройство для решения матричного уравнения вида ах=в

Загрузка...

Номер патента: 1509932

Опубликовано: 23.09.1989

Авторы: Авгуль, Мищенко, Седухин, Семашко, Якуш

МПК: G06F 17/11, G06F 17/16

Метки: ах=в, вида, матричного, решения, уравнения

...(фиг. 1), .В. регистр 7 ОБ3 записывается элемент а,35На первом такте элемент а, и дополнительный разряд 1 подаются соответственно на 1-й и (1+1)-й. входы1 элемент а и дополнительно раз 112ряды О и О подаются соответственнона 1-й, (1+1)-й и (1+2)-й входы 1(Фиг, 1), В ОБ 3, в регистр 7 записывается элемент а 2. В ОБ 32, В регис тр 1 7 з аписыв ается элемент а 22 врегистр 18 - значение 1/а, в регистр 19 " значение а" ,=а, /а, .(фиг4).1На втором. такте элемент а и доЗполнительныи разряд 1 подаются соответственно на 1-й и (1+1)-й входы501 , элемент а и дополнительные раз 9ряды О и 1 подаются соответственнона 1-й (1+1)-й и (1+2)-й входы 1 е,элемент а н дополнительные разряды0 и .О подаются соответственно на1-й, (1+1)-й и (1+2)-й входы 1 ....

Устройство для lu-разложения матриц

Загрузка...

Номер патента: 1509933

Опубликовано: 23.09.1989

Авторы: Каневский, Котов, Масленников

МПК: G06F 17/16

Метки: lu-разложения, матриц

...вход которого из блока 9.1 памя"ти выдается (из ячейки с адресом(000 значение а(1, блок 4,1 выполняет операцию деления, и с его выхода а,(а ,=У пройдя через коммутатор 7,1, записывается в регистр 8,1,и; пройдя через коммутатор 6.1, записывается в блок 9.1 памяти по адресу (101) поступающему со счетчика 21.1,В десятом такте 1 1 из регистра8,2 переписывается в регистр 8.3 ипоявляется на выходе устройства, Б 1из регистра 8.1 переписывается в регистр 8,2, счетчики 12.2; 21.2 и12,1 увеличивают свое состояние наединицу, на выходе схемы 14.2 сравнения появляется с входа устройствана вход вычитателя 5.1, с первоговыхода блока 9.1 памяти через коммутатор 3.1 на вход блока 41 поступает а (по адресу (101) , поступающему со счетчика 21.1), на...

Устройство для умножения ленточной матрицы на вектор

Загрузка...

Номер патента: 1517039

Опубликовано: 23.10.1989

Авторы: Кричмара, Сердцев, Соколов

МПК: G06F 17/16

Метки: вектор, ленточной, матрицы, умножения

...Входные потоки д внешним устройством входы, как показано Каждый операцион няет следующую функ1517039 с = 1 с,%г О О 0 О Яд айаг а О О Ид а 82 21 О а, 92 Яу ного блока к другому. Рассмотрим порядок вычисления элементов вектора На третьем такте в третьем операционном блоке 1 вычисляется значениеа Ь на четвертом такте это знаичсцие записывается в третий регистр5, 11 а пятом такте частичная суммавписывается в элемент 2 задержки цатакт, в четвертом операционном блоке1 вычисляется а, Ь и суммируетсясо значением в элементе 2 задержки,ца шестом такте с, поступает на выхсд через такт вычисляется с, ит.д,Формула изобретения Устройство для умножения ленточной матрицы на вектор, содержащее в операционных блоков (в - ширина ленты матрицы), каждый...

Устройство для ll -разложения симметричных матриц

Загрузка...

Номер патента: 1520542

Опубликовано: 07.11.1989

Авторы: Выжиковский, Каневский, Масленников

МПК: G06F 17/16

Метки: матриц, разложения, симметричных

...7 операцион.ного блока 1.2,3 выполняет деление, и 40 с его выхода выражение (Ь э - щ у кщ,) /щ .т = щпринимается в регистры 6 и 3 блока 1.2.3. В этом же такте из регистра 3 блока 1,1.2 выражение а т - 1 , = 1 т поступает на 45 первый вход блока 24 операционного блока 1.2,2, который выполняет операцию (х , и полученное значениеа тт - 1 = 1 записывается в регистры 20-22 блока 1.2.2В этом же такте иэ регистра 22 блока 1.1,1 1, переписывается в регистр 4 блока 1.1.2, а также постуйает"через коммутатор 9 блока 1.1.2 на второй вход блока 7 операционного блока 1.1.2, на первый вход которого поступает иэ регистра 5 блока 1.1,2 1, а на второй вход вычитателя 8 блока 1.1.2 42 6поступает аз, блок 7 операционного блока 1.1.2 выполняет умножение,...

Устройство для обращения матриц

Загрузка...

Номер патента: 1527643

Опубликовано: 07.12.1989

Авторы: Лиходед, Седухин, Соболевский, Якуш

МПК: G06F 17/16

Метки: матриц, обращения

...состоянии регистры 1 О зуют матрицу (и+1(и, операционные11 и 24-26 и триггеры 12, 13 и 29- блоки первой и второй групп распо 32 устанавливаются в нулевое состоя- ложены в позициях соответственноние. )5 (1 З)-х и (2,1)-х Ц 1,п; д.=2 п),региНа нулевом такте на вход 1, пода- стгы расположеныв позициях (и+1,3)-хвоется и)-разрядный элемент ан и допол- )-й информационный вход устройстванительные (и)+1)-й разряд 1 и (в+2)-й подключен к первому информационномуразряд О, При этом в операционном входу Ц, 1)-го операционного блоблоке 2, в регистр 11 записывается 20 ка, первый информационный вход (1,элемент а , р)-го операционного блока (1 2,пНа первом такте на вход 1( подается р=1,п) подключен к первому инфорэлемент а, (ш+1)-й разряд 0 и...

Устройство для вычисления свертки

Загрузка...

Номер патента: 1532947

Опубликовано: 30.12.1989

Авторы: Болкисева, Григорьян, Мазурчук, Пухов, Стасюк

МПК: G06F 17/16

Метки: вычисления, свертки

...Х(2), Х(3) соответственно,На входы второй группы информационных входов 5(1), 5(2), 5(3), 5(4)подаются значения младших разрядов4У(0), У(1), У(2), У(3) переменныхУ(0), У(1), У(2), У(31 соответственно. С подачей сигнала на второй управляющий вход 7 и в 2 празрядныхрегистрах 2 образуются значенияЕ(О) = 2Х(0)У(0);е(1)=2 1 х(1)т(о)+х(о) (1)3;Е(2) =2Х(2) У(0)+Х(1) У(1)++Х (1) 7 (2 ) +Х(0) У (3)соответственно. Носле подачи сигналана первый управляющий вход 6, старшие4 разряда содержимого 2 п-разрядныхрегистров 2 записываются в соответст"вующие и-разрядные регистры 3.В начале второго цикла на входывторой группы информационных входов5(1), 5(2). 5(3) 5(4) поступают зна"чения следующих разрядов у(0), у(1),У(2), 1(3) переменных 7(0), У(1),г(2),...

Устройство для операции над матрицами

Загрузка...

Номер патента: 1534470

Опубликовано: 07.01.1990

Авторы: Курбацкий, Ленев, Мищенко, Якуш

МПК: G06F 17/16

Метки: матрицами, операции

...первый его вход подается значение Ъ, а на второй вход - постоянно единица.На первом такте элементы аО и а, ,подаются соответственно на входы 1 и 1. При этом в блоке 4формируется значение а, = с, = а(/ /а , которое подается на вход 25 блока 4 , вблоке 4 2 в регистр 27 за-,(о)писывае тся элемент а , Ъ , , который подается на вход 9 блока 4, а на вход 9 блока 4 - дополнительный разряд О, значение Ъ, с выхода 23 блока 4 подается на элемент 5 задержки. 20На втором такте элементы а О,а 22, 1 и а 3, 1 подаются соответставенно на входы 11 и 1, 1 ри этомв блоке 4 формируется значение 2 Ба,) = с, = а", /а(, которое прдаетсяна вход 25 блока 4 зд. , в блоке 4 а(о) ( И,формируется значение а= айаг а,акоторое подается на вход 9 блока 4 з,а на вход 9...

Устройство для умножения ленточной матрицы на полную матрицу

Загрузка...

Номер патента: 1534471

Опубликовано: 07.01.1990

Авторы: Кричмара, Романовский, Сердцев

МПК: G06F 17/16

Метки: ленточной, матрицу, матрицы, полную, умножения

...третьего такта в опера ционном блоке (3,1) вычисляется частично сумма а хЪ. На следующем такте она Фиксируется в третьем регистре 5.На пятом такте первая частичная 20 Сумма а хЪ 4 записывается в элемент 2 задержки на такт и подается на третий вход операционного блока (4,1). В этом же такте и н этом же операционном блоке происходит запись в пер вый 3 и второй 4,регистры значений а, Ъ.В результате умножения и суммирования в блоках б и 7 вычисляетсяС= аЪ 44 + а 4 Ъд 4,30На следующем такте значение сЗаписывается в третий регистр 5 ипоступает на выход устройства.35Остапьные элементы матрицы сС ) вычисляются аналогично н конвейерном режиме .Формула изобретения40Устройство для умножения ленточной матрицы на полную матрицу, содержащее...

Устройство для умножения матриц

Загрузка...

Номер патента: 1536399

Опубликовано: 15.01.1990

Авторы: Драенков, Изотов, Татур, Якуш

МПК: G06F 11/22, G06F 17/16

Метки: матриц, умножения

...импульсов на управляющие входы элементов памяти по группам 10 и 11 (нафиг,4 эти сигналы не показаны) осуществляется вывод диагноза, Наличие хотя бы одной "1" в выходном словедлиной п свидетельствует о возникновении отказа устройства,В результате рассмотрения тестирования основной части, аппаратуры осталась непроверенной исправностьсвязей внешних входов устройства соконечными вычислительными модулями,Структура сети позволяет выполнитьданную проверку путем прогона всех "О"и всех "1" по первым и вторым группамвходов и выходов устройства,формула изобретенияУстройство дпя умножения матриц, содержащее матрицу пдп (где и - порядок перемножаемых матриц) вычислительных модулей, причем 1-й (1 = 1,и) вход первой группы информационных входов...

Устройство для вычисления произведения матриц

Загрузка...

Номер патента: 1545229

Опубликовано: 23.02.1990

Авторы: Зубенко, Корченко, Кучугурный, Лисник, Стасюк

МПК: G06F 17/16

Метки: вычисления, матриц, произведения

...фиг, 1 приведена схема устройства для вычисления произведения мат". сумматоров 1 первую входную шину 24И = 1, т 1 1 = 1, Г) значений первойстроки матрицы, вторую входную шину 153 значений первой строки матрипЬ 4,входных шнн 4 задания первого вектора-столбца устройства Ц = 1, 2,н), 3-входных шин 5, задания второго вектора-столбпа устройства, (тп 1)входных шин 6; задания исходных векторов и (т Г) выходных шин 7, .Устройство для вычисления произве"дения матриц содержит Г матриц ши блоков сумматоров 1, каждын из к 25рых содержит т сумматоров 8, причемвыходы 1-го сумматора 8 (1 = 1, щ)подключены к входам первого гаЕмого 1-го сумматора 8 этого же окасумматоров 1. Выходы щ-го сумматора 8 3блоков сумматоров 1 1-го столбца Ц1, и) 1...

Устройство для lu-разложения матриц

Загрузка...

Номер патента: 1548795

Опубликовано: 07.03.1990

Авторы: Каневский, Клименко, Котов, Логинова

МПК: G06F 17/16

Метки: lu-разложения, матриц

...коммутатор 36, на 50 вход блока 1 6 - непосредственно, Выход регистра 27 (числитель 1 ) поединичному сигналу через коммутатор11 подключается к входу делимого блока 17, выход регистра 28 (числитель1) по сигналам 10 через коммутатор12 - к входу делимого блока 18,выходрегистра 19 (Б ) по нулевым сигналамчерез коммутатор 37 - к входам делителя блоков 17 и 18.Таким образом, к концу четвертого такта на выходах блоков 13-8 получают соответственно Н первуют 4 фразность з 5, первую разность числителя 1 первую Разность 1 1 54 З ф 44З 2 ф1 , Б момент времени С 14,1 1.,Зз1принимаются в регистры 19, 23 и24 соответственно, а первые разностизз, числителя 14 и Н 44 - в Реги 4 З 44 Остры 26-28 соответственно,В начале пятого такта (С ) в реги"тр 1...

Устройство для перемножения матриц

Загрузка...

Номер патента: 1552200

Опубликовано: 23.03.1990

Авторы: Лиходед, Седухин, Соболевский, Якуш

МПК: G06F 17/16

Метки: матриц, перемножения

...подаются нулевые55 значения.На нулевом такте на входы 1 и 3лустройства подаются соответственноОэлемент а,1 и элемент Ь с двумя до- н00 6 5 15522полнительными (ш+1)-м и (ш+2)-м нулевыми разрядами. При этом в вычислительном модуле 5 формируется зна-чение Е= Е+ а Ьц (фиг, 1, 3).На первом такте на входы 1, 1 о,3, и 3 устройства подаются соответственно элементы а, а (Ь 1 , 0,1)1и (Ь 1, О, О) . При этом в вычислительном модуле 5 ц Формируется значение+а, Ъ, в вычислительном моИ (о 1ип - 6 идуле 5 - значение Е,= Е, +а, Ьв вычислительном модуле 5, - значеС ) (о)ние Е, = Е,+ ацЪщ.На втором такте на входы 1, 1, 153 и 3 подаются соответственно ну 1левое значение, элементы а , (с,1,0) и (Ь , 0,1), При этом в вычислительном модуле 5,...

Устройство для вычисления двумерной свертки

Загрузка...

Номер патента: 1573460

Опубликовано: 23.06.1990

Авторы: Косьянчук, Лиходед, Соболевский, Якуш

МПК: G06F 17/16

Метки: вычисления, двумерной, свертки

...элемент х 1 о, а в регистр 12 - элемент х 1 , В вычислительном. модулещ формируется значениеООО оооо + +Яо,хо , в регистр 11 записывается элемент хНа третьем такте в вычислительном модуле 5 , Формируется значение г о = оюо =яцо + Я х в регистр 11 записывается элемент х и, а регистр 12 - элемент х. В вьгяислительном модуле 5 , Формируется значение е=е +о + Ыц,х и , в регистр 11 записывается элемент х 1, в регистр 12 - элемент х о . В вычислительном модуле 5 формируется значение ко = г , +о + И, хоо, в регистр 11 записывается5 1 5элемент х , а в регистр 12 - элемент х , . В вычислительном модулеГ 2 уЭ Лю ФОРМИРУЕТСЯ ЗНаЧЕНИЕ го 0 =г, ++ Я 0 х 00, в регистр 11 записываетсяэлемент х 0, а в регистр 12 - элементхВ вычислительном...

Устройство для обращения матриц

Загрузка...

Номер патента: 1575204

Опубликовано: 30.06.1990

Авторы: Царев, Чебан

МПК: G06F 17/16

Метки: матриц, обращения

...5 присутствует "0". "О на прямом вьиоде 3 триггера 2 не позволяет записывать информацию через ,блок 9 ввода в регистры 15, "1 с обратного выхода 4 триггера 2 подается на тактовые входы арифметичес 1575204ких узлов 19 и синхронизирует поступающие на их информационные входы данные, На выходе арифметическогоузла 19;, где х,11,М - 1, формию + И 1, с 1щ1 н,11+11 1,1Аг и поступает на+ 1,1 + 1 вход коммутатора 20. Из коммутатора 20 данные поступают на информационные входы регистров 21 (фиг.6) и записываются в них, Таким образом в регистре 21 записывается а, в регистр 21,(1)1 ю 1 э где 1, 1 = 1,Б, записывается а.111 Генератор 1 тактсвых импульсов"вырабатывает третий тактовый импульс, который поступает на счетный вход триггера 2, в...

Устройство для операций над матрицами

Загрузка...

Номер патента: 1575205

Опубликовано: 30.06.1990

Авторы: Каневский, Клименко, Котов, Куц, Логинова

МПК: G06F 17/16

Метки: матрицами, операций

...вычислении системы линейных уравнений к исходной матрице (ИЯ) справа дописывается Я столбцов свободных членов (в этом случае М=Ч+Я) и после того, как исходная матрица преобразована в единичнул, на месте столбцов свободных членов получаем семейство решений данной системы уравнений. Число 8 при данной организации вычислений может быть любым натуральным. Вычисления производятся по следующим формулам:1 к (к1 к а, а /а, К 12 Ы х,1+1, К+2Ч.1 к 1 (к 1 1 к 1(к ) (к 1к кк к ф а=а" .цПри вычислении обратной матрицы к исходной матрице справа дописывается единичная матрица размернос-. ти НкЧ (в этом случае М=2 И) и послетого, как исходная матрица преобразо. вана в единичную, ка месте приписанной справа единичной получаем обрат) Г 1 О О О 1 О О О 1...

Устройство для умножения матриц

Загрузка...

Номер патента: 1585804

Опубликовано: 15.08.1990

Авторы: Бондарь, Гриневич, Демидов, Семашко

МПК: G06F 17/16

Метки: матриц, умножения

...С.На чертертом такте на первые входы 18 блока 8 суммирования поступают операции с выходов 21 блока 5 суммирования, а на вторые входы 19 - с выходов 21 блока 5 суммирования.В конце четвертого такта работы устройства на выходах блока 8, суммирования будут сформированы следующие операнды; на выходе 21, - с =а Ь;, + +а 1 э Ьэ 1+ а Ь 1+ а 1 Ь.,+ а Ь 1+ + а, Ь 1+ аЬ 1+ а 1 Ь 1, н выход+ а 1 ьЬХ+ а 1 Ь+ а 1 цЬ 11 фна выходе 21- а,Ь 11+ аЗЬ э 1+ ау + аЬ ; на выходе 211 - О.Таким образом, в конце 4 такта на сумматоре 20, блока 8 суммирования будет сформирован первый элемент с11 результирующей матрицы С, а на сумматорах 21 и 21начнется формирование соответственно элементов с, и с 1.Аналогично вычисляются остальные элементы матрицы-результата С....

Устройство для вычисления свертки

Загрузка...

Номер патента: 1587539

Опубликовано: 23.08.1990

Авторы: Косьянчук, Лиходед, Соболевский, Якуш

МПК: G06F 17/16

Метки: вычисления, свертки

...а в обозначении Уномер указывает номер такта работы устройстваа,Устройство работает следующим образом.40В исходном состоянии регистры 15-17, 27-30 устанавливаются в нулевое состояние.Рассмотрим работу устройства при вычислении свертки для входного век тора Х (1,5) и начальных значений У (1,2) .+ (д)о хо Формула изобретения Устройство для вычисления свертки, содержащее матрицу Ро х 1 (Ро, 1 размерности соответственно вектора весовых коэффициентов ь 1) и выходного вектора у) вычислительных модулей, причем первый информационный вход (1,3) -го вычислительного модуля подключен к первому выходу (,1-1)-го вычислительного модуля (Г = Р, + 2, Р + Ро+ 1, 1 = 2 1; РУ - РазмеР- ность вектора весовых коэффициентов г), второй информационный вход На...