Патенты с меткой «одноразрядный»

Страница 3

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1374216

Опубликовано: 15.02.1988

Авторы: Авгуль, Дубовик, Супрун, Якуш

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...и четвертыйческих входы сумматора соединены соответственно с первым, вторым и третьим входами первого элемента сложения помодулю два, второй вход сумматора4 О подключен к входу элемента НЕ, о т -. л и ч а ю щ и й с я . тем, что, сцелью упрощения, сумматор содержитО О второй и третий элементы сложенияпо модулю два и элемент РАВНОЗНАЧО О 45 НОСТЬ, входы которого подключены квыходу элемента НЕ и третьему и четО О вертому входам сумматора, цходы второго элемента сложения по модулю дваО 1 соединены с выходами элемента РАВНОЗНАЧНОСТЬ второго элемента И и втоО О рым входом сумматора, а выход соединен с выходом младшего переноса сумО 1 матора, первый вход которого подключен к первому входу третьего элемента1 55 сложения по мОДУлю ДВа, Второй...

Одноразрядный сумматор на моп-транзисторах

Загрузка...

Номер патента: 1381490

Опубликовано: 15.03.1988

Авторы: Варшавский, Мараховский, Тимохин, Цирлин

МПК: G06F 7/50

Метки: моп-транзисторах, одноразрядный, сумматор

...нулевое значение (Я; = О), что возможно только при единичном значении на входе переноса (С;., = 1), то закрыт и транзистор 9 и на выходе переноса - единичное значение (С; = 1). Если на выходе суммы имеется единичное значение (8; = 1), что возможно только при нулевом значении на входе переноса (С;, = 0), то транзистор 9 открыт.Кроме того, открыт и транзистор 10, на затворе которого имеется единичное значение, вследствие того, что транзистор 7 закрыт нулевым значением, поступающим с выхода элемента РАВНОЗНАЧНОСТЬ 1, В результате на выходе переноса будет нулевое значение (С; = О)При единичном значении на входах обоих слагаемых (х,у = 1) на затворе транзисторов 8 и 5 имеется единичное значение. Транзистор 5 будет открыт, но из-за того,...

Одноразрядный сумматор

Загрузка...

Номер патента: 1410022

Опубликовано: 15.07.1988

Авторы: Комаров, Моторин, Теленков

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...уровни "1", "0", на входы "1", "О", Выход элемента И-ИЛИ-НЕ 1 остается в исходном состоянии лог, "0", а выход элемента И-ИЛИ-НЕ 2 переключается в лог, "1" и совместно с входом 10 равным лог, "1" формирует на выходе элемента И-ИЛИ-НЕ 3 (выход 16) уровень лог. "О". Уровни лог. "0" на входе 11 и выходе элемента И-ИЛИ-НЕ 1 подтверждают исходное состояние лог, "1" на выходе элемента И-ИЛИ-НЕ 4 (выход 17). Уровень лог. "0" на входе 11 и уровень лог. "1" на входе 12 подтверждают исходное состояние лог, "0" на выходе элемента И-ИЛИ-НЕ 6 (выход 19). Переключение выхода элемента И-ИЛИ-НЕ 2 в лог. "1" вызывает переключение элемента НЕ 9 в лог, "0", а переключение входа 10 в лог. "1" вызывает переключение элемента НЕ 7 в лог, "0", при этом...

Одноразрядный двоичный сумматор

Загрузка...

Номер патента: 1411736

Опубликовано: 23.07.1988

Автор: Дьяченко

МПК: G06F 7/50

Метки: двоичный, одноразрядный, сумматор

...выход 11 сигнала генерации переноса, выход 12 сигнала переноса,вход 13 управления режимом работы,В представленной схеме подаваемый 25на вход 6 первый операнд эадан в прямой форме А, подаваемый на вход 7второй операнд задан в инверсной форме В, а подаваемый на вход 8 переносзадан в прямой форме С, в связи счем узел 1 выполнен на псслецовательно включенных элементах РАВНОЗНАЧНОСТЬ 14 и НЕРАВНОЗНАЧНОСТЬ 15, узел2 - на элементе И-НЕ 16, узел 3 - на,элементе ИЛ 1-НЕ 17 узел 5 - на эле 335менте НЕРАВНОЗНАЧНОСТЪ 18.Сумматор работает следующим образом.При подаче на вход 13 сигнала Я=1выполняется операция "А плюс В", гдеоперанды А и В представлены в прямыхкодах. При Я=О сумматор выполняетоперацию "А минус В" также в прямыхкодах. Одноразрядный...

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1417012

Опубликовано: 15.08.1988

Авторы: Авгуль, Криницкий, Супрун, Якуш

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...14-16,Сумматор работает следующим 5 , образом.На входы 10-13 подаются двоичные переменные Х - Х 4 соответственно. На(выходе 14 реализуется логическая функция 4 5 1 б 7 0 0 0 1 1 0 О 1 1 1 О 0 О 1 О 0 0 1 О О 0 1 0 1 0 1 О 11 О1 1 1 Четырехвходовый одноразрядный сумматор, содержащий два элемента сложения по модулю два и элемент И, причем входы первого элемента сложенияпо модулю два соединены с входами сумматора с первого по четвертый а выход - с первым выходом сумматора, выход второго элемента сложения по мо дулю два соединен с вторым выходомсумматора, входы элемента И соединены с входами сумматора с первого почетвертый, а выход - с третьим выходом сумматора, о т л и ч а ю щ и й - 40 с я тем, что, с целью повышениябыстродействия,...

Одноразрядный сумматор-вычитатель

Загрузка...

Номер патента: 1424013

Опубликовано: 15.09.1988

Авторы: Ерохин, Рогозов, Чернов

МПК: G06F 7/50

Метки: одноразрядный, сумматор-вычитатель

...срабатывания ороговых детекторов токи берутся цд 0,5 кванта меньше, чем указацо в в 1 ражаиях. В базу транзисторов 7 инжекТор задает ток 0,5 1 в базу транзистора 8 - 2,5 1, а в базы транзисторов 9,12 - 1,5 1, Указанные соотношения токов обеспечиваются соотношением геометрических размеров эмиттера и коллектора инжекционного транзистора,Одноразрядный сумматор-вычитательработает следующим образом,Предположим, на входы устройстваподается следующая комбинация входных сигналов: а, = Ь, = Р, = 1. Вэтом случае транзисторы 1, 2, 3 открыты и отводят через свои коллекторыпо одному кванту тока. С баз транзисторов 7-9 будет отбираться три дискрета тока, с базы транзистора 12два дискрета тока, а так как их базовые токи меньше указанных значений,то...

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1429108

Опубликовано: 07.10.1988

Авторы: Авгуль, Супрун

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...15 ,младиего переносов соответственно,Сумматор работает следувщим обра-зом.На входы 9-12 подавтся двоичные 2 О переменные х х, хх соответственно. На выходе 13 реализуется логи ,;ческая Аункция Б=-(х, Ю х 1 О+ (х О+ О+ х 1, соответстиувщая сигналу суммы; на выходе 14 - логическая Ьункция 5 Р = х, х, хх , соответствувщая сигналу старшего переноса, на выходе 15 - логическая вункция Г = (х, О+ О+х ) (х С+)хО+ х хС+)х х, соответствувщая сигналу младщего переноса.Значения указанных логических Аункций представлены в таблице,Формула изобретения Четырехвходовый одноразрядный сум 35матор, содержащий первьп, второй и третий элементы СЛОЖЕНИЕ ПО МОДУЛЮ 2,первый и второй элементы И, причемпервый и второй входы первого элемента СПОЖЕНИЕ ПО МОДУЛЮ 2...

Одноразрядный сумматор

Загрузка...

Номер патента: 1432504

Опубликовано: 23.10.1988

Авторы: Варшавский, Мараховский, Романовский, Цирлин

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...(Х,=1,,= О или Х,=О, У;=1), один иэ транз сторов 1 или 2 открыт и на их истоках имеется низкий потенциал, ко торый, поступая на затвор транзистора 3, закрывает последний. При этом входном наборе один иэ транэ асторов 8 или 9 открыт и на их с оках имеется высокий потенциал, к торый, поступая на затвор транз стора 1 О, закрывает последний,Если единичное значение имеется на обоих входах слагаемых (Х=У=1), на истоках транзисторов 1 и 2 имеется вЬсокий потенциал, который, поступая на затвор транзистора 3, открывает последний, и на его истоке появляется низкий потенциал, который поступает на затвор транзистора 10 и открывает его. При этом транзисторы Ы и 9 закрыты. На выходе 19 переноса сумматор,. формируется логическая функция пере-...

Одноразрядный сумматор

Загрузка...

Номер патента: 1432505

Опубликовано: 23.10.1988

Авторы: Варшавский, Гольдин, Кондратьев, Цирлин

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...обоих слагаемых (х у,=О) на затворе транзистора 12 имеется единичное значение с выхода первого элемента РАВНОЗНАЧНОСТЬ 1, открывающее этот транзистор, и нулевое значение с входа одного из слагаемых через этот открытый транзистор поступает на выход переноса (С;=О) . Если при этом на выходе суммы имеется единичное значение (Б;=-.1), открьгг транзистор 11, но нулевое значение с выхода переноса не пропускается на выход первого элемента РАВНОЗНАЧНОСТЬ диодом 10.Если на входе одного из слагаемых имеется единичное значение, а на входе другого слагаемого - нулевое значение (х =1, у;= О или х;=О, у;=1), на выходе, первого элемента РАВНОЗНАЧНОСТЬ 1 - нулевое значение, которое, поступая на затвор транзистора 12, закрывает его. Если при " этом...

Одноразрядный сумматор на кмоп-транзисторах

Загрузка...

Номер патента: 1439578

Опубликовано: 23.11.1988

Авторы: Варшавский, Кондратьев, Романовский, Цирлин

МПК: G06F 7/50

Метки: кмоп-транзисторах, одноразрядный, сумматор

...слагаемых (Х; = У; = О) на затворах транзисторов 5 и 12 имеется высо 50 кий потенциап и транзистор 5 открьгг, а транзистор 12 закрыт, при этом на стоках транзисторов 5 и б будет низкий потекциап, т.е. на выходе С;нулевое значение (С, = О) .Если на входе одного из слагаемых55 имеется единичное значение, а на входе другого слагаемого - нулевое значение (Х; = 1; У = 0 или С, = 0; У= 1), то на затворах транзисторов 5 и 12 будет низкий потенциал и транзистор 5 будет открыт, а транзистор 12 закрьгг. Если при этом на выходе суммы имеется нулевое значение, что возможно только при единичном значении на входе переноса (С;, = 1), то закрыт и транзистор 6, а транзистор 11 открыт, и на стоках транзисторов 5 и б будет высокий потенциал, т.е.на выходе...

Одноразрядный сумматор на моп-транзисторах

Загрузка...

Номер патента: 1441387

Опубликовано: 30.11.1988

Авторы: Варшавский, Гольдин, Кондратьев, Цирлин

МПК: G06F 7/50

Метки: моп-транзисторах, одноразрядный, сумматор

...у; = 1), то на выходе первого элемента 17 РАВНОЗНАЧНОСТЬ имеется нулевое значение, которое, поступая на затвор тразистора 10, закрывает последний. Если при этом на выходе суммы имеется нулевое значение (Б; = О), что,очевидновозможно только при единичном значении на входе переноса (С; = 1), то закрыт и транзистор 8, затвор которого соединен с выходом суммы, и на выходе переноса будет единичное значение (С; = 1) . Если жена выходе суммы имеется единичноезначение (Б, = 1), что, очевидно,возможно только при нулевом значениина входе переноса (С 1, -- 0), то транзистор 8 открыт, а поскольку при этомоткрыт и один из транзисторов 9 нли11, на затворе которого имеется единичное значение с входа одного из 10 .слагаемых, а стоке - нулевое значение с...

Одноразрядный десятичный сумматор

Загрузка...

Номер патента: 1464155

Опубликовано: 07.03.1989

Авторы: Будишов, Кочемасов, Некрасов, Новиков

МПК: G06F 7/50

Метки: десятичный, одноразрядный, сумматор

...элементами И 2 и 3, атакже элементом ИЛИ 6. На вторыевходы всех остальных элементов ИСВЛ 10 ЧАЮЩЕЕ ИЛИ 8, 9 и 11 подаетсяуровень логического нуля. При этомвторой, третий и четвертый разрядывыхода входного двоичного сумматора1 складываются по модулю два соответственно с вторым, третьим, четвертым разрядами числа 10 (1010) эле ментами ИСКЛЮЧАЮЩЕЕ ИЛИ 10-12.;Когда числа на выходе двоичноговходного сумматора 1 равны 12 (1100),13 (1101), на второй вход элемента ИСКЛЮЧАЯЦЕЕ П 1 11 поступает уровень единицы, формируемый элементами И 4 и 5, а также элементом НЕ 7. На вторые входы элементов ИСКЛЮЧАЮЦЕЕ ИЛИ 10 и 12 подается также логическая единица. На вторых входах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 8 и 9 уровень логической единицы, формируемый...

Одноразрядный комбинационный двоичный сумматор

Загрузка...

Номер патента: 1467553

Опубликовано: 23.03.1989

Авторы: Полянский, Тющенко, Хабибуллаев

МПК: G06F 7/50

Метки: двоичный, комбинационный, одноразрядный, сумматор

...обретения Одноразрядный комбинационный двоичный сумматор, содержащий четы х у с 1 2 3 4 5 б с 8 О О О 1 О 1 1 ОО 1О1 О 1 1 О О О О 1 1 О О, 1 1 О 1 1 1 О 1 О 1 1 1О1 1 1 О 1 1 О 1 1 1 1 1 1 1 11 О 1 1 1 1 1 1 О 1 1 1 1 1 О 1 1 О О 1 О О, 11 1 О О 1 О О 1 1 1 1Составитель А.Клюев Техред А.Кравчук Корректор М.ПожоЪ Редактор В.Данко Заказ 1196/45 Тираж 667 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101 В таблице представлены состояния на выходах элементов и на выходах переноса с и суммы Б сумматора в1зависимости от состояния на его входах: первого операнда х, второго операнда у и переноса...

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1479928

Опубликовано: 15.05.1989

Авторы: Авгуль, Супрун

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...седьмого элемента И подключены к выходам пятого и шестогоэлементов И. 10 15 20 Б =.Х,О+Х ЮХ ОХ соответствующая сигналу суммы.На выходе 15 реализуется логическая функция 1 х, Х Х Х 4 Б Р 1 РФ соответствующая сигналу младшего переноса,На выходе 16 реализуется логическая функция Р, (Х Х )(Х Х+),соответствующая сигналу старшего переноса,Значения логических функций Б,Р и Р для возможных наборов переменных Х, Х Х и Х, приведены втаблице,Четырехвходовый одноразрядный сумматор, содержащий первый сумматор по Составитель А. КлоевТехред Л,Олийнык Корректор О,Чигинева Редактор А, Ревин Заказ 3660 Тираж 668 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 1 13035, Москва, Ж, Раушская наб., д, 4/5...

Одноразрядный кзначный сумматор

Загрузка...

Номер патента: 1499336

Опубликовано: 07.08.1989

Автор: Журкин

МПК: G06F 7/50

Метки: кзначный, одноразрядный, сумматор

...детектор, причем вход первого порогового детектора соединен с первой группой входов сумматора, объединенных по схеме токовогосуммирования, выход первого порогово -го детектора соединен с входом первого токового .отражателя, выход которого соединен с выходом переноса сумматора, вход второго токового отражателя соединен с второй группой входов сумматора, объединенных по схеметокового суммирования, выход второготокового отражателя соединен с входомтретьего токового отражателя, выходкоторого соединен с выходом суммысумматора, о т л и ч а ю щ и й с ятем, что, с целью расширения областиприменения эа счет представления результата по модулю, значение которого меньше значения максимально возможной суммы входных сигналов, в него введены второй,...

Четырехуровневый одноразрядный сумматор

Загрузка...

Номер патента: 1501042

Опубликовано: 15.08.1989

Авторы: Бобров, Царев, Яковлев

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехуровневый

...на выходах 14, 15 переноса и суммы сумматора свидетельствуют о правильности логики его работы. Формула изобретения 40 Четырехуровневый одноразрядный сумматор, содержащий четыре пороговых детектора и семь токовых отражателей, выполненных на базе составных 45 транзисторов с инжекционным питанием, причем прямые входы пяти слагаемых соединены с входами первого и второ го пороговых детекторов, выходы которых соединены соответственно с50 входами первого и второго токовых отражателей, инверсный вход пяти слагаемых соединен с входом третьего порогового детектора, выход которого соединен с входом четвертого порогового детектора, выход которого соедиПороговые детекторы и токовые отражатели выполнены из составных транзисторов с неуправляемыми...

Одноразрядный сумматор

Загрузка...

Номер патента: 1509874

Опубликовано: 23.09.1989

Авторы: Варшавский, Гольдин, Кондратьев, Цирлин

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...слагаемых (Х; = У,=О) на затворах транзисторов 5 и 12 имеется высокий потенциал, и транзистор 5 открыт, а транзистор 12 закрыт, при этом на стоках транзисторов 5 и 6 будет низ-, кий потенциал, т,е. на выходе С; - нулевое значение (С; =О).Если на входе одного из слагаемых имеется единичное значение, а. на входе другого слагаемого - нулевое значение (Х,. 1, У; 0 или Х,. О, У; 1), то на затворах транзисторов 5 и 12 будет низкий потенциал, и транзистор2 будет открыт, а транзистор 5 закрыт,Если при этом на выходе суммыимеется нулевое значение, что возможно только при единичном значении навходе переноса (С; =1), то закрыти транзистор 6, а транзистор 9 открыт,и на стоках транзисторов 5 и 6 будетвысокий потенциал, т,е, на выходеС, - единичное...

Одноразрядный сумматор

Загрузка...

Номер патента: 1522193

Опубликовано: 15.11.1989

Авторы: Рогозов, Срывкина, Тяжкун, Чернов

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...н аноды диодов 1 - 3 25отбираются входными цепями. Поэтому транзистор 4 закрыт и, следовательно, транзисторы 5 - 7 открыты,При этом на выходах сумматора устанавливаются нулевые потенциалыБ=Р=О,При подаче на входы сумматора комбинации входных сигналов, в которойуровень логической единицы присутст"вует только на одном из входов например, А=В=О;С=1), в базу транзис 35тора 4 "через один иэ диодов поступает ток 1 , Транзистор 4 включен посхеме токойого повторителя, поэтомуиэ баз транзисторов 5 - 7 будет от 40бираться по одному дискрету тока Ь,Транзистор 5 закрывается, а транзистор 7 открывается. Последнее приводит к запиранию транзистора б. В результате на выходах сумматора, установится следующая комбинация выходныхсигналов: Б=1, Р...

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1524045

Опубликовано: 23.11.1989

Авторы: Анисимова, Земцова, Мутихина, Хлыстов, Чижухин

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...когда число единиц на входах сумматора 11 по модулю два равно одной или трем. 25На выходах 15 и 16 формируется двухразрядный код переноса. Значение младшего разряда переноса Н, определяется функцией П, АВБ 0 + АВЕЬ + АВЕО + + АВЕ 0+ АВЕЭ+ АВЙЬ.Значение второго разряда переноса П на выходе 16 равно единице, когда на входах элемента И 5 будет четыре единицы, т.е, П =АВЕЭ. 35формула изобретенияЧетырехвходовый одноразрядный сумматор, содержащий шесть элементов Исумматор по модулю два и четыре 40элемента НЕ, причем входы элементовНЕ соединены соответственно с входами первого, второго, третьего и четвертого операндов четырехвходовогоодноразрядного сумматора, входы первого элемента И соединены соответственно с входами первого, второго,третьего...

Одноразрядный двоичный сумматор

Загрузка...

Номер патента: 1575170

Опубликовано: 30.06.1990

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: G06F 7/50

Метки: двоичный, одноразрядный, сумматор

...выходах 12 и 13+ (а;О+Ь;) 1;Я = 1;.,ЯК;=1;, 3(а;9 Ь;);8 = 1 9 К =1, (+)(а;ЮЬ,).Благодаря наличию,цвух выхоцовосумм Я; и 8, и двух выходов переносов 1. и 1 ф сумматор позволяет(Формировать два комплекта сумм и переносов: один при условии, что входящий в группу перенос равен нулю,а другой при условии, что входящий.перенос равен единице, Таким образам, "предлагаемый сумматор может бытьиспользован при построении условногосумматора (см, фиг,2),Формула изобретенияОдноразрядный двоичный суюазор, содержащий элемент РАВНОЗНАЧНОСТЬ, блок Формирования суммы и блок формирования перекоса, причем входы слагаемых сумматора подключены к.входам элемента РАВНОЗНАЧНОСТЬ прямой и инверсный выходы которого соединены соответственно с первыми и вторыми входами...

Одноразрядный десятичный сумматор в коде “5421

Загрузка...

Номер патента: 1575171

Опубликовано: 30.06.1990

Автор: Тимошкин

МПК: G06F 7/50

Метки: 5421, десятичный, коде, одноразрядный, сумматор

...причем выходы разрядов трехразрядного двоичного сумматора соединены с первыми входами соответствующих разрядов корректирующего трех- разрядного двоичного сумматора, выходы разрядов которого соединены с выходами разрядов десятичного сумматора с первого по третий, выход четвертого разряда которого соединен с выходом сумматора по модулю два, первый, второй и третий входы блока формирования сигнала коррекции соединены с выходами соответственно первого, второго и третьего разрядов трехразрядного двоичного сумматора, а выход годключен к вторым входам первого и второго разрядов корректирующего треХраЗ - рядного двоичного сумматора, входу первых, вторых и третьих разрядов первого и второго операндов десятичного сумматора соединены...

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1575172

Опубликовано: 30.06.1990

Авторы: Авгуль, Супрун

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...сумматор работает следующим образом,На входы 6 .9 подаются двоичные переменные х. хсоответственно, На выходе 10 реализуется логическая функция Значения логических функций, реализуемых четырехвходовым одноразрядным сумматором, представлены в таблице. х/6 х /7 х/8 х/9 Г/12 Г/11 йо/10 25 й = х х 9 хЯ Формула изобретения Четырехвходовый одноразрядный сумматор, содержащий элемент И и элемент СЛОЖЕНИЕ ПО МОДУЛЮ 2, выход которого соединен с выходом суммы сумматора, а -й вход (=1,2,3) соединен с 30 Е = К(К(х,х,х,х )к х х хххЧх хххЧхххх 4 Ух хух х) х-м входом сумматора, четвертый вход 35соединен с четвертым входом сумматора и первым входом элемента И, выход соответствующая сигналу младшего переноса, На выходе 12 реализуется логическая...

Одноразрядный сумматор

Загрузка...

Номер патента: 1599854

Опубликовано: 15.10.1990

Авторы: Рогозов, Срывкина, Тяжкун, Чернов

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...и через диод 7 отберет входной ток транзистора 34, Последний закроется, но откроется транзистор 35, что вызовет насыщение транзистора 37. В результате на выходах сумматора устанавливаются нулевые значения сигналов: Р = Б = С.Если сигнал высокого логического уровня установлен на одном иэ входов (например, А = 1, В = С = 0), то био ОеЗ Тою Тф 2 То 3 6 з = -0,2 Тц, При этом транзистор ЗЬ откроется, что приведет к насыщению транзистора 33, который через свой коллектор и диод 7 отберет входной ток транзистора 34. Последний закроется, и, так как транзистор 35 закрыт, откроется транзистор 36 и закроется транзистор 37. В результате на выходах сумматора установятся следующие сигналы Ь = 1, Р = О.Если сигнал высокого уровня установлен на...

Последовательный одноразрядный двоичный сумматор

Загрузка...

Номер патента: 1615703

Опубликовано: 23.12.1990

Авторы: Варшавский, Кравченко, Красюк, Мараховский

МПК: G06F 7/50

Метки: двоичный, одноразрядный, последовательный, сумматор

...и инверсном выходах сумматора, поскольку изменяютсявыходные сигналы элементов И-ИЛИ-НЕ3 и 4: Х= Р, з. = Р, те. для хранимого значения сигнала переноса (Р,Р)(1,0) выходной сигнал сумматора 35;= 0 и .Е = 1, для (Р,Р) = (0,1)значение выходных сигналов = 1 и,"= О.В любом случае хранящаяся величина сигнала переноса остается неизмен О ной, Формирование выходного сигналазавершает фазу установки сумю матора в рабочее состояние, котораядля различных значений разрядов слагаемых аЬ имеет продолжительность 26, где с - время задержки од-ного логического элемента. Сбросвходов сумматора в спейсер ииицииру-ет начало фазы гашения, во время которой восстанавливается единичное 50значение переменной (7 на выходеэлемента И-ИЛИ-НЕ 2, что вызываетсброс в...

Одноразрядный сумматор

Загрузка...

Номер патента: 1644132

Опубликовано: 23.04.1991

Авторы: Варшавский, Кондратьев, Романовский, Цирлин

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...и У = О, на выходе Бустанавливается высокий потенциал,транзистор б открывается и низкий потенциал проходит с входа У на выход Счерез диод 12 и транзистор 6, чтообеспечивает понижение уровня логического нуля на выходе .С. Если на выходе С устанавливается низкий уровень,диод 12 будет находиться в закрытомсостоянии, что исключает влияние сиг"нала, формируемого на выходе С, нафункцию, реализуемую на выходе Б. Формула изо бре тенияОдноразрядный сумматор, содержащий шесть МОП-транзисторов п-типа, пять МОП-транзисторов р-типа и диод, причем затворы первых транзисторов пи р-типа соединены с истоком второго транзистора п-типа, затвор которого соединен с истоками первого и третьего транзисторов п-типа, первым входом сумматора и затвором второго...

“одноразрядный десятичный сумматор в коде “5421”

Загрузка...

Номер патента: 1658143

Опубликовано: 23.06.1991

Авторы: Теленков, Тимошкин

МПК: G06F 7/50

Метки: 5421, десятичный, коде, одноразрядный, сумматор

...разрядов5 10 15 20 25 30 35 40 45 50 55 слагаемых равно 5 (10 01 10), б (10 10 01), 1 (10 10 10) или 8-ми (Ез=1 Ез=.О), то срабатывает блок 5.Коррекция заключается е добавлении числа 3 (01 10 10) и значению суммы трех младших разрядов, Старшие разряды слагаемых ЬаЬа, саса поступают на входы сумматора 3 по модулю два и суммируются с учетом сигнала переноса в данный сумматор 1 а 1 а. Сигнал переноса 4 а формируется элементами И-НЕ б, ИЛИ-НЕ 1 в зависичости от состояний выходов переноса Ез, Ез, Ез, Ез сумматора 1 и корректирующего сумматора 2, Парафазный выход десятичного переноса принимает значение логической "1" (Е=-1, Е=О), когда оба старших разряда слагаемых равны "1", либо один из них равен "1", а значение суммы трех младших...

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1658145

Опубликовано: 23.06.1991

Авторы: Авгуль, Супрун

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...быстродействующих арифметическихустройств ЭВМ и спецпроцессоров,Цель изобретения - упрощение сумматора.На чертеже представлена схема четырехвходового одноразрядного сумматора.Сумматор содержит два элемента "Сложение по модулю два" 1 и 2, мажоритарныйэлемент (с порогом "2") 3, элемент И 4, четыре входа 5-8, выходы 9 суммы, выходы 10и 11 младшего и старшего переносов,Четырехвходовый одноразрядный сумматор работает следующим образом,На входы 5-8 подаются двоичные переменные х 1, х 2, хз, х 4 соответственно, На выходе 9 реализуется логическая функция"й " "Фсоответствующая сигйалу суммы, На выходе10 реализуется логическая функция11 х 1 х 2 хзх 4 Я 5 М 2 (х 1 х 2 хз х 4)соответствующая сигналу младшего переноса. На выходе 11 реализуется...

Парафазный одноразрядный комбинационный сумматор

Загрузка...

Номер патента: 1665372

Опубликовано: 23.07.1991

Авторы: Гольдин, Кондратьев, Романовский, Цирлин

МПК: G06F 7/50

Метки: комбинационный, одноразрядный, парафазный, сумматор

...5,6 и 3,4 - "1"и 1 и и 00", иОи соответственно, т.е; э=э=1 и р =р =О,После того, как на входах первого и второго слагаемых и переноса установятся рабочие наборы значений, на выходах 40 элементов И - ИЛИ - НЕ 1 и 2 появятся значения.в соотцетствии с лоцщ.скими функциями вЬ ч аЬ = (а 9 Ь) и аЪ ч аЬ=(арЬ), а на выходах элементов И-ИЛИ-НЕ 5 и 6 в соответ вии с логическими нкц и я м и з = р(аЫ Ь) ч р аЬЪ) = а Ь 9 р и з .р(гя Бг рг:ьт- Сир.т и инверсное значения суммы, На выходах элементов И - ИЛИ-НЕ 4 и 3 реализуютсл логичеекие Щнкуии р -: аЬ ч а аЬ 00 ч р(а ч Ь) и= аЬ ч рз = аЬ ч р(а ч Ь), т.е. формируются прямое и инверсное значения переноса,мула изобретения 55 азный одноразрядный комбинасумматор, содержащий шесть в И-ИЛИ-НЕ, причем...

Четырехвходовой одноразрядный сумматор

Загрузка...

Номер патента: 1683007

Опубликовано: 07.10.1991

Автор: Чижухин

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовой

...технике и может использоваться дляпостроения многооперандных быстродействующих арифметических устройств.Цель изобретения - упрощение и повышение быстродействия сумматора.На чертеже представлена функциональная схема сумматора,Сумматор содержит элемент 1, сложе" ния"по модулю два, элемент И 2, четыре 10трехаходовцх элемента ИЛИ - НЕ 3 1-3,4,двухвходовой элемент ИЛ И - НЕ 4, элементИЛИ В, входы 6 1-6.4 для подачи сигналовХ 1, Х 2, ХЗ, Х 4) и выходы 7,1 - 7.3 (для получения сигналов суммы С, первого разряда переноса П 1, второго разряда переноса П 2).Элемент ИЛИ 5 может быть выполнен монтажно. Сумматор работает в соответствии со 20следующими логическими выражениями:С-Х ЯХ 29 ХЗЭХ 4П 2=Х 1 Л Х 2 а ХЗ л Х 4 модулю два, элемент И и...

Одноразрядный сумматор

Загрузка...

Номер патента: 1702360

Опубликовано: 30.12.1991

Авторы: Кметь, Стецко

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...напряжение на ега эмиттере не превышает 20 д, и база через резистор 23 подключена к положительной шине ЗО источника питания, напряжение которой значительно превышает 20 д,Вследствие этога напряжение на коллекторах транзистора 7 во всех случаях за искгпачением первого близко к потенциалу узла 37 сумматора. В первом из рассмотренных случаев напряжение в указанной точке равно 30 д, чта достаточно для того, чтобы транзисоры 9 и 10 находились в открытом состоянии (переход эмиттер-база транзистора 7 закрыт, база транзистора 8 подключена к положительной шине 30 источника питания через диод 15, резистор 23 и прямасмещенный переход база-коллектор транзистора 7).В этом случае в силу того, что транзисторы 9 и 10 открыты, напряжения на выходах 32...